Устройство тактовой синхронизации приемника дискретной информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи и обеспечивает повьшение точности синхронизации. Устройство содержит АЦП 1, регистры 2, 8, 9 сдвига (РС), п-канальный блок 3 умножителей (БУ), входной сумматор (ВС) 4, формирователь 5 сигнала ошибки, .блок 6 масштабирования, п цепей 7 обработки сигнала, дополнительные умножителя 10 и 11, вычитатель 12, накапливающий сумматор 13, делитель 14 частоты, коррекционный блок 15 и задающий генератор 16. PC 2, БУ 3, ВС 4, формирователь 5 сигнала ошибки, блок 6 масштабирования и п цепей обработки сигнала образуют узел коррекции и выполняют коррекцию межсимвольных искажений входного сигнала. Умножители БУ 3 выполняют функции аттенюаторов , изменяя уровень и знак сигналов, подаваемых в ВС 4. Через умножители БУ 3 в ВС 4 поступают корректирующие сигналы, в результате сложения которых с основным сигналом просиходит коррекция межсимвольных искажений входного информационного сигнала. 1 3.п. ф-лы, 2 ил. СЛ ,ff 1

СОЮЗ СОВЕТСНИХ

СОИИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (51) 4 Н 04 L 7/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ДBTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3869704/24-09 (22) 04.01.85 (46) 15.12.86. Бюл. N 46 (72) В.Н.Райков, Н.П.Миронов и В.Н.Райков (53) 62 1. 394. 662(088.8) (5e) Авторское свидетельство СССР

9 598260, кл. Н 04 L 7/02.

Патент США У 4146840, кл. Н 03 Н 7/36, Н 04 L 7/02, 1979. (54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ ПРИЕМНИКА ДИСКРЕТНОЙ ИНФОРМАЦИИ (57) Изобретение относится к электросвязи и обеспечивает повышение точности синхронизации. Устройство содержит АЦП 1, регистры 2, 8, 9 сдвига (РС), и-канальный блок 3 умножителей (БУ), входной сумматор (ВС) 4, формирователь 5 сигнала ошибки, блок 6

„„SU,» 1277411 А1 масштабирования, п цепей 7 обработки сигнала, дополнительные умножителя 10 и 11, вычитатель 12, накапливающий сумматор 13, делитель 14 частоты, коррекционный блок 15 и задающий генератор 16. РС 2, БУ 3, ВС 4, формирователь 5 сигнала ошибки, блок 6 масштабирования и и цепей обработки сигнала образуют узел коррекции и выполняют коррекцию межсимвольных искажений входного сигнала. Умножители БУ 3 выполняют функции аттенюаторов, изменяя уровень и знак сигналов, подаваемых в ВС 4. Через умножители

БУ 3 в ВС 4 поступают корректирующие сигналы, в результате сложения которых с основным сигналом просиходит коррекция межсимвольных искажений входноro информационного сигнала.

1 з.п. ф-лы, 2 ил.

1277411

Изобретение относится к электросвязи и может быть использовано для тактовой синхронизации приемников дискретной информации систем передачи данных.

Цель изобретения — повышение точности синхронизации.

На фиг.1 представлена структурная электрическая схема устройства тактовой синхронизации приемника дискретной информации; на фиг.2 — эпюры импульсной реакции канала связи при оптимальном положении отсчетов (фиг. 2п) и при сдвинутых отсчетах соответственно в сторону опережения и отставания (фиг. 28,6).

Устройство тактовой синхронизации приемника. дискретной информации содержит аналого-цифровой преобразова,тель (АЦП) 1, первый регистр 2 сдвига, п-канальный блок 3 умножителей, входной сумматор 4, формирователь 5 сигнала ошибки, блок 6 масштабирования, и цепей 7 обработки сигнала, первый и второй дополнительные регистры 8 и 9 сдвига, первый и второй дополнительные умножители 10 и 11 вычитатель 12, накапливающий сумматор 13, делитель 14 частоты, коррекционный блок 15 и задающий генератор

16, и цепей 7 обработки сигнала содержат умножители 17, сумматоры 18 и регистры 19 сдвига.

Устройство тактовой синхронизации приемника дискретной информации работает следующим образом.

Входной информационный (аналоговый) сигнал в полосе частот О-f noс ступает на АЦП 1 (фиг.1), в котором выделяются путем стробирования мгновенные значения (отсчеты) данного сигнала с частотой 2F =4f. (основные м с и дополнительные отсчеты). Отсчеты в АЦП 1 преобразуются в многоразрядные числа в двоичном коде.

С выхода АЦП 1 числа с частотой .2F поступают во входной регистр 2 сдвига, имеющий 2п разрядов и и отводов от них. Входной регистр 2 сдвига, а также и-канальный блок 3 умножителей, входной сумматор 4, формирователь 5 сигнала ошибки, блок 6 масштабирования и и цепей обработки сигнала, составляя узел коррекции, выполняют коррекцию межсимвольных искажений входного сигнала. Отводы входного регистра 2 сдвига через и-канальный блок 3 умножителей подключены к входам входного сумматора 4. щих сумматоров, усредняя сигналы с умножителей 17 и осуществляя их хранение. С выходов регистров 19 сдвига сигналы коэффициентов передачи по55 даются в умножители и-канального блока 3 умножителей и изменяют передаваемые с отводов входного регистра 2

10 !

50,Умножители и-канального блока 3 умножителей выполняют функции аттенюаторов, изменяя уровень и знак сигналов, подаваемых во входной сумматор 4. Коэффициент передачи каждого умножителя и-канального блока 3 умножителей определяется величиной и знаком сигналов (коэффициентов), подаваемых на вторые входы п-канального блока 3 умножителей. Коэффициент передачи одного из умножителей и-канального блока 3 умножителей (среднего) близок к 1 и является коэффициентом передачи центрального отвода.

Через него поступает во входной сумматор 4 основной сигнал. Остальные умножители и-канального блока 3 умножителей имеют коэффициенты передачи меньше 1, изменяемые в процессе автоматической (адаптивной) коррекции.

Через умножители и-канального блока

3 умножителей во входной сумматор 4 поступают корректирующие сигналы, в результате сложения которых и основного сигнала происходит коррекция межсимвольных искажений входного информационного сигнала.

В формирователе 5 сигнала ошибки вырабатывается сигнал ошибки е(с), который определяется из выражения е (с.) =f (с) -f (с), где f" (с) — сигнал с линейными искажениями;

f(t) — восстановленный из f (с) сигнал без искажений (с приближением).

Для формирования коэффициентов передачи умножителей и-канального блока 3 умножителей сигнал ошибки e(t) перемножается с сигналом знака каждого отвода входного регистра 1 в умножителях 17, в результате чего вырабатываются сигналы управления в виде постоянной составляющей, величина которой пропорциональна значениям импульсной реакции U,,П, U, ... (фиг.2а,б, ь) .

С выходов умножителей 17 сигналы управления поступают на входы сумма-. торов 18, которые вместе с подключенными к их выходам регистрами 19 сдвига выполняют функции накапливаю1277

4f 1 4 л

v -- v, v,„,, 1 ПК1 2К 2К+1

1 л

v =- v

t1 К1

3 сдвига сигналы таким образом, что на выходе входного сумматора 4 искажения уменьшаются. Процесс коррекции искажений происходит автоматически и непрерывно до подавления искажений.

При этом на выходах умножителей 17 среднее значение сигналов становится близким к нулевому, и изменения коэффициентов передачи умножителей и-канального блока 3 умножителей пре- 10 кращаются.

Регулировка моментами стробирования сигнала в АЦП 1 осуществляется в процессе автоматической коррекции искажений входного сигнала. 15

В качестве сигнала рассогласования фазы тактовых импульсов используется разность отсчетов импульсной реакции (фиг.2a, S, 6 ) ьБ, =U -U,, при этом значения Б, и Б получаются путем корреляции сигнала знака основных отсчетов с амплитудой и знаком дополнительных отсчетов где U» U ...У, — дополнительные отсчеты входного информаци- 30 онного сигнала;

Uz U ...U — знаки основных

4 2к отсчетов.

Для получения сигнала дП, с выхода входного сумматора 4 сигнал ос- з новных и дополнительных отсчетов поступает на последовательно соединенные первый и второй дополнительные регистры 8 и 9 сдвига, в каждом из которых цифровой сигнал задерживает- 40 ся на один тактовый интервал частоты

2F, в результате чего образуются три цифровых сигнала, отличающиеся сдвигом во времени на сТ/2. От цифрового сигнала с выходов первого до- 45 полнительного регистра 8 сдвига берется только знаковый разряд и подается на вторые входы первого и второго дополнительных умножителей

10 и 11. На первые входы последних 50 подаются многоразрядные числа, причем на вход первого дополнительного умножителя 10 — отстающие, а на вход второго дополнительного умножителя

11 — опережающие относительно знака. з5

В первом и втором дополнительных умножителях перемножаются числа цифрового сигнала с сигналом знака, причем на их выходах формируются сигналъi, соответствующие произведел л ниям Ц U u U U

2к 2к+1 2к 2к-1

С выходов первого и второго дополнительных умножителей 10 и 11 числа с частотой 2F поступают в вычитали тель 12, в котором определяется разность каждой пары входных чисел. С выхода вычитателя 12 цифровой сигнал подается в накапливающий сумматор 13, в котором среднее значение поступающих чисел, пропорциональное аУ,, преобразуется в частоту путем периодического переполнения его. Накапливакнций сумматор 13 тактируется синхросигналом с частотой F, при этом синхросигнал выделяет из входных чисел только те, которые получаются от перемножения со знаком основных отсчетов. При переполнении накапливающего сумматора 13 формируются сигнал переполнения (импульс) и сигнал знака входных чисел, вызвавших его переполнение, при этом частота сигнала переполнения пропорциональна величине, а знак соответствует знаку ьП

Импульсы и сигнал знака переполнения подаются в коррекционный блок

15, выполняющий функции добавления или исключения импульсов иэ последовательности импульсов, поступающей от задающего генератора 16. В делителе 14 частоты иэ сигнала, поступающего от коррекционного блока 15, формируются последовательности импульсов с частотами Г„, и 2Р„ первая иэ которых подается в качестве синхросигнала в накапливающий сумматор 13 и регистры 19 сдвига, а вторая последовательность имупльсов с частотой

2F — в АЦП 1, первый и второй дополнительные регистры 8 и 9 сдвига и во входной регистр 2 сдвига.

Совместный процесс автоматической коррекции и регулировки тактовых отсчетов сигнала осуществляется следующим образом.

В начальный момент полученные произвольно в АЦП 1 отсчеты (фиг.28,8) поступают через узел коррекции в узел регулировки тактовых отсчетов, включающий первый и второй дополнительные регистры 8 и 9 сдвига, первый и второй дополнительные умножители

10 и 11, вычитатель 12, накапливающий сумматор 13, делитель 14 частоты, корреккционный блок 15, задающий re411

40

5 12П нератор 16. Узел регулировки тактовых отсчетов анализирует по дополнительным отсчетам входной сигнал и отрабатывает положение отсчетов таким образом, чтобы разность значений импульсной реакции на входе узла коррекции стала равной нулю, т.е.

6П =О, при этом узел коррекции не успевает изменить сигнал, так как настраивается медленнее, чем узел регулировки тактовых отсчетов. Далее узел коррекции начинает изменять (корректировать) сигнал, в результате чего изменяется значение аБ и вновь

1 узел регулировки тактовых отсчетов изменяет положение отсчетов. Процесс совместной подстройки узла коррекции и узла регулировки тактовых отсчетов продолжается до тех пор, пока импульсная реакция тракта сигнала не становится вида sinu3r/v3 с (фиг.Za), после чего процесс подстройки прекращается, так как управляющие сигналы узла коррекции U1-Uí U1 -U í и уз ла регулировки тактовых отсчетов ста- 25 новятся равными нулю.

Таким образом, в результате того, / что основные и дополнительные отсчеты,входного сигнала корректируются в процессе регулирования их временного расположения, а для регулировки их используются дополнительные от-. счеты, не влияющие на работу узла коррекции положение отсчетов устаУ

35 навливается оптимально при различных линейных искажениях входного сигнала.

Формула изобретения

1. Устройство тактовой синхронизации приемника дискретной информации, содержащее последовательно соединенные задающий генератор, коррекционный блок и делитель частоты, последовательно соединенные входной сумматор, формирователь сигнала ошибки и блок масштабирования, последовательно соединенные аналого-цифровой преобразователь и входной ре-50 гистр сдвига, а также вычитатель, и-канальный блок умножителей и и цепей обработки сигнала, состоящих из последовательно соединенных умножителя, сумматора и регистра сдвига, выходы которого подсоединены к вторым входам сумматора, причем выходы блока масштабирования подсоединены к первым входам умножителей и цепей обработки сигналов, выходы входного регистра сдвига подсоединены к соот-. ветствующим вторым входам умножителей и цепей обработки сигнала и входам п-канального блока умножителей, вторые входы которого подключены к выходам регистров сдвига соответствующих и цепей обработки сигнала, а выходы и-канального блока умножителей подсоединены к входам входного сумматора, выход делителя частоты подсоединен к тактовым входам регистров сдвига п цепей обработки сигнала, причем вход аналого-цифрового преобразователя является входом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности синхронизации, в него введены последовательно соединенные первый и второй дополнительные регистры сдвига и первый дополнительный умножитель, а также второй дополнительный умножитель и накапливающий сумматор, при этом входы первого дополнительного регистра сдвига и второго дополнительного умножителя подключены к выходам входного сумматора, выход знакового разряда первого дополнительного регистра сдвига подсоединен к вторым входам первого и второго дополнительных умножителей, выходы которых подсоединены через последовательно соединенные вычитатель и накапливающий сумматор к управляющему входу коррекционного блока, причем выход делителя частоты подсоединен к тактовому входу накапливающего суйматора, а дополнительный выход делителя частоты подсоединен к тактовым входам аналого-цифрового преобразователя, входного регистра сдвига и первого и второго дополнительных регистров сдвига.

2. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что входной регистр сдвига содержит 2п разрядов, причем выходы нечетных разрядов являются выходами входного регистра сдвига.

1277"11 и. и 2

Составитель В.Орлов

Редактор И.Касарда Техред JI.Сердюкова Корректор В.Бутяга

Тираж 624 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 415

Заказ 6762/58

Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4