Синхронный детектор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к адно с технике. Цель изобретения - пеишяение точности детектирования при синхронном изменении частоты входного и опорного сигналов. Детектор содержит ;временной распределитель 1, два входных ключа 2 и 6, два интегратора 3 и 7, два разрядных ключа 4 и 8, два выходных ключа 5 и 9, преобразователь частота - напряжение (ПЧН) 10 и аналоговый перемножитель (АП) 11. Цель достигаетч я введонием ПЧЬ 10 и АП 11, с помощью которых осущестплястся автоматическая кчэмпеясация синхронного изменения частот олорнох о и входного сигналов. Дополнительное к звт. св. № 567199. t ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (50 4 H 03 D 3/18

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 567199 (21) 3896370/24-09 (22) 17.05.85 (46) 23.01.87. Бюл. N- 3 (72) P. — À.Ä. Иваннив, С.Г. Романюк и В.М. Сакаль

/ (53) 621.376.23(088.8) (56) Авторское свидетельство СССР

Ф 567199, кл. Н 03 D 3/18, 1973. (54) СИНХРОННЫЙ ДЕТЕКТОР (57) Изобретение относится к радиотехнике. Цель изобретения — повышение точности детектирования при синх„„SU„„1285556 д 2 ронном изменении частоты входного и опорного сигналов. Детектор содержит

-временной распределитель I, два входных ключа 2 и 6, два интегратора 3 и 7, два разрядных ключа 4 и 8, два выходных ключа 5 и 9, преобразователь частота — напряжение (ПЧН) 10 и аналоговый перемножитель (AII) 11. Цель достигае;с-я введе нием 11%1 10 и АП 11, с помОщью которых осуществляется автоматическая компенсация синхронного изменения частот опорного и вход«ого сигналов, Дополнительное к авт. св. Р 567199. 1 ил.

1285556

ВНИИПИ Заказ 7533/55 Тираж 899 Подписное

Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, Изобретение относится к радиотехнике, может использоваться в устройствах автоматики и телемеханики для синхронного амплитудного детектирования и является усовершенствованием устройства по авт.св. 9 567199.

Цель изобретения — повышение точности, детектирования при синхронном ,изменении частоты входного и опорного сигналов. 10

На чертеже представлена структурная электрическая схема предлагаемого детектора.

Синхронный детектор содержит временной распределитель 1, первый вход-15 ной ключ 2, первый интегратор 3, первый разрядный ключ 4, первый выходной ключ 5, второй входной ключ 6, второй интегратор 7, второй разрядный ключ 8, второй выходной ключ 9, преобразователь 10. частота — напряжение и аналоговый перемножитель ll, Синхронный детектор работает следующим образом.

В первый полупериод импульсом управления замыкаются первый входной ключ 2 и второй выходной ключ 9. Через первый входной ключ 2 сигнал поступает на вход первого интегратора 3, а через второй выходнои ключ 9

30 имевшееся на выходе второго интегратора 7 напряжение прикладывается к второму входу аналогового перемножителя ll. Во второй полупериод ключи 2 и 9 размыкаются, а первый выходной 35 ключ 5 и второй разрядный ключ 8 замыкаются, в результате чего выход первого интегратора 3 подключается к второму входу аналогового перемножителя 11, а интегрирующая емкость

40 второго интегратора 7 разряжается через второй разрядный ключ 8.-Напряжение на выходе второго интегратора 7 устанавливается равным нулю, тем самым интегратор подготавливается к следующему циклу. В третий полупериод на втором входе аналогового перемножителя 11 присутствует выходное напряжение первого интегратора 3, поскольку первый выходной ключ 5 остается замкнутым, а входной сигнал подключается через второй входной ключ 6 к входу второго интегратора 7.

В четвертом полупериоде проинтегрированное входное напряжение подключается через замкнутый второй выходной ключ 9 к второму входу аналогового перемножителя 11, а интегрирующая емкость первого интегратора 3 разряжается через первый разрядный ключ 4, в результате чего на его выходе устанавливается нуль.

На втором входе аналогового перемножителя 11 в течение периода опорного сигнала присутствует напряжение, пропорциональное амплитуде входного сигнала и обратно пропорциональное текущей частоте опорного напряжения.

На первом входе аналогового перемножителя 11 присутствует напряжение, пропорциональное текущему значению частоты опорного напряжения, поступающее с преобразователя 10 частота — напряжение. После умножения сигналов на выходе аналогового перемножителя 11 появляется напряжение, пропорциональное амплитуде входного сигнала и независимое от опорной частоты. Отработка изменений огибающей входного сигнала начинается в детек,торе с задержкой, не превышающей периода опорной частоты, темп обновления информации на выходе детектора сохраняется таким же, как и в известном устройстве, и равен периоду опорной частоты.

Формула изобретения

Синхронный детектор по авт.св.

N- 567199, отличающийся тем, что, с целью повышения точности детектирования при синхронном изменении частоты входного и опорного сигналов, введены последовательно соединенные преобразователь частота — напряжение и аналоговый перемножитель, при этом вход преобразователя частота — напряжение соединен с опорным входом синхронного детектора, второй вход аналогового перемножителя подсоединен к объединенным между собой выходам выходных ключей синхронного детектора, а выход аналогового перемножителя является выходом синхронного детектора.