Устройство для отображения информации на экране телевизионного приемника
Иллюстрации
Показать всеРеферат
Изобретение относится к области автоматики и вычислительной техники и может быть использовано при проектировании устройств отображения на экране телевизионного приемника . Цель изобретения - повышение точности устройства - достигается тем, что первый знакогенератор 4,1 формирует знаки основного алфавита, третий знакогенератор 4.3 - все элементы внутри контура знака основного алфавита, второй знакогенератор 4.2 - знаки дополнительного алфавита . На выходе элемента ИЛИ 5.1 могут быть получены различные комбинации знаков основного и дополнительного алфавитов в зависимости от комбинации управляющих сигналов. Полученный сигнал требуемой конфигурации построчно подается на информационный вход мультиплексора 8, который производит развертку этой двоичной последовательности во времени, формирует на выходе последовательность сигналов с частотой, определяющей конфигурацию знака в данном знакоместе, и подает на видеовход телевизионного приемника 9 синхронно с кадровой и строчной частотой и в данном х;у; знакоместе производится поэлементное формирование знака требуемой конфигурации, 6 ил. i (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (19) (И) А1 (5)) 4 G 09 G 1/16
ОПИСАНИЕ ИЗОБРЕТЕНИЯ:
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTPM
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3843594/24-24 (22) 14,.01.85 (46) 30 ° 01.87. Бюл. 1(4 (71) Ленинградский институт авиационного приборостроения (72) В. П. Дедов, В. Я. Гридунов, И. В. Оноков и А, А. Пудрикова (53) 681. 327. 11(088,8) (56) Авторское свидетельство СССР
1(1062762, кл, G 09 G 1/08, 1982.
Авторское свидетельство СССР
И - 1051564, кл. G 09 G 1/16, 1981. (54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ
ИНФОРМАЦИИ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО
ПРИЕМНИКА (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано при проектировании устройств отображения на экране телевизионного приемника, Цель изобретения — повышение точности устройства — достигается тем, что первый знакогенератор 4,1 формирует знаки основного алфавита, третий знакогенератор 4,3 — все элементы внутри контура знака основного алфавита, второй знакогенератор
4.2 — знаки дополнительного алфавита. На выходе элемента ИЛИ 5, 1 могут быть получены различные комбинации знаков основного и дополнительного алфавитов в зависимости от комбинации. управляющих сигналов.
Полученный сигнал требуемой конфигурации построчно подается на информационный вход мультиплексора 8, который производит развертку этой двоичной последовательности во времени, формирует на выходе последовательность сигналов с частотой, определяющей конфигурацию знака в данном знакоместе, и подает на видеовход телевизионного приемника 9 синхронно с кадровой и строчной частотой и в данном х;у; знакоместе производится позлементное формирование знака требуемой конфигурации, 6 ил.
1287222
40
Изобретение относится к автоматике и вычислительной технике и может быть использовано при проектировании устройств отображения на экране телевизионного приемника, Целью изобретения является повышение точности устройства, На фиr. 1 приведена блок-схема предложенного устройства; на фиг, 2— блок-схема синхронизатора; на фиг, 3внешний вид экрана телевизионного приемника с разбивкой его на знакоместа и каждого знакоместа на элементы разложения по вертикали и горизонтали; на фиг, 4 — пример формировайия знака, получаемого путем напожеиия знака основного и дополнительного алфавитов, в прототипе, на фиг. 5 " пример формирования знаков, полученных путем наложения знаков основного и дополнительного алфавитов, в предлагаемом устройстве, на фиг. б †. примеры формйрования мнемознаков, Устройство содержит коммутаторы
l.l 1 ° 2 и 1.3, блок 2.1, 2.2 и 2.3 памяти, синхрогенератор 3, знакогенераторы 4.1, 4.2 и 4 ° 3, элементы
5.1 и 5,2 ИЛИ, инвертор 6, элементы
7.1, 7,2 и 7.3 И, мультиплексор 8, телевизионный приемник 9.
Синхрогенератор 3 содержит последовательно соединенные генератор 10 импульсов, первый 11.1, второй 11,2, третий 11.3 и четвертый 11.4 счетчики импульсов. Позициями 12, 13 и 14 обозначены соответственно управ-ляющий, адресный и информационный входы, Устройство работает в двух режимах: режим записи информации, подлежащий отображению в блоки 2.1 и
2.2 памяти, и режим вывода ее на экран телевизионного приемника 9, Переключение с одного режима на другой осуществляется по входу 12 управ ляющим сигналом с электронно-вычислительной машины ЭВМ (не показан), Трехразрядный сигнал со входа 12 ЭВМ подается одновременно на управляющие входы коммутаторов 1.1 1,2, 1.3 и блоков 2.1, 2.2, 2.3 памяти.
При наличии логической единицы.в первом разряде кода управляющего сигнала первый блок 2.1 памяти работает в режиме записи информации, прй этом первый коЪ мутатор 1,1 подключает его ко входу 13 (к адресной шине ЭВМ). При наличии сигнала логи- ческой единицы во втором разряде кода управляющего сигнала второй блок 2 ° 2 памяти работает в режиме записи информации, при этом второй коммутатор 1.2 подключает его ко входу 13 (к адресной шине ЭВМ) и, соответственно, при наличии сигнала логической единицы в третьем разряде кода управляющего сигнала в режиме записи работает третий блок
2,3 памяти, при этом третий коммутатор 13 подключает его ко входу 13 (к адресной шине ЭВМ). В режиме записи информации код подлежащего отображению знака, поступающий по входу 14 с ЭВМ, записывается в соответствующую ячейку х;у; первого или второго блоков 2.1 и 2,2 памяти, а . код операции, который необходимо выполнить с этими знаками для получения требуемой конфигурации знака, записывается в х, у; ячейку третьего блока 2.3 памяти, Между ячейKBMH всех блоков памяти и знакоместами на экране телевизионного приемника установлено взаимно-однозначное соответствие. х, — номер знакоместа по горизонтали х; = 1,2...,М, у; номер энакоместа по вертикали у.
1,2,...,N (см. фиг. 3), Выбор ячейки х;у;, в которую следует записать информацию, осуществляется по адресной шине с ЭВМ (вход 13).
При наличии нулей во всех разрядах управляющего сигнала с ЭВМ все . блоки памяти работают в режиме считывания записанной в них ранее информации, при этом каждый коммутатор 1.1, 1.2, 1,3 подключает адрес-. ный вход соответствующего блока 2,1, 2.2, 2.3 памяти к четвертому выходу синхрогенератора 3, I
Генератор 10 синхрогенератора 3 вырабатывает последовательность импульсов с частотой f, Эти импульсы а подаются на вход счетчика 11,1 импульсов на m, где m — число элементов разложения в знакоместе по горизонтали. Счетчик считает эти импульсы и формирует на параллельном выходе сигнал двоичного кода номера каждого элемента разложения А,„ в знакоместе, который подается на синхронизирующий вход мультиплексора 8. На выходе переноса этого счетчика формируется последовательность
1287222
fo импульсов с частотой f = --, котош рые подаются на вход счетчика 11,1 на М, где М вЂ” число знакомест по горизонтали. Счетчик считает эти импульсы и формирует на параллельном выходе сигнал двоичного кода номера А знакоместа по горизонтали, который через коммутаторы подается на адресные входы всех блоков 2.1, 2,2, 2.3 памяти. На выходе переноса этого счетчика формируется.последовательность импульсов с частотой
Еîe
f строки = †вЂ, которые подаются ш M на счетчик 11.3 íà и, где n — число, строк в знакоместе. Счетчик считает эти импульсы и формирует на параллельном выходе сигнал двоичного кода номера строки А „ в энакоместе, который подается на первый адресный вход знакогенераторов 4,1, 4.2, 4, 3, На выходе переноса этого счетчика формируется последовательность а импульсов с частотой
mMn которые подаются на вход счетчика
11.4, на N где N — число энакомест по вертикали. Счетчик считает эти импульсы и формирует на параллельном выходе сигнал двоичного кода номера энакомест А„ по вертикали, который через коммутаторы подается на адресные входы всех блоков памяти. На выходе переноса этого счетчика формируется последовательность импульсов с частотой f кадра э
Импульсы строчной и
m M n N кадровой частоты, формируемые на выходах переноса первого 11.1 и четвертого 11.4 счетчиков синхрогенератора 3, подаются на синхрониэирующне входы приемника 9. Таким образом, синхрогенератор 3 синхронизирует работу всех блоков устройства. Сигналы двоичного кода номера знакоместа по вертикали и по горизонтали, поступающие на адресные входы блоков 2.1, 2.2, 2.3 памяти, производят последовательно подключение всех ячеек блоков памяти х;у; синхронно с телевизионной разверткой, Код знака последовательно из каждой ячейки первого блока 2.1 памяти подается на первый вход пер- вого 4,1 и третьего 4,3 знакогенераторов, код знака последовательно из каждой ячейки второго блока памя- ти 2.2 подается на первый вход второго 4.2 знакогенератора, Код знака является адресом данного знака в знакогенераторе, Каждый знак в знакогенераторе представлен в виде набора иэ и двоичных последовательностей длиной m каждая. Первый 4.1 знакогенератор формирует знаки основного алфавита, причем все элеЮ менты, принадлежащие контуру знака, записаны в нем сигналами логической единицы, остальные элементы знакоместа — сигналами логического нуля, т.е. каждый знак первого знакогене15 ратора может быть представлен в ви де
А, 1а„а, ...,,а„...,,,а,„,1
Az ад а,...а„...,,а,„
20 Ае (а е ае ° ° е ее ° ° .,ане1 (a a г к е ° ) где k — номер элемента разложения в знакоместе; — номер строки в знакоместе; а„р = 1 для элементов, принадлежащих контуру знака; а„ = 0 для всех остальных элементов энакоместа, ЗО В третьем 4.3 знакогенераторе все элементы внутри контура знака основного алфавита записаны сигналами логической единицы, а остальные элементы знакоместа — сигналами логи35 ческого нуля, т.е. каждый знак третьего знакогенератора может быть представлен в виде
В, = (b„b„,...,Ь„,,...,Ь„)
40 Bg — Ь bee е...,Ькр t ° Ü р
„— Ь, Ь,...,Ь„,...,Ь„щ где Ь = I для элементов внутри конкЕ= тура знака;
45 Ь„ = 0 для остальных элементов знакоместа, ВтоРой знакогенератор 4,2 формиРует знаки дополнительного алфавита
5р причем все элементы контура знака записаны в нем сигналами логической единицы, а остальные элементы энакоместа — сигналами логического нуля т.е.
55, i L и 2< в ° ° рСKI I ° 1 m> J
С =„C С
С -ГС С
< Сie Сze э... ° Ñ e ° ° ° . вСаВ)
С =,С С
n —, ь 2л I ° ° ° вС » ° ° ° ° еСм
128
Ki К К
Usbiq
1) 0 0 0 А
2) 0 0 1
3) 0 1 0
Ае Ч Се
Аеч Р ° Се
Aeч DeC
AeЧ Ве ° Ce
Арч ВЕ СЕ ч СЕ
АЕЧ 0Е" СЕ
АЕ V СЕ ВЕч ПЕСЕ v Ce
4) 0
5) 1
0,6) 1 0
7) 1 1 0
8) 1 1 где С„= 1 для всех элементов, принадлежащих контуру знака;
С„е = 0 для остальных элементов знакоместа, На второй вход каждого знакогенератора подается код номера строки в пределах знакоместа, с помощью которого производится развертка каждого знака по строкам в виде двоичной последовательности в пределах энакоместа. Двоичные последовательности с выхода первого 4,1 и третьеFo 4,3 знакогенераторов одновременно для каждой 2-строки знакоместа подаются соответственно на первый и второй входы второго 5.2 элемента
ИЛИ, на выходе которого формируется сигнал
А ч В = а ч Ье, à vb«,... ...,а, ч Ь„ в ° ° ° эащ ч Ь„,Е .
Этот сигнал инвертируется на инверторе 6, на выходе которого получается сигнал De = АЕ ч Be, который описывает элементы внешней области знака основного алфавита, Каждый элемент 7.1, 7.2, 7,3 И выполняет операцию логического умножения трех сигналов, поступающих на его входы .
На первый элемент 7,1 И подаются сигналы внутренней области знака
В первом случае на выходе элемента 5.1 ИЛИ получается сигнал контура знака основного алфавита, во втором— наложение контуров знаков основного и дополнительного алфавитов, однако, . если в х, у, ячейке первого знакоге нератора 4.1 записаны все нули, т.е, . АЕ 0, то выходной сигнал описывает
7222 6 основного алфавита В, контура знака дополнительного алфавита С и управляющий сигнал К1 с выхода третьего блока памяти 2,3, на выходе первого 7 ° 1 элемента И получается сигнал В С К,, На второй элемент
7.2 И подаются сигналы внешней области знака основного алфавита Dg контура знака дополнительного алфа10 вита С и управляющий сигнал К с выхода третьего блока 2.3 памяти, на выходе второго 7,2 элемента И получается сигнал De ° С ° К, На третий элемент 7.3 И подаются сиг15 налы контура дополнительного алфавита С и управляющий сигнал К с выхода третьего блока 2.3 памяти, на выходе третьего элемента 7,3 И получается сигнал Се ° Кз, Сигналы с
20 выхода всех элементов 7.1, 7.2, 7,3 И и с выхода первого знакогенератора 4.1 поступают на первый элемент 5,1 ИЛИ, который выполняет операцию логического сложения этих
25 сигналов. На выходе первого элемента
5,1 ИЛИ получается сигнал U вых, 5,1=
=АЕ Ч ВЕСЕ ° К„Ч De C
f, определяющую конфигурацию знака в данном знакоместе. Этот сигнал подается на видеовход телевизионного приемника 9 синхронно с кадровой и строчной частотой, На экране: ц 4,1 = А (а„а
U 4.3 С = С
ы„ 4.3 С вЂ” С, С,...,С„,...,С фавита равна 2Е+31., а в прототи пе — 2L+L значит длина формируе2 мого устройством алфавита увеличи40 2L+3L вается в / †††/ раз. Обычно L=256
2L.+1. е тогда длина формируемого предлагае45
При опросе х ° у ячейки второго бло-! ка 2,2 памяти считываются код второго знака, который подается на вход
При опросе х; у ячейки третьего блока 2.3 памяти считывается код
100. На выходе первого элемента
5.1 KlH получается сигнал Uù„ä 5.1==С Вр у Ар.
Т.е. знак 9 формируется устройством беэ искажения с учетом конфигурации знака основного алфавита, Кроме того, если изменять код операции, записанной в х;у; ячейки третьего блока 2.3 памяти, то можно получить различные комбинации пер- вого и второго знаков (см, фиг. 5).
В устройстве на выходе элемента
5.1 ИЛИ может быть реализовано пять различных комбинаций сигналов знаков основного и дополнительного алфавитов. Если длина основного алфавита равна LA, а дополнительного 1. то длина формируемого устройством алфавита равна LA+L +ÇL L Если
LA 1 =Ь, то длина формируемого алприемника в данном хну; знакомес 1 е производится поэлементное формирование знака требуемой конфигурации.
Рассмотрим работу устройства на конкретном примере, Допустим в х;у, энакоместе экрана следует сформировать знак И (см, фиг. 4), Этот знак может быть составлен из двух знаков:
О и —, первый из которых является знаком основного алфавита, а вто- . рой — дополнительного, В режиме записи в х,у; ячейку первого блока
2.1 памяти следует записать код первого знака, второго 2,2 — код второго знака, третьего 2,3 — код операции (в данном примере код 100), которую следует выполнить, чтобы получить требуемый знак. В режиме считы" вания при опросе х;у; ячейки на выходе первого блока 2,1 памяти считывается код первого знака, который подается на входы первого 4.1 и третьего 4,3 знакогенераторов, которые формируют построчно следующие двоичные последовательности: д ° ° ° ° a„ ° ° ° а Е
2р,... s>yg в...,Ьщ ! второго 4. 2 знакогенератора, который формирует построчную следующую двоичную последовательность мым устройством алфавита увеличивается примерно в 3 раза, В предложенном устройстве алфавит знаков формируется синтезированием из двух исходных алфавитов: основного и дополнительного, причем синтез осуществляется с учетом внутренних и внешних областей знаков основного алфавита, что позволяет повысить точность отображения и увеличить длину формируемого алфавита (фиг. 5,6),,Формула изобретения
Устройство для отображения информации на экране телевизионного при-, 128 емника, содержащее первый и второй коммутаторы, первый и второй блоки памяти, первые входы которых являются. информационным входом устройства, первые входы коммутаторов являются адресным входом устройства, вторые входы коммутаторов и блоков ..памяти являются управляющим входом устройства, выходы блоков памяти, подключены соответственно к *ервым входам первого и второго знакогенераторов, последовательно соединенные первый элемент ИЛИ и мультиплексор, подключенный к видеовходу телевизионного приемника, синхровходы которого и второй вход мультиплексора подключены соответственно к первому, второму и тре" тьему выходам синхрогенератора, четвертый выход которого соединен с третьими входами первого и второго коммутаторов, пятый выход — с вто- рыьй входами первого и второго знакогенераторов, выходы первого и второго коммутаторов соединены соответственно с третьими входами первого и второго блоков памяти, о т— л и ч а ю щ е, е с я тем, что, с целью повышения точности устройства, оно содержит третий знакогенератор, три элемента И, инвертор, второй элемент ИЛИ, последовательно соедиgrp u
7222 j0 ненные третий коммутатор и третий блок памяти, второй вход которого и первый вход третьего коммутатора подключены к управляющему входу устройства, второй вход третьего коммутатора подключен к адресному входу устройства, а третий вход подключен к четвертому выходу синхрогенератора, третий вход третьего блока памя10 ти подключен к информационному входу устройства, выходы третьего блока памяти соединены с первыми входами элементов И, выходы которых подключены соответственно к первому, 15 второму и третьему входам первого элемента ИЛИ, входы третьего знакогенератора соедийены соответственно с выходом первого блока памяти и пятым выходом синхрогенератора, вы20 ход первого знакогенератора соединен с четвертым входом первого элемента ИЛИ и первым входом второго элемента ИЛИ, второй вход которого соединен с выходом третьего знако25 генератора, выход второго знакогенератора соединен с вторыми входами элементов И, выход третьего знакогенератора подключен к третьему вхо- ду первого элемента И, выход второго
30 элемента ИЛИ соединен с входом инвертора, выход которого подключен к третьему входу второго элемента И, 1287222
4УС юг. х
1287222
О . ОООО
Д чДЩ
АчВС
А4 7с
OO OgOOO
g vPy8 С
Составитель В. Сметанин
Редактор А, Долинич Техред А.Кравчук Корректор А, Обруч ар
Заказ 7722/55 Тираж 433 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г, Ужгород, ул, Проектная, 4
О О
О О
О О
0
О О
ОООООООО
ООоОООО
00 ОООО О
0 О ОООО О
ООООООО
0000 O
О 00000
ОООООО
NF:
О ООООО
o8ofog
OgOgOOO
ОЕООО
О О
ОООООО
О ООООО
OOgOo
0 О
О О
О О
ОООООООО
0оо6ооо
ОООООО
0OeoOgg ооььо о о о о оь ооо
ЬО ОЬО оо ооо
ООО ОООО оо о о о о
33 ооо оо оооо оооо
О 0
О О
ООО 00
0803
3Ш