Система электропитания электронно-вычислительной машины, включающей в себя процессор и узлы оперативной и долговременной памяти

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вторичным источникам электропитания. Цельповьшение помехоустойчивости системы. Цель достигается за счет включения в схему таймера, фиксирующего сбой по цепи питания. С таймера 11 формируется низкий логический уровень 18, поступающий в процессор 5, где происходит переход на подпрограмму Прерывание по сбою питания, которая производит П1 ерывание обработки информации и осуществляет перезапись информации на узлы 6 и 7. С таймера I1 на втором выходе делителя частоты формируется низкий логический уровень 19, поступающий на вход отключения преобразог вателя 3 напряжения. Преобразователь 3 отключается и потребление энергии от буферного источника 2 прекращается . 2 ил. l/CffrrU (О к ;О О ч ерие.1

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (11) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1"

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3665807/24-07 (22) 05.08.83 (46) 15.02;87. Бюл. )I 6 (72) Г.А.Нестереноко, В.Б.Редько, И.Ф.Пельтек и А.А.Попов (53) 621.316.722. 1 (088.8) (54) СИСТЕМА ЭЛЕКТРОПИТАНИЯ ЭЛЕКТРОННО-ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ, ВКЛЮЧАЮЩЕЙ .В СЕБЯ ПРОЦЕССОР И УЗЛЫ ОПЕРАТИВНОЙ

;И ДОЛГОВРЕМЕННОЙ IIAMHTH

l(57) Изобретение относится к вторич ным источникам электропитания. Цель— повьппение помехоустойчивости системы.

Цель достигается за счет включения в схему таймера, фиксирующего сбой по (51) 4 G 11 С 11/00, Н 02 М 7/04

Н 02 J 9/06 цепи питания. С таймера 11 формируется низкий логический уровень 18, поступающий в процессор 5, где происходит переход на подпрограмму "IIpepbmaние по сбою питания", которая производит прерывание обработки информации и осуществляет перезапись информации на узлы 6 и 7. С таймера 11 на втором выходе делителя частоты формируется низкий логический уровень 19, поступающий на вход отключения преобразо-.. вателя 3 напряжения. Преобразователь

3 отключается и потребление энергии от буферного источника 2 прекращается. 2 ил.

12904

Изобретение относится к электротехнике и может быть использовано для питания стабилизированными напряжениями электронно-вычислительных машин ЭВМ, имеющих энергонезависимые оперативные запоминающие устройства.

Целью изобретения является повыше;ние помехоустойчивости системы.

На фиг.1 представлена функциональная схема системы электропитания; га фиг.2 — временные диаграммы.

Система электропитания содержит силовой выпрямитель 1, буферный источник 2 постоянного напряжения, преобразователь 3 напряжения, выходы ко15 торого подключены к шинам питания электронно-вычислительной машины (ЭВИ) 4, включающей в себя процессор

5, узел 6 оперативной памяти и узел . 7 долговременной памяти и узел 8 .контроля и автоматики, состоящий из развязывающего преобразователя 9, подключенного входом к выводам для подключения источника сетевого напряжения, а выходом — к входу порогового блока 10, выход которого подключен входу сброса в исходное состояние таймера 11 с двумя выходами, один из которых подключен к выводу для подсоединения входа формирования адреса микропрограмм процессора, а второй— к входу отключения преобразователя 3.

Таймер в одном из вариантов может быть выполнен на задающем генераторе 12, делителе частоты 13, выполненном íà 35 логических элементах 14.

Система электропитания работает следующим образом.

Сетевое напряжение выпрямляется и сглаживается выпрямителем 1 и поступает в преобразователь 3 напряжения, который на повышенной частоте преобразует выпрямленное сетевое напряжение в необходимые напряжения для питания узлов ЭВМ 4 (процессор 5, узел 45

6 и т.д.) и узла 8 контроля и автоматики. Кроме того, напряжение с выпрямителя 1 прикладывается к буферному источнику 2 постоянного напряжения (например, аккумуляторной батарее) .

1.

Напряжение 15 с выхода развязывающего преобразователя (фиг.2), сравни-. ваясь с заданным опорным напряжением

16 в пороговом блоке (например, в компараторе), формирует на его выходе импульсы 17. Эти импульсы подаются на вход управления таймера 11 (напрнмер, ! на входы сброса в ноль счетчиков де17 2 лителя частоты (фиг. 1) . При наличии сетевого напряжения с допустимой амплитудой раз за полупериод сетевого напряжения происходит сброс счетчиков.

Делитель частоты имеет два выхода, на которых формируются сигналы (низкий логический уровень) через t=t и г

Т (t>t -), где Т вЂ” период сетевого напряжения) работы счетчиков делителя частоты.

Таким образом, при наличии сетевого напряжения с допустимой амплитудой на первсм и втором выходе делителя частоты имеется логическая единица

Сигналы на выходах делителя частоты не изменяются и при кратковременном пропадании либо уменьшением величины сетевого напряжения (фиг.2, t, t ).

При этом ЭВМ 4 находится в обычном режиме, так как во время кратковременного сбоя электропитания.преобразователь, 3 напряжения получает энергию от буферного источника 2 постоянного напряжения.

При длительном отсутствии сетевого. напряжения (t>tz) из-эа конечной емкости буферного источника 2 постоянного напряжения необходимо защитить информацию, находящуюся в быстродействующем, но энергозависимом узле 6 оперативной памяти. С этой целью на первом выходе делителя частоты таймера 11 через время t=t формируется низкий логический уровень 18 (фиг.2), поступающий в процессор 5, где происходит переход на подпрограмму."Прерывание пс сбою питания", которая производит прерывание обработки информации и осуществляет перезапись информации на узлы 6 и 7.

По истечении времени t=t (фиг.2) на втором выходе делителя частоты таймера 11 формируется низкий логический уровень 19 (фиг.2), поступающий на вход отключения преобразователя 3 напряжения. При этом преобразователь 3 отключается и потребление энергии от буферного источника 2 постоянного напряжения прекращается.

В качестве преобразователя 3 напряжения может быть применен источник питания с бестрансформаторным входом.

При появлении сетевого напряжения вновь на любом этапе работы системы электропитания возможно автоматическое восстановление информации в процессоре 5 в прерванном месте, что

1290417

У9

Составитель С.Ситко

Техред Л. ОлейникКорректор В.Бутяга

Редактор К.Волощук

Заказ 7910/52 Тираж 611 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г ° Ужгород, ул. Проектная, 4 позволяет продолжить прерванный процесс обработки информации.

Таким образом, предлагаемая система электропитания электронно-вычислительной машины обеспечивает непрерыв- 5 ность вычислительного процесса при кратковременном отсутствии номинального сетевого напряжения и сохраняет значительный объем информации при его отсутствии неограниченное время. При 10 этом она имеет значительно меньшую емкость аккумуляторной батареи. и, как следствие, более высокие массогабаритные показатели по сравнению с известными техническими решениями.

Кроме того, из-за отсутствия двойного преобразования энергии и исключения дизельного агрегата предлагаемая система электропитания имеет более высокий КПД и надежность по сравнению с 20 прототипом, а также высокую помехоустойчивость.

Формула изобретения

Система электропитания электронновычислительной машины, включающей в себя процессор и узлы оперативной и долговременной памяти, содержащая силовой выпрямитель, входом соединен-- ный с выводами для подключения источника сетевого напряжения, а выходом" с выходом. буферного источника постоянного напряжения и с входом преобразователя напряжения, выходы которого подключены к шинам питания электронно-вычислительной машины, о т л и— ч а ю щ а я с я тем, что, с целью повышения помехоустойчивости, в нее введен узел контроля и автоматики, состоящий из развязывающего преобразователя напряжения, подключенного входом к выводам для подключения источника сетевого напряжения, а выходом — к входу порогового блока, выход которого подключен к входу сброса в исходное состояние таймера с двумя выходами, причем время появления сигнала на первом выходе таймера равно заданному максимальному времени провала сетевого напряжения, а на втором — максимальному времени перезапи си информации из узла оперативной памяти в узел долговременной памяти, один из которых подключен к выводу для подсоединения входа формирования адреса микропрограмм процессора, одна из которых осуществляет управление обменом информации между узлами опе-. ратирной и долговременной памяти, а второй †.к введенному входу отключения преобразователя напряжения.