Декодирующее устройство
Иллюстрации
Показать всеРеферат
Изобретение относится к области вычислительной техники. Его использование в системах передачи цифровых данных позволяет повысить надежность функционирования декодирующего устройства , содержащего селектор второго импульса и регистр сдвига. Благодаря введению селектора первого импульса и блока регулируемой задержки .обеспечивается правильное декодирование кода . 2 з.п. ф-лы, 2 ил.
СО)ОЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
119) (11) А1 (51)4 Н 03 М 5/12
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ (57) Изобретение относится к облас,ти вычислительной техники. Его использование в системах передачи цифровых данных позволяет повысить надежность функционирования декодирующего устройства, содержащего селектор второго импульса и регистр сдвига. Благодаря введению селектора первого импульса и блока регулируемой задержки обеспечивается правильное декодирование кода НДВ-п. 2 з.п. ф-лы, 2 ил. (21) 3821357/24-24 (22) 05. 12. 84 (46) 15.02.87 ° Бюл. 9 6 (72) В.В. Кацман (53) 681.32 (088.8) (56) Авторское свидетельство СССР
))- 917341, кл. Н 03 К 13/24, 1980.
Авторское свидетельство СССР
N 847509, кл. Н 03 К 13/24, 1979. (54) ДЕКОДИРУЮЩЕЕ УСТРОЙСТВО
ОПИСАНИЕ ИЗОБРЕТЕНИЯ исходного сигнала.
1 !29053
Изобретение относится к вычислительной технике и может быть использовано в системах передачи цифровых данных.
Цель изобретения — повышение надежности функционирования.
На фиг.1 изображена функциональная схема устройства, на фиг.2 — временные диаграммы его работы для кода
НДВ-3. t0
Декодирующее устройство содержит селектор 1 второго импульса, селектор 2 первого импульса, регистр 3 сдвига, блок 4 регулируемой задержки, прямой 5 и инверсный 6 информационные входы, тактовый. вход 7 и выход 8.
Селектор 1 второго импульса включает в себя первый 9 и второй 10 элементы НЕ, первый 11 и второй 12 триг- 2< геры, первый 13 и второй 14 элементы ИЛИ-НЕ, шину 15 сигнала "1", входы 16-20 (с первого по пятый). Селектор 2 первого импульса выполнен на первом 21 и втором 22 элементах ИЛИ-НЕ.
На фиг.2 а приведен исходныйдвоич- ный сигнал, б — сигнал в коде НДВ-3 ; в,г — прямой и инверсный сигналы на входах 5 и 6; д,е — сигналы на выходах элементов НЕ 9 и 10, ж,з сигналы на прямых выходах триггеров
11 и 12, и,к — сигналы на инверсных выходах триггеров 11 и 12, л — сигнал на .первом выходе 16 селектора 1; и — сигнал на выходе селектора 2; 35 н — сигнал на выходе третьего разряда регистра 3 о — сигнал на выходе
8 устройства.
Принцип работы устройства основан
40 ! на алгоритме образования биполярного кода НДВ-1 ; в котором последователь ность из (n+1) нулей подряд заменяется на другую последовательность двоичньйс символов. Например, для кода НДВ-3 последовательность из четы :рех нулей подряд 0000 заменяется на последовательность OOOV или B OOV таким образом, чтобы между двумя вставками U было нечетное число импульсов
В или р и В (гдв  — инверсия им- . пульса 8 ). Допустим, что исходная ко.. довая последовательность проходит следующие состояния по тактовым ин.тервалам: 1000001000001000000...
Обозначим ее через В 000008000008000000, -тогда последовательность в коде НДВ-3 имеет вид
11001010001010001100 i 100 или
В *OOVOBOOOVOSOOOV R*OOV 6*00, в коде НДВ-4:
68 *OOOVBOOOOV 8 OOOOVS*OOOVB""...
Эти последовательности передаются в линию в виде биполярных импульсов в коде НДВ-3: ...+-00-0+000+0-000-+00+-00..., в коде НДВ-4; ...+-000-+0000+-0000-+000+-О...
При декодировании выделяются вто.рые импульсы Ч, которые должны исключить из последовательности импульсы B*, В общем случае в коде НДЧ-и исходя из алгоритма кодированная импульсы V должны. обнулять и-й разряд регистра сдвига, который осуществляет задержку импульсов Ь и В" .
Декодирующее устройство работает следуйщим образом.
На входы 5 и 6 поступают нормализованные посылки положительной и отрицательной п.полярности НДВ-3 кода (фиг.2 в,г). В селекторе 1 второго импульса происходит выделение каждого второго импульса в посылке одной полярности. В селекторе 1 входные сигналы поступают на входы синхронизации триггеров ii и 12, переписывая в них единичных сигнал. Первоначальная установка (обнуление) триггеров 11 и 12, обеспечивается инвертированными в элементах НЕ 10 и 9 входными сигналами. Входные сигналы и сигналы с прямых выходов триггеров 11 и 12 поступают на селектор 2 первого импульса, выходной сигнал которого записывается в регистр 3 сдвига. В последовательности импульсов, задержанной.на три такта в регистре
3 сдвига, сигналом с первого выхода
16 селектора 1 обнуляются импульсы
Ч вЂ” условные вставки. В результате чего обеспечивается восстановления (Регистр 3 сдвига нормально функционирует в случае временного совмещения тактовых и информационных сигналов. Это осуществляется путем изменения величины задержки блока 4 регулируемой задержки, который может быть выполнен в виде коаксиального кабеля, длина которого выбирается Н3 условия оптимального совмещения во времени тактовых и информационных сигналов.
1 290532
Таким образом, обеспечивается правильное декодирование сигнала в коде
НДВ-п.
Формула изобретения 5
1. Декодирующее устройство, содержащее регистр сдвига и селектор второго импульса, первый и второй входы которого являются соответственно пря- 1О мым и инверсным информационными входами устройства, о т л и ч а ю щ ее с я тем, что, с целью повышения надежности функционирования, в него введены селектор первого импульса и блок .регулируемой задержки, вход которого является тактовым входом устройства, выход — подключен ко входу синхронизации регистра сдвига, первый выход селектора второго импульса сое-20 динен со входом обнуления и-ro разряда регистра сдвига, где п=2,3,4,.... для кодов НДВ-п, входы селектора второго импульса со второго по пятый подключены ко входам соответственно с первого по четвертый селектора первого импульса, выход которого соединен с информационным входам регистра сдвига, выход которого является выходом устройства.
2. Устройство по п.1, о т л ич а ю щ е е с я тем, что селектор второго импульса выполнен. на первом и втором триггерах, первом и втором элементах ИЛИ-. НЕ и первом и втором 35 элементах НЕ, выходы которых подключены к входам обнуления соответственно второго и первого триггеров, инверсные выходы которых подключены к первым входам соответствующих элементов ИЛИ-НЕ, выходы которых объединены и подключены к первому выходу селектора второго импульса, вход синхронизации первого триггера вход первого .элемента НЕ и второй вход первого элемента ИЛИ-НЕ объединены и являются первым входом и вторым выходом селектора второго импульса, прямой выход первого триггера является третьим выходом селектора второго импульса, вход синхронизации второго триггера, вход второго элемента НЕ и второй вход второго элемента ИЛИ-НЕ объединены и являются вторым входом и четвертым выходом селектора второго импульса, прямой выход второго триггера является пятым выходом селектора второго импульса, информационные входы первого и второго триггеров объединены и подключены к шине сигнала логической единицы.
3. Устройство по и. 1, о т л ич а ю щ е е с я тем, что селектор первого импульса выполнен на двух элементах ИЛИ-НЕ, первый и второй входы первого и первый и второй входы второго элементов ИЛИ-НЕ являются входами соответственно с первого по четвертый селектора первого импульса, выходы обоих элементов ИЛИ-НЕ объединены и подключены к выходу селектора первого импульса.
1290532
Составитель О. Ревинский
Техред И.Попович Корректор Г.Ренетник
Редактор Л. Пчелинская
Тираж 932 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 7916/57
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная,4