Цифровой измеритель временных характеристик электрического сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к иэмерительной и импульсной технике предназначено для определения времени задержки, нарастания, установления и порядка системы ненормированных переходных процессов и может быть использовано для исследования однократных и редкоповторяющихся сигналов . Цель изобретения - повьппение точности измерения времени нарастания электрического сигнала и расширение функциональных возможностей за счет осуществления нормировки сигнала и определения времени задержки , установления и порядка системы. Устройство содержит генератор 1 импульсов , декадный резисторный делитель 2, N масштабных компараторов 4.1 - 4.N, источник 6 опорного напряжения , (N-1) элементов 7.1 - 7(N-1), N основных аналоговых ключей 8,1 - 8.N, К измерительных компараторов 5.1 - 5.К, равноступенчатый резисторный делитель 3, Для достижения поставленной цели в устройство введены дополнительный аналоговый ключ 9 с двумя сигнальными входами, блоки 10.1 и 10,2 установки соответственно грубого и точного отсчетов, блок 1I считывания результата и управления , образоващ, новые функциональные связи. Измеритель обеспечивает помехозащищенный прием информации интерфейсными устройствами и производит поиск момента окончания установления электрического сигнала. 2 ил. Q & (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (5!! 4 О 01 к 29/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2) ) 3930062/24-21 (22) 19,07,85 (46) 23,02,87, Вюл. ¹ 7 (71) Специальное конструкторско-технологическое бюро средств автоматизации (72) В.В,Антонов (53) 621,317,8081 (088,8) (56) Иэделия промьппленности средств связи, Сер,l Радиоизмерительные приборы, 1984, Авторское свидетельство СССР
¹ 1033989, кл, G Ol К 29/02, 1984, (54) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ BPEMEHHbE
ХАРАКТЕРИСТИК ЭЛЕКТРИЧЕСКОГО СИГНАЛА (57) Изобретение относится к измери- тельной и импульсной технике, предназначено для определения времени задержки, нарастания, установления. и порядка системы ненормированных переходных процессов и может быть . использовано для исследования однократных и редкоповторяющихся сигналов, Цель изобретения — повьппение точности измерения времени нараста.80„„291897 А1 ния электрического сигнала и расширение функциональных возможностей за счет осуществления нормировки сигнала и определения времени задержки, установления и порядка системы, Устройство соцержит генератор 1 импульсов, декадный резисторный делитель 2, N масштабных компараторов
4.1 — 4,Й, источник 6 опорного напряжения, (N-1) элементов 7,1
7(N-1), М основных аналоговых ключей
8,1 — 8,N К измерительных компараторов 5,1 — 5,К, равноступенчатый резисторный целитель 3 Для достижения поставленной цели в устройство введены дополнительный аналоговый ключ 9 с двумя сигнальными входами, блоки 10.1 и 10,2 установки соответственно грубого и точного отсчетов, блок 11 считывания результата и управления> образованы новые функциональные связи, Измеритель обеспечивает помехозащищенный прием информации интерфейсными устройствами и производит поиск момента окончания установления электрического сигнала, 2 ил, Причем блок 10,1 состоит иэ N формирователей 12 ° 1 — 12,N коротких импульсов по фронту, N элементов
ИЛИ 13,1 — !З.И с (N-1) входами, N двухраэрядных счетчиков 14,1 — 14,N импульсов, элемента ИЛИ 15 с N входами, (N-1) двухвходовых элементов
И !6,1 — 16,(N-1) и N аналоговых ключей 17,1 — 17.N. с одним сигнальным входом и двумя входами управления, Блок 10.2 установки аналогичен блоку 10,1, кроме количества задействованных каналов (К вместо:.N).
Блок 11 считывания результата и управления включает прецизионный резисторный делитель 18, аналоговые сумматоры 19 и 20, высокочастотную линию 21 задержки, пять компараторов
22,1 — 22.5 считывания, три счетчика
23.1 — 23,3 импульсов, счетчик 24 импульсов с одним входом управления
50! 9! 89
Изобретение относи гся к 1л -.ктроизмерительной и импульсной технике, предназначено для определения времени задержки, нарастания, установления и порядка системы ненормированных пе- 5 реходных процессов и может быть использовано для исследования однократных и редкоповторяющихся сигналов.
Пель изобретения — повышение точности измерения времени нарастания, !О электрического сигнала и расширение функциональных воэможностей за счет осуществления нормировки сигнала и определения времени задержки, установления и порядка системы. fS
На фиг,l представлена функциональная схема . цифрового измерителя, на фиг,2 - временные диаграммы> поясняющие работу блока считывания результата и управления, 20 . Пифровой измеритель временных характеристик электрического сигнала содержит генератор 1 импульсов, декадный резисторный делитель 2, равноступенчатый резисторный делитель 3, N масштабных компараторов
4.1 — 4.N, К измерительных компараторов 5,1 — 5.К, источник 6 опорного напряжения, (N-1) элементов И 7,1
7.(N-1), N основных аналоговых ключей 8,1 — 8,N с одним сигнальным входом, дополнительный аналоговый ключ 9 с двумя сигнальными входами, блоки 10,1 и 10,2 установки соответственно грубого и точного отсчета 35 и блок ll считывания результата и управления, 7 2 счетчик 25 импульсon с двуми входами управления, триг гер 26, рег.истр
27, три днухвходовых элемента И 28 ° !в
?8„3, три двухвходоных элемента
ИЛИ 29,1 — ?9.3 с прямым и инверсным выходами, три . формирователя 30,1.—
30,3 коротких импульсов по фронту и схему 31 вычитания кодов, Первые сигнальный и управляющий входы блока 10,1 соединены г. "землей", первые входы 1,синхронизациии) блоков
10.1 и 10,2 установки и блока 11 считывания Результата и управления объединены и соединены с выходом генератора импульсов, Выходы декадного резисторного делителя 2 соединены с первыми (сигнальными) входами всех ключей 8, первыми входами всех масштабных компараторов 4 и с вторым и последующими сигнальными входами блока 10.1, Вторые входы всех компараторов 4 объединены и соединены с первым выходом источника б и с входом делителя 3. Вход делителя
2 соединен с выходом ключа 9, первый вход которого соединен с входом измерения блока 11 и с шиной "Вход" измеряемого сигнала, Второй сигнальный вход ключа 9 соединен с вторым выходом источника 6, а управляющий вход ключа .9 — с управляющими входами всех компараторов 4 и 5 и с выходом
I установления блока 11„ Прямые выходы всех компараторов 4 - соединены с вторым и последующими управляющими входами блока 10.1..Ïðÿìûå выходы компараторов 4 от первого до предпоследнего соединены с первыми входами элементов И 7, выходы которых соединены с вторыми входами второго и последующих ключей 8, Инверсный выход первого компаратора 4.1 подключен к второму входу первого аналогового ключа 8, а ин-с версные выхоцы второго и последующих компараторов 4 соединены с вторыми входами всех элементов И 7, Выходы делителя 3 соединены с первыми входами всех измерительных компараторов
5 и с сигнальными входами блока
l0.2, управляющие входы которого соединены с прямыми выходами всех компараторов 5, вторые входы которых объединены и соединены с выходами всех ключей 8, Выходы установления грубого и точного отсчета и сигналь— ные выходы блоков 10.1 и 10,2 соединены с соответствующими входами блока 11, Первые входы всех формирователей 12 блоков 10,1 и 10.2 служат управляюнгими входами этих блоков, вторые входы объединены и служат входом синхронизации этих блоков, Входы каждого элемента !З.i соединены соответственно с каждым выходом> кроме i-ro всех формирователей !2 каждый выход которых соединен соответственно с первым входом всех счет- 10 чиков !4, второй вход которых соединен соответственно с выходом всех элементов 13, Первые выходы всех счетчиков
14 соединены соответственно с входа- 15 ми элемента ИЛИ 15 и с первыми входами всех ключей 17, вторые входы которых являются сигнальными входами блоков IO,I и 10,2, Вторые выходы счетчиков !4, начиная с второго, сое- 20 динены с первыми входами всех элементов И 16, вторые входы которых объединены и в блоке 10,1 íà них подается уровень логической "1", а блоке 10,2 — "0", Выходы всех элементов 16 соединены соответственно с третьими входами всех ключей 17, кроме последнего, третий вход которого соединен с "землей», Выходы всех ключей 17 объединены и служат сигнальным выходом блоков 10,1 и
10,2, а выход элемента 15 служит выходом установления этих блоков, соединенных с соответствующими входми блока 11, которыми являются входы 35 элемента 29,3, выход которого является выходом установления блока 11, Сигнальными входами блока ll являются входы сумматора 19, выход которого соединен с входом делителя 18 40 и с первым входом сумматора 20, первый и второй выходы делителя 18 соединены с первыми входами компараторов 22,2 и 22,3. Втррой вход сумматора 20 соединен с первым выходом 45 делителя 18, а первый вход компаратора 22,1 — с землей".. Первые входы компараторов 22.4 и 22,5 соединены .соответственно с выходами суммматоров
l9 и 20, а вторые входы всех компа- 50 раторов 22 объединены и соединены с выходом линии 21 задержки, вход которой является входом измерения блока I., Входом синхронизации блока 11 является первый вход элемента 28,! соединенный с первыми входами счетчиков 24 и 25 и всех формирователей!
29!В97 4
30, Второй вход элемента 28.1 соединен с прямым выходом компаратора 22. 1 и с первым входом элемента 28,2, второй вход которого соединен с инверсным выходом компаратора 22 ° 2„ прямой выход которого соединен с первым входом элемента 28,2, а второй вход — с инверсным выходом компаратора 22,.3 и с входом триггера 26, Выход последнего соединен с вторым входом счетчика 25, третий вход которого соединен с выходом элемента
28,3 и с первым входом элемента 29.2, второй вход которого .соединен с прямым выходом компаратора 22,5. Прямой выход элемента 29,2 соединен с входом счетчика 23,3, выход которого является выходом "N устройства.. Инверсный выход элемента 29,2 соединен с вторым входом формирователя 30,3, выход которого соединен с первым входом регистра 27 и первым входом счетчика 23,2, второй вход которого соединен с выходом элемента 29,1, Выход счетчика 23,2 соединен с объединенными входами управления всех компараторов 22 и является выходом >Останов" устройства, Вторые входы формирователей 30,1 и 30,2 соединены соответственно с инверсным и прямым выходами,формирователей
30,! и 30,2, выходы которых соединены с входами элемента 29,1, Выход последнего соединен с входом счетчика 23,1, выход которого соединен с вторым входом регистра 27, выход которого соединен с входом схемы 31 вычитания, выход которой является выходом Т устройства, Выход элемента
28.2 соединен с вторым входом счетчика 24, выход которого является выходом Т> устройства, Выход счетчика
25 является выходом 1 .„ óñòðîéñòBà .
Цифровой измеритель временных характеристик электрического сигнала работает следующим образом, Перед поиском установившегося значения электрического сигнала и началом измерения счетчики 14,1 — 14.N, 23 — 25, триггер 26 и регистр 27 устанавливают в исходное состояние.импульсом сброса (цепь сброса не показана) . При этом на выходах счетчиков 14,1 — 14,N, 23,1, 23,3, 24 и
25 и регистра 27 устанавливается нулевой код, на инверсном выходе второго разряда счетчика 23,2 и на выходе триггера 26 — высокий (paspeшающий) уровень напряжения, 1291897
Поскольку на входы установления блока 1) считывания результата и управления поступают низкие уровни напряжения с вторых разрядов счетчиков 1,4,1 — 14,N через элементы
И11И 15 блоков 10,1 и !0,2 установки грубого и точного отсчета,,то на его выходе установления присутствует высокий уровень с инверсного выхода элемента ИЛИ 29,3, подключающий ши ну "Вход" через второй сигнальный вход аналогового ключа 9 к декадному резисторному делителю 2 и устанавливающий встроенные триггеры памяти компараторов 4,1 — 4,N,. 5,1 — 5.К в состояние построения текущего состояния компараторов, На входы триггера памяти компараторов 22,1 — 22,5 блока !i также поступает высокий уровень напряжения с выхода второго разряда счетчика 23,2, Измеряемьп сигнал через второй сигнальный вход аналогового ключа 9 и декадные ступени делителя 2 поступает на первые входы N компараторов
4,N, Число N выбирается иэ условия перекрытия требуемого динамического диапазона возможных изменений измеряемого сигнала по масшj, табу, На вторые входы компараторов
4 ° l - 4,N поступает опорное напряжение с первого выхода источника 6, величина которого определяется наименьшим масштабным пределом динамического диапазона, До поступления измеряемого сигнала на первые входы компараторов
4,1 — 4,N ключ 8,1 замкнут высоким уровнем напряжения с инверсного выхода компаратора 4,1, остальные ключи 8,2 — 8,N разомкнуты низкими уровнями с- прямых выходов компарато-. ров 4,1 — 4(N-1) и выходов всех элементов И 7.
После начала поступления измеряемый сигнал через замкнутый ключ 8,1 проходит на вторые входы компараторов 5,1 — 5,К, Если уровень измеряемого сигнала не превьппает наименьшего масштабного предела динамического диапазона, то состояние ключей
8,1 — 8,N остается неизменным и все компараторы 5,1 — 5 ° K через ключ 8 ° 1 подключены к входу делителя 2, При превышении измеряемым сигналом наи" меньшего масштабного предела динамического диапазона срабатывает компаратор 4,1, на его инверсном выходе появляется низкий уровень, размыкающий ключ 8,1, а на его прямом выходе — высокий уровень, замыкающий ключ
8,2 через элемент И 7 ° 1, При этом компараторы 5„1 — 5,K подключаются к первой ступени делителя 2 °
При дальнейшем нарастании измеряемого сигнала процессы замыкания и раэмыкания ключей 8 ° 1 и 8,И происхо1О дят аналогичнь м образом в порядке возрастания номера ступени делителя 2.
В общем случае сигнал переходного процесса немонотонный, как с нарастающими, так и с ниспадающими участками, В случае ниспадения сигнала процессы замыкания и раэмыкания ключей 8,1 — 8,N происходят в порядке убывания номера ступени делитеВ
20 Делитель 3 образует равномерную шкалу уровней квантования наименьшего масштабного предела динамического диапазона с единичным приращением напряжения на каждой ступени. Число К выбирается из условия допустимой погрешности определения установившегося значения входного сигнала, При превьппении сигналом на шине
"Вход" порога срабатывания компара"
30 торов 4,1 — 4,N, 5,1 — 5.К на их прямых выходах возникает положительный перепад, который запускает формирователи 12,1 — 12.N вырабатывающие одиночный короткий импульс, 35
Импульсы i-го формирователя 12 приходят непосредственно на счетный вход i-го счетчика 14, а на входы сброса всех счетчиков 14, кроме
g0 i-го, — через все элементы ИЛИ 13, Первый импульс i-ro формирователя
12 устанавливает на выходах i-ro счетчика 14 код 01, а на выходах всех остальных счетчиков 14 — нуле,15 вой код, Вторым импульсом того же формирователя устанавливается выходной код i — го счетчика 14, соответствующий 10, Второй разряд i-ro счетчика 14 управляет замыканием и размы50 канием i-го аналогового ключа 17 непосредственно, а первый его разряд— через .(i-l)-й элемент И 16,, Уровень логического нуля раэмыкаеT l-й аналоговый ключ 17, а уровень логи5 ческой единицы замыкает его, В блоке
10,1, управление осуществляется как первым, так и вторым разрядом д-го счетчика 14, а в .блоке 10,2 — только вторым разрядом, поскольку в бло!
?91897 8
Когда установившееся значение сигнала приходится на масштабные уровни опорного напряжения, то второй член выражения обращается н нуль, Суммарный уровень опорного напряжения (установившееся значение сигнала! в дальнейшем .поступает на прецизионный резисторный делитель 18 с соотношением резисторов 1:8:1, осу10 ществляющий нормировку входного сигнала на уровнях О,!; 0,9 и l 0 от установившегося значения сигнала, Уровень 1,1 установившегося значения сигнала образуется аналоговым сумматором 20, суммирующим выходные у1 овни .0,1 и 1,0 делителя 18, Входной исследуемый сигнал задерживается в высокочастотной линии 21 ке 10, 1 иа второй вход элементов
16,1 — 16(!N -1) подается высокий уро вень, а в бпоке 10,2 — низкий, В блоке 10,1 первые управляющий и сигнальный входы подключены к общей шине, поскольку начальный уровень дискретизации сигнала — нулевой. Масштабные уровни дискретизации сигнала располагаются межпу крайними (первым и последним) измерительными уровнями, Сигнал устанавливается на данном уровне, если данный счетчик 14 в блоке 10,1 или
10,2 регистрирует два подряд импульса данного формирователя 12, При этом высокий уровень с выхода второго разряда данного счетчика !
4 проходит через элемент ИЛИ 15 на вход установления блока 11, где, проходя элемент ИЛИ 29,3.инвертирует- 20 ся в низкий, переводит компараторы
4,1 — - 4,N 5,1 — 5,K в режим памяти и вместо входного электрического сигнала подключает ключом 9 к входу декадного резисторного делителя 2
25 опорное напряжение с второго выхода источника 6, в десять раз большее повеличине опорного напряжения с первого выхода источника 6 °
Таким образом, при п6явлении сигнала установления одного из блоков
10.1 и 10,2 к сигнальным входам (кроме первого) блока 10,1 подключаются опорные напряжения, от одного до девяти раз кратные опорному нап- 35 ряжению с первого выхода источника 6, Первые разряды счетчиков 14,1
14,N блока 10,1 предназначены для подключения через (N-1) элементов
И 16 и N ключей 17 масштабного уровня, предшествующего измерительному уровню установления, подключаемого N ключами )7 блока 10,2, Уровни опорного напряжения с сигнальных выходов блоков 10,1 и 10,2 поступают на аналоговый сумматор 19 блока
11 считывания результата и управления
1 где суммируются, Суммарный уровень опорного напряжения, соответствующий установившемуся значению сигнала, определяется общим выражением: на время полного завершения переходного процесса, определяемое длительностью испытательного импульса системы, и поступает на первые входы пяти компараторов 22 считывания, на вторые входы которых подаются опорные уровни напряжения с выходов прецизионного резисторного делителя 18 и аналогового сумматора 20, В исходном состоянии на вход триггера памяти пяти компараторов 22 поступает высокий уровень с выхода второго разряда счетчика 23,2, который устанавливает встроенные трИггеры памяти пяти компараторов 22 в состояние повторения текущего состояния компараторов, При превышении нулевого уровня ис-.. следуемым сигналом срабатывает компаратор 22.1, на его прямом выходе появляется высокий уровень, поступающий на второй вход элемента И 28,1 и на первый вход элемента И 28,2, Подаваемые на первый вход элемента
И 28,1 импульсы генератора.l проходят на счетный вход счетчика 23,1, который начинает заполняться, На втррой вход элемента И 28,2 поступает высокий уровень с инверсного выхода компаратора 22,2 и с появлением высокого уровня на первом входе,элемента И 28,2 на его выходе высокий уровень проходит на вход разрешения счетчика 24 импульсов и тот начинает заполняться.! чст
55 где U, — i-й масштабный уровень опорного напряжения;
j-й измерительный уровень опорного напряжения.
При превышении уровня 0,1 установившегося значения входным сигналом на инверсном выходе компаратора 22,2 устанавливается низкий уровень, а на его прямом выходе — высокий, На
9 12918 входе разрешения счетчика ?4 появляется низкий уровень, счетчик 24 прекращает подсчет количества импульсов и на его выходе устанавливается код„ соответствующий времени задержки >
Поскольку на втором входе элемента И 28 ° 3 присутствует высокий уровень . с инверсного выхода компаратора 23.3, то высокий уровень с прямого выхода компаратора 22,2 проходит через элемент 28,3 и поступает на вход разрешения счетчика 25 импульсов и он начинает их подсчет, При превышении уровня 0,9 установившегося значения входным сигналом !5 на инверсном выходе компаратора
22,3 появляется низкий уравеньр опрокидывающий триггер 26 в противоположное исходному состояние, С выхода триггера 26 низкий (запрещающий) 20
L уровень поступает на вход блокировки счетчика 25, блокируя дальнейший подсчет импульсов, количество которых определяется длительностью от момента появления на прямом выходе компара!ора 22,2 высокого уровня до момента появления на инверсном выходе компаратора низкого уровня (от
0,1 до 0,9 установившегося значения сигнала), Поэтому на выходе счетчика 30
25 код соответствует времени нарастания Т н
При превышении уровня 1,1 установившегося значения входным сигналом на прямом выходе компаратора 22,5 появляется высокий уровень, поступающий на второй вход элемента ИЛИ 29,2, на первый вход которого проходит сигнал с выхода элемента И 28.3 (сигнал "Ниже зоны") . Сигнал "Выше зоны" 40 формируется непосредственно компаратором 22,5, Сигналы "Ниже эоны" и
Р Выше эоны при немонотонном переходнс . процессе чередуются и разделены промежутками "В зоне". С пря- 45 мого выхода элемента ИЛИ 29,2 на счетный вход счетчика 23.3 поступают импульсы "Вне зоны р выходной код которого соответствует порядку системы N, С инверсного выхода эле- 50 мента ИЛИ 29,2 на сигнальный вход формирователя 30,3 коротких импульсов по фронту приходят импульсы
"В зоне", которые .формируются в короткие импульсы записи в регистр 55
27 о спаду импульсов "Вне эоны" (фронту импульсов."В зоне" ), Работа трех формирователей 30 аналогична работе N формирователей
97 l0
12 блоков 10,1 и 10,2, Поскольку длительность импульсов зяписи Hå превышает длительности периода повторения импульсов генератора 1, то в регистр 27 записывается код с выхода счетчика 23, 1 на единицу счетного периода больше, чем подаваемый на вход вычитаемого схемы 31 вычитания кодов, на входе вычитающего которой постоянно набран код, соответствующий единице счетного периода, Результирующий код схемы 31 вычитания кодов соответствует времени установления Т „.
После установления входного сигнала возможны аппаратурные импульсные помехи и случайный выход входного сигнала эа пределы эоны установления (от 0,9 до 1,1 установившегося значения сигналя), приводящие как к нарушению процесса измерения, так и искажению его результатов.
Для обеспечения помехоэащищенного приема информации измерения интерфейсными устройствами и поиска достоверного момента установления входного сигнала в блок 11 считывания введены компаратор 22,4, формирователи 30,1 и 30,2, элемент ИЛИ 29,! и двухраэрядный счетчик 23,2, При пересечении входным сигналом снизу уровня 1,0 установившегося значения на прямом выходе компаратора 22,4 появляется высокий уровень запускающий формирователь 30,2, а при пересечении сверху уровня 1,0 установившегося значения входным сигналом возникший на.инверсном выходе компаратора 22.4 положительный перепад запускает формирователь
30,1. Импульсы формирователей 30.1 и и 30,2 через элемент ИЛИ 29,1 проходят на счетный вход счетчика 23,2, а на его вход сброса поступают импульсы формирователя 30.3, Положение входного сигнала "В зоне" обозначается импульсами формирователей
30.1 и 30,2, à его положение "Вне эоны" — импульсами формирователя 30,3
Первый импульс с выхода элемента
ИЛИ 29 ° 1 устанавливает на инверсных выходах счетчика 2 ° 2 код 10, Если входной сигнал после этого выходит эа, пределы зоны установления, то импульсом "Вне эоны" с выхода формирователя 30,3 счетчик устанавливается в исходное состояние и на его входах появляется код ll. F, ëè!
?91897!
2 входной сигнап после очередного попадания в зону установления не выходит за ее пределы> то вторым импульсом с выхода элемента ИПИ 29,1 на выходах счетчика 23,2 устанавливается код О1, !1изкий уровень с инверсного выхода второго разряда счетчика 23,2 переводит все компара торы 22 в режим памяти предшествующего состояния и поступает на шину 10
"Останов" интерфейсных устройств, блокируя дальнейший прием ими информации, Цифровой измеритель временных характеристик электрического сигнала осуществляет последовательно нормировку этого сигнала, определение значений времени задержки, нарастания
-и установления порядка системы, Измеритель обеспечивает помехозащищенный прием информации интерфейсными устройствами и производит поиск момента окончания установления электрического сигнала, Формула изобретения
Цифровой измеритель временных характеристик электрического сигнала, содержащий генератор импульсов, декадный резисторный делитель, выхода.— ми соединенный с первыми входами основных аналоговых ключей и первыми входами N масштабных компараторов, вторые входы которых подключены З5 к первому выходу источника опорного напряжения, а прямые их выходы, кроме последнего, соединены с втррыми входами N-1 элементов И, выходами соединенных с вторыми входами второ го и последующих основных аналоговых ключей, объединенных выходами и под-. ключенных к объединенным вторым входам
К измерительных компараторов, первые входы которых соединены с выходами рав- 45 ноступенчатого резисторногоделителя, подключенного к первому выходу источника опорного напряжения, о т— ли чающий с я тем,что,с целью повышения точности измерения и расширения функциональных возможностей, н него введены дополнительный аналоговый ключ, блоки установки грубого и точного отсчета, блок считывания результата и управления
Р при этом декадный резисторный делитель через выход и второй сигнальный вход дополнительного аналогового ключа соединен с входом измерения блока считывания результата и управления, с.шиной измеряемого сигнала, первый сигнальный вход дополнительного аналогового ключа соединен с вторым выходом источника опорного напряжения, а его управляющий вход и входы масштабных и измерительных компараторов — с выходом установления блока считывания результата и управления, входы синхронизации которого и блоков установки грубого и точного отсчета объединены и подключены к выходу генератора импульсов, второй и последующие выходы декадного резисторного делителя соединены с вторым и последующими сигнальными входами блока установки грубого отсчета, второй и последую" щие управляющие входы которого соединены с прямыми входами второго и последующих масштабных компараторов, инверсными выходами подключенных к первым входам элементов И, а инверсный выход первого масштабного компаратора. соединен с вторым входом первого основного аналогового ключа, выходы равноступенчатого резисторного делителя дополнительно подключе ны к сигнальным входам блока установки точного отсчета; а управляющие входы последнего — к прямым выходам измерительных компараторов, выходы установления и сигнальные выходы блоков установки грубого и точного отсчета соединены с соответствующими входами блока считывания результата и управления, ) 29! 897 юФ
Составитель В,Антохин
Редактор И,Дербак Техред.Л.Сердюкова, Корректор М.Шароши
Тираж 731 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб,, д,4/5
Заказ 228/44
Производственно-полиграфическое предприятие, г,ужгород, ул.Проектная,4 э