Устройство для сопряжения двух вычислительных машин

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может найти при енение в многомашинных вычислительных комплексах. Основной целью изобретения является увеличение быстродействия и упрощение устройства. Устройство содержит два регистра 8 32 сдвига, два счетчика 3., 41 слогов, три сумматора 9, 10, 24 по модулю два, два одновибратора 4/ 18, два счетчика 1, 39 байтов,- два триггера 3, 40 управления, триггер 28 ввода , триггер, 12 вывода, делитель частоты 11, дешифратор 5, счетчик 22 длины информации, регистр 26 кода режима работы, коммутатор 30, три триггера 6, 14, 38, двенадцать элементов И 7, 13,. 15, 16, 21, 23-25, 35- 37, 19, три элемента ИЛИ 33, 17, 31, три 20, 27, 38 .элемента НЕ. 1 ил. о S (Л С

А1

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (j9! (1!! (g!) y С 06 F 13/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, К, АВТОРСКОМУ СНИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ HOMHTET СССР

f10 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

f (21) 3956614/24-24 (22) 13,08,85 (46) 23.02.87. Бюл. Ф 7 (7 1) Институт кибернетики с вычислительйым центром Научно-производственного объединения Кибернетика"

AH УЗССР (72) Э.А.Атабаев, И.К.Бабакулов, Т.Ф.Бекмуратов, И.Пулатов и Ш.М.Султанов (53) 681.325(088.8) (5e) Авторское свидетельство СССР

Ф 732845, кл, G 06 F 3/04, 1979.

Авторское снидетельство СССР !! 634265, кл. G 06 F 3/04, 1977.

{54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХ

ВЫЧИСЛИТЕЛЬНЫХ МАШИН (57) Изобретение относится к вычислительной технике и может найти приЮ (енение в многомашинных вычислительных комплексах. Основной целью иэоб" ретвния является увеличение быстродействия и упрощение устройства. Устройство содержит два регистра 8 32 сдвига, два счетчика 3, 41 слогов, три сумматора 9, 10, 24 по модулю два, два однонибратора 4, 18, два счетчика 1, 39 байтон,. два триггера 3, 40 управления, триггер 28 нвода, триггер, 12 вывода, делитель частоты 11, дешифратор 5, счетчик 22 длины информации, регистр 26 кода режима работы, коммутатор 30, три триггера 6, 14, 38, двенадцать элементов И 7, 13 15, !6, 21, 23-25, 3537, 19, три элемента ИЛИ 33 17, 31, три 20, 27, 38 элемента НЕ. t ил.

1 129199

Изобретение относится к вычислительной технике и может найти применение в многомашинных вычислительных комплексах. цель изобретения — увеличение

5 быстродействия.

На чертеже представлена структурная схема предлагаемого устройства.

Устройство содержит первый счетчик 1 байтов, первый триггер 2 унр,ж- 10 ления, первый счетчик 3 слоган, первый одновибратор 4, дешифратор 5, первый триггер 6,. седьмой элемент И 7, первый регистр 8 сдвига, первый сумматор 9 по модулю двя, второй сумма- 15 тор 10 по модулю два, де.питель 11 частоты, триггер 12 вывода, третий элемент И Ц, третий триггер 14, шестой и девятый элементы И 15 и 16, второй элемент ИЛИ 17 второй адно- 20 вибратор 18, первый элемент И 19, первый элемент HF 20, четвертый элемент И 21, счетчик 22 длины информации, девятый, второй, пятый элементы И 23 — 25, регистр 26 кода режима работы, второй элемент НЕ 27, триггер 28 ввода, третий сумматор 29 па модулю двя, коммутатор 30, третий элемент ИЛИ 31, второй регистр 32 сдвига, первый элемент ИЛИ 3, второй 30 триггер 34, адиннядцять й, восьмой, двенадцатый элементы И 35 — 37, третий элемент НЕ 38, второй счетчик 39 байтов, второй триггер 40 управления, второй счетчик 41 слогов, выходы 42 35 прерывания, первый информационный выход 43, выход 44 контрольного разряда слога, вход 45 направления обмена, вход 46 разрешения обмена, первый выход 47 конца массива информации, 40 первый синхравыхад 48, первый информационный вход 49, вход 50 запроса на обмен, первый синхравход 51 второй синхровыход 52, второй информационный вход 53, .вход 54 контрольного разряда байта, вход 55 синхраимпупьсав, вход 56 конца массива информации, второй в»»хад 57 конца массива информации, выход 58 запрося ня обмен. второй синхравхад 59, второй инфор- 50 мационный выход 60, выход 61 контроль. ного разряда байта, третий синхравыход 62.

Устройство работает следующим образом.

В исходном положении триггер 2, б„

12, 14, 28, 34 и 40, счетчики 1,3, 22 и 41, суммятар 10 н регистр 8 ня—

I 2 ходятся н нулевом состоянии. Нулевое состояние триггера 40 удерживает второй счетчик 39 бяйтан н состоянии П, где П вЂ” числа, равное. объему ре гистра сдвига в байтах..

При наличии в первой вычислитепь— най машине массива информации подго тонленнаго для передачи во вторую вычислительную машину, ня первый икфар мационный вход 49 подается первый слог информации, а на шинах 45 и 46 устанавливают сигналы направления H разрешения обмена, которые вырабатывают ня ныходе элемента И 24 потенциал, саответствующ»»й логической едини-. це и устанавливают триггер янада 28 в единичное состояние. При единичном состоя»»ии триггера 28 через элемент

И 36 проходят синхроимпульсы, которые наступают на вход прямого счета счетчика 41 слогов, Нулевое состаяние триггера 40 разрешает работу счетчика 41. Каждый импульс увеличивает состояние счетчика 41 на единицу. При состоянии последяега, равном единице, на его первом выходе вырабатываетсн импульс, который производит запись первого слога информации са сдгигам на адин разряд. При состоянии счетчир кя 41, равном двум, ня его втором выходе вырабатывается импульс, который через элемент ИЛИ 33 па шине 48 выдается в качестве сигнала подтверждения приема устраиством перво- го слога информации.

После этого первая вычислительная машина на входе 49 выставляет второй слог информации. Третий и четвер-. тый синхраимиульсы обеспечивают прием второго спога и таким образом продолжается прием остальных слагая да заполнения регистра 32 полным машинным словом. При переполнении счетчика 41 слогов íà ега третьем выходе вырабатывается сигнал, соответствующий логичсской единице. Первое слово массива информации является управляющим славам дпя устройства сопряжения.

В момент приема управляющего слава содержимое счетчика 22 равна нулю и сигнал с ега второго выхода разрешает прохождение импульса, вырабятыяяющегося HB третьем выходе счетчика 41 слогов, через элемент И ?3. Импульс с выходя элемента И 23 обеспечивает запись в счетчик 22 из регистра 37 части управляющего слава, указывающей длину передаваемого массива

12Ч 91 информации н байтах, запись н регистр 26 части управляющего слова, содержащей код режима работы, и переводит счетчик 4 1 слогов и начальное состояние. После этого на регистр 3? принимается второе машинное слово.

В начале обмена идет режим установления связи. Поэтому н регистр 26 записывается код установления связи, а в счетчик 22 — единица, так как ад- 10 рес процессора-абонента определяется одним байтом. При этом на ньгходе 58 устанавливается потенциал, соотнетст— вующий логической единице. Сам же адрес содержится н старших разрядах 15 второго машинного слова. При не нулевом состоянии счетчика 22 длины информации на его втором выходе вырабатывается потенциал, разрешающий работу элемента И 35. А при состоя- 20 нии счетчика 22, меньшем или равном If сигнал с первого его выхода разрешает работу элемента И 16. После приема на регистр 32 второго машинного слова импульс третьего выхода счетчика 41 слогов проходит через элементы И 16 и ИЛИ 17 на вход второго одновибратора 18 и, приходя через элемент И 35, устанавливает триггер 40 в единичное состояние. Импульс с выхода однониб- 30 ратора 18.устанавливает триггер 28 ввода в начальное состояние и через выход 47 поступает в первую вычислительную машину. Приняв этот сигнал, первая вычислительная машина снимает 35 с шйн 45 и 46 сигналы направления и разрешения обмена. Единичное состояние триггера 40 разрешает работу счетчика 39 байтов. Первый выход счетчика 39 управляет работой коммутатора40

При состоянии П счетчика 39 байтов с выхода коммутатора,на второй иншормационный выход 60 выставляется старший байт слова, содержащегося в регистре 32. При этом на выходе 61 45 выставляется контрольный разряд по четности для информации на выходе 60 °

Сигнал с нторого выхода счетчика 39 разрешает работу элемента И 37. Потенциал с единичного выхода тригге- 50 ра 40 устанавливает триггер 34 в единичное состояние. Сигнал с единичного выхода триггера 34 передается с выхода 62 во вторую вычислительную машину в качестве импульса сопровождения информации на выходах 60, 61 и 58. Сигнал запроса на обмен на выходе 58 указывает на то, что на выходе 60 стоит байт, указывающий адрес процессора, с которым устанавливается связь. На импульс с выхода 62 вторая вычислительная машина отвечает по шине 59 импульсом подтверждения,приема информации. Этот импульс поступает на нычитающие нходы счетчиков 22 и 39, уменьшая пх содержимое на единицу, на нулевой вход триггера 34 и, приходя через элементы И 25 H ИЛИ 31, устанавливает триггер 40 н нулевое состояние. Если вторая вычислительная машина готова к обмену, по шине 50 поступает сигнал, -по которому однонибратор 4 вырабатывает импульс прерывания. Этот импульс с выхода 42 поступает в первую вычислительную машину. После этого первая вычислительная машина выставляет на шинах 45 и 46 сигналы направления и разрешения обмена и производит выдачу массива информации. В начале массива информации идет упранляющее слово. В счетчик 22 записывается число, соответствующее количеству байтон информации, передаваемых во вторую вычислительную Машину. В регистр 26 записывается код режима передачи информации, При. этом второй выход регистра имеет единичное значение. После приема в регистр

32 второго машинного слова потенциал. на втором выходе счетчика 22 разрешает работу элемента И 35. Импульс с третьего выхода счетчика 41, вырабатывающийся н момент его переполнения, устанавливает триггер 40 в единичное состояние. Единичное состояние триггера 40 запрещает работу счетчика 41 и разрешает работу счетчика 39 и элемента И 37. Так как еостояние счетчика 39 равно П, то первым на выходе коммутатора 30 выставляется старший байт машинного слова, содержащегося в регистре 32.

Во всех состояниях счетчик 39, отличных от нулевого, на его втором выходе устанавливается потенциал, соответствующий логическому нулю. Поэтому триггер 34 устанавливается в единичное состояние, на выходе 62 устройства нырабатывается импульс сопровождения информации на шинах 60 и 61. Вторая вычислительная машина отвечает по шине 59 импульсом подтверждения приема информации, который отвечает по шине .59 импульсом подтверждения приема информации, который уменьшает содержимое счетчиков 22 и 39 па единицу. Затем во вторую машину переда5 l . 9 ется (П-1)-ый байт и таким образом продолжается выдача, всех остальных байтов с регистра 32 до обнуления содержимого счетчика 39. При нулевом состоянии счетчика 39 импульс с его второго выхода, проходя через элемент

ИЛИ 31, устанавливает триггер 40 в нулевое состояние. Начинается прием на регистр 3? третьего машинного слова и таким образом процесс продолжается до обнуления содержимого счетчика длины информации 22, При вводе в регистр 32 последнего машинного слова, содержимое счетчика 22 равно или меньше П, на первом выходе счетчика

22 устанавливается сигнал высокого уровня. После приема в регистр 32 последнего слова импульс с третьего выхода счетчика 4! слогов проходит через элементы И 16 и ИЛИ 17 на вход оцновибратора 18. Импульс .с выхода последнего устанавливает триггер 28 ввода в начальное состояние и по выходу 47 поступает в первую вычислительную машину в качестве сигнала конца массива информации. В момент вывода во вторую машину последнего байта информации содержимое счетчика 22 равно единице и на выходе 57 устройства устанавливается потенциал, соответствующий логической единице. Импульс подтверждения приема байта с входа 59 проходит через элементы И 25 и ИЛИ 31 и устанавливает триг гер 40 в исходное состояние. После завершения передачи информации из первои машины во вторую может идти режим передачи информации иэ второй машины в первую, либо на этом завершается обмен.

При обмене информацией по инициативе второй вычислительной машины на вход 50 поступает сигнал запроса на обмен. При этом одновибратор 4 вырабатывает импульс прерывания, который с выхода 42 подается в первую вычислительную машину ° По шинам 51, 53 и 54 поступают импульс сопровождения информации, байт информации и его контрольный раэряц, При приеме информации с второй вычислительной машины в регистр 8 счетчик 1 байтов считает от О до П. Импульс с первого выхода дешифратора 5, вь|рабатываемый в момент поступления на его первый вход импульса сопровождения информации, обеспечивает запись в зависимости от состояния счетчика байта информации в соответствующие разряды ре.1991 б гнстра 8 и контрольного ра. ряда . соотве тс тнующнй с H тным трп с Ге р фор н!рователл, а импульс г BT(рого выхода дешифратора 5 переводит триггер 6 в единичное состояние. Триггер 6 вырабатывает импульс ответа о приеме байта, который выдается с выхода 52 во вторую вь числительную машину длл сброса импульса сопровождения информации и возвращается в исходное состояние. Каждый импульс сопровождения информации увеличивает содержимое счетчика 1 байтов на единицу.

При переполнении счетчика 1 на его втором выходе вырабатываетсл импульс, который производит запись контрольных разрядов машHHHQFo слова с Bbl хода сумматора 10 в регистр 8 и переводит триггер 2 управления в единичное состояние. Потенциал„ соответствующий логической единице„ с единичного выхода триггера 2 сбрасывает содержимое счетчика 1 и удерживает его в нулевом состоянии. Потенциал, соответствующий логическому нулю, 7Q

55 с нулевого выхода триггера 2 запрещает работу дешифратора 5 и разрешает работу счетчика слогов 3. Когда первой вычислительной машине управление перейдет к программе обработки прерывания по запросу на обмен., на шинах 45 и 46 выставлчются сигналы направления и разрешения обмена„которые через элемент И 19 устанавливают триггер 12 вывода в единичное состояние. Единичное состояние триггера 12 разрешает прохождение синхроимпульсов через элемент И 7 на вход прямого счета счетчика 3 слогов.

При работе счетчика 3 на его треть" ем и первом выходах поочередно. вырабатываются импульсы. Импульс с третьего выхода. счетчика 3 через элемент ИЛИ 33 с выхода 48 выдается в первую вычислительную машину и стробирует каждый слог и его контрольный разряд, выдаваемые по шинам.

43 и 44. Импульс с первого выхода счетчика 3 реализуют сдвиг содержи-мого регистра 8 на один разряд и подготавливают тем самым к выдаче следующий слог информации, С передачей последнего слога на втором вы.ходе счетчика 3 вырабатывается импульс, который переводит триггер 2 управления в нулевое состояние, сбрасывает содержимое регистра 8 и сумматора !О. Триггер " управления своим нулевым выходом сбрасывает содер7 12 )19 ж!1мОР с !е тч!Эка 3 c.ffnrn f1, уле пж 11Р;!1. т ега в нулевом состоянии н .разрен1ает прием на регистр 8 очередной пор!Еип информации с второй вычнслнтельн<7й машины. Таким образом .происходит

5 работа устройства до поступления сигнала конца массива информации.

При передаче паследнега байта информации вторая вычислительная машина выставляет на шине 5б сигнал конца 10 массива информации и импульсом с входа 51, сопров(7же(аэ(эееЕим последний байт, на выходе элемента И 13 вырабать!лается импульс, которым устанавливается в единичное состояние триггер 14, и 15 независимо от количества поступивших байтов счетчик 1 устанавливается в состояние П. Триггер 2 переключается в единичное состояние и начинается передача информации в первую вычисли- !О тельную машину. Импульс с второго Выхода счетчика 3, вырабатываемый после ввода в первую въечислительную машину последнего слога информации, проходит

15 через элементы И 15 и ИЛИ 17 на вход одновибратора 18. Импульс с выхода одновибратора 18 сбрасывает триггеры

1Z и 14, с выхода 47 поступает в первую вычислительную машину, сообщая о конце передачи информации. 30

Таким образам, устройство обеспечивает сопряжения раэнотипных машин (ЗВИ) и позволяет нести обмен м(гссивами информации произвольной длины, не имитируя работу накопителя на магнитной ленте. 1(роме того, стеЭуктура устройства обеспечивает упрощение схем и сокращение времени формирования кантральээых разрядов информации. 40

Формула изобретения

Устройство для салряжения двух вычислительных машин, содержащее два. 45 регистра сдвига, два счетчика слогов, три сумматора по модулю два, первый одновибратар, причем выход первого одновибратора является выходом устройства для подключения к входу пре- 50 рывания первой вычислительной машины, выход первого регистра. сдвига соединен с входом первого сумматора по модулю два и является выходом устройства для подключения к информационно-55 му входу перво!1 вычислительной машины, выход первого сумматора ло модулю два является выходом устройства для подклкэчения к входу контрольного p;t psf JIB Г!(pit«!i вы!!1!1 (l! f т(t E,!«,If М;ЭИ11111I,I > ннфармаци(энлъей вход второ г(. ре гнс тра сдв!1! я явля(1 (я еЭхад(эм у! Tp() fir те!а длн подключения к инф. рмацпо!!ному выХОДУ не Рв(й Elf I«ffcлительн ОЭ! Ital!f1»IE f, ПРИ ЭТОМ ВЕ IХ(7Д Е! ОРО ГО С УММ«! Т(7 P«Э ПО модулю два соедин(- и с первы.«информационным вхОдам !!В рвп t О pе rff(rp«f (.дви

ra, вход сдвига которого соединен с первым выходам счетчика ело га В, вхОД сдвиГа в ropn О per!fr spa сдВИ r«f соединен с первым Выходам второго счетчика слогов, О т л и ч а ю щ е ес я тем, чта, с целью увеличения быстродействия, в него введены два счетчика байтов, два триггера управления, триггер ввода, триггер вывода, делитель частоты, дешифратор, счетчик длины информации, регистр кода режима работы,,коммутатор, три триггера, двенадцать элементов И, три элемента ИЛИ, три элемента НЕ, второй адновибратар, причем первый вход первого элемента И соедЕэееен с входоМ первого элемента Н1: н является входом устройства для подключения к выходу направления обмена первой вычислительной машины, второй вход первого элемента И соединен с первым входом второго элемента И и является входом устройства для подключения к выходу разрешения обмена первой въ!числительной машины, выход второго однавибратора соединен с нулевым вхо дам третьего триггера и с нулевъеми входами триггеров Ввода и вывода и является выходом у(.трайства для подключения к входу конца обмена массива информации первой вычислительной машины, выход первого элемента ШП1 является выходом устройства для под",. ключения к синхравходу первой вычислительной машины, вход первого адновибратора является входом устройства, для подключения к выходу запроса на обмен второй вычислительна.! Машины, счетный вход первого счетчика бай.тов соединен с первым входом дешифратора, с первым входам третьего элемента И и является Входам устройства для подключения K перв(7му синхровыходу второй выч!!Слител!.най! машины, выход первого тригг(ра нвлнется выхОдОм устрОй(с те!а длн п(7дкэ(кэ !(- I!If st к первому синхравхаду второй вычислительной машины, в горой ин,>opt!,fffèoffный вход первого реэ",!стра сдвига нвляется ВхОдОм vc т p((i fo 1 в if д. н t!: як)ЭМ э. чения к инфармацн(нн(эму в, ду второй

12(11<)Г(1

ВычислитРльн Ой м аш ины „и(pl3biIi (3 xo Jl второго сумматора иа модулк) Jlна ян IEIется входам устрайстга для падки!ичРния к Выходу fHO I o ра (ряда байта Второй «зычислительной л!Вп!и!3(1, второй вход третьего элемента И является входом устройства цля иодKsfþчения к Вь(хОду кОнца ООмРня ма(си(За информации ВтopoH (3E>i÷HÃJ(HтРльнОП машины, выход четвертого элемента И яВляется Вых<)дом уст()ОЙстна ((ля иад ключения к входу конца обмена массива 1(нфармац(3)(нтОраи Вычислительной машины, первый выход регистра када режима рабаты является нь(ходом устройства для подключения к входу «а((роса на обмен второй вычислительной машины счР тньll(вход c÷Ð ) чика дГ(иве>! информации соединен с ие рным нхоцам пятО го эл(.мента II с иу ив Вым f! ходам второго триггера, со счетным нхг)дам второго счетчика байтов и янляе cff входом у< тро!(с (.((а для иацктночения

K В ToPO>I У сии х()авыхОДУ )3 ТОРОЙ (31 и((с" лительнай машины, выход коммутатора

СОЕДИНЕН С ВХОДОМ ГР(>ТЬ(> ГО (УММа ГОра ио ма(гул(о днп и является выходом )>r TPOI(C (E3G ((SIR ИОДКЛ(о (CHII)(K (lf(QO P мационнсму Входу второй I3bi«lfcлительной машины, выход трс тье (.о с улгматара ио мацу ю дна янляРтся нь!ходом устройства для иоцклк)чсиия K входу контрольнога разряда байта второй вычислительной л(а!1!Пп!», Выхац нтoр<) го триг гера явля<. тся выходом устройства для подключения к второму си ХравхоДУ В та Р О 1(Вы ч I c Jl 13 To s(E> I I o É ма ш и н ы, вход делителя частоты соединен с синхровхадами иернага 11 второго триггеров упранлени», иoðíoãа, второго и третьего триггеров и яв((яется входом устройства для подключения к выходу генератора <-инхроимпульсон, при этом первый выход Первого счетчика байтов соединен с Вторым входом дешифратара, третий нхоц котов рого соединен с устаио(;Очными входами г!ерваго счетчика слогов и с (I) леВым выходом первого триггера уира(3 ления Рдиничн(,(Й Вь(хад 1 Ото1)ОГО со(> динен (устанОВ<)чным вхадОм IIE

НИЯ f(YSIOE)ÎI3 ВХОД КОТОРГ)1 О Г О((if(I>OH с вторым вь(ходом неplIOI счетчика

СЛОГОВ, С ВТОРЫМ IIXOJIОМ Н (OPO(O C .>Ë(Ma I ОРП ПГ) МС Д>ЛЮ J()3 а < ИР Р(>Ь((I (?ХО д<. м шестога элемента И и с устал()ночным Входам Первого регистра сдвига, второй нхад записи которого и третий вход Второго сумматора ио модулю дна соединены с первым выхаг(ом дешифратара, второй выход которого соединен с единичным,входам первого триггера, нулевой вход которого соединен с шиIfo((единичного потенциала устройства, 10 вход записи первого счетчика байтов соединен с выходом третьего элемента И и единичным входом третьего триггера, выход которого соединен с вторым входом шестого элемента И, «5 (3»(XOJI которого соединен с первым входам втсраго элемента ИЛИ, выход коГарагo соединен с входом второго однавибратара, выход делителя частоты соединен с первыми Входами седьмого

20 и восьмого элементов И, с си((хровходами триггера ввода и триггера вьвода, выход которого соединен с вторлм входом седьмого элемента И, вь(ход кота po ro с Ое цинен с с че тными входом первого -..ч тчика слогов, третий выход «o foporo соединен с первым Входам первого элемента. ИЛИ, второй Вход которого соединен с вторым вь(хадо(( второго счетчика слогов, счетныи Вход

30 Ko Tnpor соединен с выходом вас:-мого элем(нта И, Второй вход которого ñooлинев с выходом триггера Ввода, единичный вход которого соединен с выходам второго элемента И, второй вход которого соединен с выходом первого элемента НЕ„выход первого элемента И соединен с единичным входом триггера

Вывода, ВтОрОН вход второго элемента ILIIH соединен с выходом девятого

40 элемента И, первый вход которого соедиие» с перв(!м выходом счетчика длины информации, второй выход которого соединен с первым Входом десятого элемента И (л с входом второго эпемен45 та НЕ, выход которого соединен с первым Входам одиннадцатого элемента И, второй вход которого соединен с Вторыми входами девятого и десятого элемента И и с третьим выходом второго

50 счетчика слогов, установочный вход которого соединен с выходом десятого элемента И, с синхровхадам сче гчика дп;п(ы информации и с синхравх<)дами регистра кода режима работы, информа55 ционнь!й вход которого соединен с информационными входом счетчика длины информации, с выходам Второго регистра сдвига н с информационным входом

Коммутатора, уПраВЛяЮщИй НХОд КОТО»2gl 3 .Составитель С. Пестмал

Редактор Н.Рогулич Техред И.Попович . ХорректорМ.Демчик I

Заказ 272/48 Тираж 673 Подписное.

ВНИИПИ Государственного комитета СССР по делам .;изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4 рого соединен с первым выходом второго счетчика байтов, второй» выход которого соепинен с первым входом третьего элемента ИЛИ н с входом третьего элемента НЕ, выход которого со- 5 . единен с первым входом двенадцатого элемента И, выход. которого соединен с единичным входом второго триггера, I второй выход регистра кода режима работы соединен с первым входом четвертого элемента И, второй вход которого соединен с третьим выходом счетчика длины информации и с .вторым вхо91 12 дом пятого элемента И, выход кото1 ого соединен с вторым входом третьего элемента ИЛИ, выход которого соединен с нулевым .входом второго триггера управления, единичный вход которого соединен с выходом одиннадцатого элемента И, вход записи нторого счетчг»ка слогов соединен с нучевым выходом второго триггера управления, единичный выход которого соединен с входом записи нторого счетчика байтов и с вторым входом двенадцатого элемента И.