Устройство для сопряжения двух электронно-вычислительных машин
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной техгшке и может быть использовано для сопряжения двух устройств обработки данных. Целью изобретения является повышение быстродействия устройства за счет совмещения по времени приема и передачи информации при двунаправленном обмене информации между устройства1-1И обработки данных . Устройство содержит два блока связи, два блока формирования кода операции. 5 ил. сл с CD СО О5
СОЮЗ СОВЕТСКИХ
СООИАЛИСТИЧЕСНИ Х
РЕСПУБЛИН (19) (!1) 1 А1 (11 4 G 06 F 13/28
KKneaq>g
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ,13, ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3913644/24-24 (22) 21.06.85 (46) 23,02,87. Бюл. N- 7 (72) В,В,Баранов, Г.В.Кухарь, В.И.Потапенко и А.И.Румянцев (53) 681. 325 (088 ° 8) (56) Авторское свидетельство СССР
М- 809147, кл. С 06 F 3/04, 1981.
Авторское свидетельство СССР
Ф 1051527, кл. С Об F 3/04, 1983. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХ
ЭЛЕКТРОННО-РЫЧИСЛИТЕЛЬНЫХ 1"1АНИН (57) Изобретение относится к вычислительной технике и может быть использовано для сопряжения двух устройств обработки данных. Целью изобретения является повышение быстродействия устройства за счет совмещения во времени приема и передачи информации при двунаправленном обмене информации между устройствами обработки данных, Устройство содержит два блока связи, два блока формирования кода операции. 5 ил.
1 1291996 2
Изобретение относится вы пзспительной технике и может быть испопь— зовано для сопряжения двух устройств обработки дашзых, Цель изобретния — повышение быстродействия устройства за счет совмещения во времени приема и передачи и нфор мации, На фиг,1 приведена структурная схема устройства для сопряжения; на фиг,2 — схема узла микропрограммного управления; на фиг, 3 — схема узла обмена; на фиг.4 и 5 — алгоритм фуп;— ционирования узла микропрограммного у rrp авп ения .
Устройство содержит (фиг. 1) блоки 1 и 2 связи, первый 3 и второй
4 блоки формирова зия кода orråð;ùèè „ узлы 5 и 6 микропрограммного у.зравления, узлы 7 и 8 обмена информацией, 20 элементы ИЛИ 9 и 10, узлы 11 и 12 сравнения, эпе»енты 13 и 1 r задержки, регистры 15 и 16 управления, вторь е элементы И !7 и )8, первые элементы
И 19 и ?О, группы управляющих входов/
25 выходов 2! и 2? блоков связи, группы адресных/информационных входов/ выходов 23 и 24 блоков связи, элементы ИЛИ 25 и 26, шинные форлирователи 27 и 28, пинии группы входов/Bbr- 30 ходов 29 пер>того блока связи (первая магистраль связи), линии грузтпы гыходов 30 первого блока формирования кода операции (группа адресных цепей), линия гзыхода 3! первого блока 35 формирования кода операции (цепь кода операции Вывод ), линия выхода
32 первого блока формирования кода операции (цепь кода операции "Вззод"), линии группы входов/выходов 33 вто- 40 рого блока связи (вторая магистраль связи), пиния группы выходов 34 вто— рого блока формирования кода операции (группа адресных цепей), пиния выхода 35 второ го блока формирования 45 кода операции (цепь кода операции
"Вывод" ), пиния выхода 36 второго бло— блока формирования кода операции (цепь кода операции "Ввод" ) .
Узел микропрограммного управления содержит (фиг, 2) буферные усилители.
37 и 38, мультиплексор 39, регистр
40 адреса микрокоманд, постоянное запоминающее устройство (ПЗУ) 41„ задающий генератор 42, группу 43 входов/выходов узла микропрограммного управления, группу 44 входов узла микропрограммного управления, выходы 45-48 узла микропрогра»много уира впепия, группу -з9 выходов микропро гр аммно го у пр авп ения .
Узел обмена содержит (фиг. 3) пергз у ю и В то p g ю г p >T и пы ез х о до E3 / Bbr хо д о в узла обмена, третий стробирующий ззход 52 узла обл1ена, вторую 53 и пер>зук> 54 гругпгз входов узла обмена, второй 55 и первый 56 стробирующие гвходы узла обмена, третью группу 57 входогз/гзыходозз и группу 58 выходов уэпа обмена, дешифратор 59, регистр
60 команд, дешифратор 61, группы эпе»ентов И б?-72, элементы ИХ!И 73 и
74„регистр /5 адреса, регистр 76 данных, элемент HJIH 77, Рассмотрим работу устройства на примере использования его для сопряжения двух универсальных ЭВМ, имеющих иптеофейс типа "Общая шина" °
При этом входы/выходы 21 и 32 подключают к группам сигналов jj)lpBB пения интерфейсом соответственно от первой и второй ЭВМ, На входы 23 и
24 подают группы сигззалов адреса/данных соответственно от первой и второй ЭВМ. Выход з шинных формирователей 27 и 28 соединяют с цепями СИП интерфейса ЭБМ! и ЭВМ2, В начальный момент йВМ! и ЭВМ2 и группах сигнало>з управления интерфейсо» форлгируют сигналы "Сброс", поступающие по од— ной из цепей входов/выходов 2 (22) блока связи через группу 43 входов/ выходов узла 5(б) на вход установки в 0 р егистр а адре са микрокоманд (ВАМ) 40, и обеспечивают на выходах
РАМ адрес первой микрокоманды рабочей микро про грамм з.
Узел 5(b) представляет собой микропрограммный автомат (МА), реализованный на регистре 40 (элементы памяти автомата), постоянном запоминающем устройстве (ПЗУ) 41 (гзамять микропрограмм автомата), муггь типлексоре 39 (элемент, обеспечивающий условные переходы автомата) . Си -.ðîíèçàöHÿ автомата осуществляется задающим генератором 42, формирующим импуль сную по следовательно сть, подаваемую на диналяческий управляющий вход РАМ 40. В исходном состоянии МА на выходах 48 и 49 форлгирует код, поступающий на входы 52 и 53„узла
7 (8) обмена и обеспечивающий на выходе дешифратора 61 сигнал, открывающий элемент И 63, При этом сигналы с магистрали 23(24) через группу 50
1291 996 входов/выходов узла 7(8) обмена, через элемент И 63 поступают на группу.51- входов/выходов узла обмена °
Подготовка устройства сопряжения к работе и передаче информации осуществляется циклами записи и чтения информации в (иэ) регистры 76, 75 и
60 узла 8(7) обмена.
Передача:информации иэ ЭВМI в
ЭВМ2 по инициативе ЭВМI включает: 10 цикл записи в регистр. 75 узла 8 обмена адреса ячейки памяти 3ВМ2, с которой будет осуществляться обмен; цикл записи в регистр 76 узла 8 обмена передаваемых данных; цикл записи в регистр 60 узла 8 обмена кода операции "Вывод" °
Передача информации иэ ЭВМ2 в
ЭВМI по иьжциативе ЭВМ! включает: цикл записи в регистр 75 узла 8 обмена адреса ячейки памяти ЭВМ2, из которой будет осуществляться обмен; цикл записи в регистр 60 узла 8 обмена кода операции "Ввод ; цикл чтения из регистра 76 узла 8 обмена тре25 буемой информации, Передача информации по инициативе
ЭВМ2 происходит аналогично, но используются регистры узла 7 обмена.
Операции обмена информацией между регистром 76 и памятью ЭВМ2 (1) осуществляются в режиме прямого доступа к памяти под управлением МА соответствующего узла 6(5) по окончании цикла записи кода операции в регистр 35
60. Одновременность работы ЭВМ! и
ЭВМ2 обеспечивается наличием двух магистралей связи — 29-32, 33-36, позволяющих каждой иэ ЭВМ осущест-. влять независимый обмен с регистрами 40
60, 75 и 76 соответствующего узла
8(7) обмена.
Рассмотрим циклы записи (чтения) информации из ЭВМI в(из) регистры 75, 76 и 60 узла 8 обмена. 45
В соответствии с логикой работы интерфейса Общая шина" в первой фазе каждого цикла обмена по линиям адрес/данные передается адрес регистра, с которым будет осуществлять об- 50 мен, с некоторой задержкой по отношению к передаче адреса выдается сигнал СИА по группе входов/выходов 21. Сигналы адреса тринслируются узлом обмена с входов/выходов 55
50 через элементы И 63 на выходы 51, старшие разряды поступают на вторые входы узлов 11 сравнения, на первые входы которых подают код группового адреса уст ойства сопряжения, при-. своенный ему в адресном пространстве ЭВМ. При совпадении адреса на вторых входах узлов 11 сравнения с кодом первых входов на его выходе формируется сигнал логической "1", поступающий на информационный вход регистра 16 управления. На группу входов регистра 15 управления поступают с магистрали 29 младшие разряды адреса, определяющие адрес одного из регистров 75, 76 и 60, Сигнал
СИА через усилители 37 поступает на выход- 47 узла 5 и далее на вход установки в "О" регистра 15 управления и вход элемента 13 задержки.
При этом наличие сигнала СИА на уст»новочном входе регистра 15 обеспечивает неактивное:состояние данного входа.
С выхода элемента 13 задержки сигнал СИА активным уровнем поступает на вход записи регистра 15 и осуществляет запись кода адреса одного из регистров 75, 76 и 60, поданного на группу информационных входов регистра 15 управления, и сигнала с выхода узла 11 сравнения.
Вторую фазу цикл а обмена р ас смотрим отдельно для операций записи и чтения регистров 60, 75 и 76 узла 8 обмена.
Операция "Запись". Вторая фаза цикла обмена начинается со снятия адреса с линий 23, установки записываемой информации на линиях 23 и поступления сигнала "Вывод" из интерфейса ЭВМI по одной иэ цепей группы входов/выходов 21 через усилители
3.7 узла 5 на его выход 46 и выход блока I связи на вход блока формирования кода операции и вход первого элемента И 19 блока 3 формирования кода операции. Запи„"ываемая информация поступает по цепям 23, 50 через элемент И 63 узла 7 обмена на группу 51 входов/выходов узла 7 обмена и через магистраль 29 далее на группу 57 входов/выходов узла 8 обмена второго блока 2 связи, При совпадении сигналов на двух входах первого элемента И 19 (сигнал "Вывод" и записанная информапия с элемента 11) блока 3 формирования кода операции на выходе элемента И 19 формируется сигнал, подаваемый через цепь 31 на вход 56 узла 8 обмена, который совместно с группой сигналов кода ад1996
5 129 реса с выходов регистра l управления, подаваемых по цепям 30 на группу 54 входов узла 8 обмена, обеспечив ает на выходе дешифратор а 59 си гнал записи информации с группы 57 входов/ выходов узла 8 обмена в один из регистров 60, 75 и 76 узла 8 обмена.
Номер регистра обеспечивается кодом, подаваемым с выходов регистра
15 управления по цепям 30 на группу
54 входов узла 8 обмена, сигнал на входе 56 выполняет роль строба. Сигналы с выхода дешифратора 59 (сигна— лы записи) обеспечивают открывание одной из групп элементов И 65 и 67 и подачу информации на регистры 75, 76 и 60 одновремнно через соответствующие элементы ИЛИ 73, 74 и 77, Сигналы записи поступают на входы записи одного из регистров 75, 76 и 60 и осуществляют запись информации в выбр анный р еги стр, формирование сигнала ответа /СИП/ в интерфейсе ЭВМ осуществляется элементом ИЛИ 25 и шинным формировате— лем 27, с выхода которого сигнал по— дается в интерфейс ЭВМ, ЭВМ, получив сигнал СИП от устройства, снимает сигнал Вывод", что приводит к снятию сигнала записи, формируемого дешифратором 59. Снятие сигнала "Вывод" обеспечивает снятие сигнала СИП, формируемого элементом ИЛИ 25 и шинным формирователем 27.
Фаза Вывод завершается снятием сигнала СИА на входах/выходах 21 пер— вого блока I связи. При этом на вхо—.де установки в "0" регистра 15 управления устанавливается активный уровень и регистр 15 сбрасывается в нулевое состояние, обеспечивая снятие разрешающего сигнала на входе первого элемента И 19. Это вызывает форми— рование на выходе элемента И 19 лое гического "0", что приводит. к установке дешифратора 59 узла обмена в нейтральной состояние..
Операция "Чтеже". Вторая фаза цикла обмена начинается со снятия адреса с линий 23 и поступления сигнала "Ввод" из интерфейса ЭВМ по одной из цепей группы входов/выходов
21 через усилители 37 узла 5 на выход 45 узла управления и далее на вход второго элемента И 17 блока 3 формирования кода операции. С выхода второго элемента И 17 (сигнал Ввод" и записанная информация с элемента 11) поступает на вход эле6 мента ИЛИ 9 блока 1 связи, на один из входов элемента ИЛИ 25 и по цепи
32 на вход 55 узла 8 обмена.
С выхода элемента 11ЛИ 9 сигнал поступает на вход 52 узла 7 обмена первого блока 1 связи и обеспечивает формирование на выходе дешифратора
61 узла 7 обмена сигнала, открывающего элемент И 62 и блокирующего элемент
Й 63. Далее процессы аналогичны опер ации "3 апи сь", э а и сключ ени ем то го, что код дешифратора 59 узла 8 обмена подается совместно по .цепям 30. и 31 и дешифратор 59 узла 8 обмена
f5 формирует один из сигналов (сигналы чтения), открывающий один из элементов И 70 — 72 и обеспечивающий трансляцию содержимого одного из регистров 60, 75 и 76 на группу 57 входов/
2р выходов узла 8 обмена и далее через группу 51 входов/выходов узла 7 обмена, элемент И 62, группу входов/выходов 50 узла 7 обмена, цепи 23 в интерфейсе ЭВМ1.
25 Порядок функционирования MA.
После установки РАМ 40 в нулевое состояние из ПЗУ 41 выбирается первая микрокоманда ьякропрограммы, обеспечивающей логику функционирова3р ния узла 7(5). На фиг. 4 и 5 приведен алгоритм функционирования узла
7 (5) для ЭВМ.
Выполнение микропрограммы начинается с анализа сигналов, поступающих
35 из регистра 60 и представляющих код команды для МА на группе 44 входов узла 6(5). При обнаружении кода одной из команд (ввод или вывод) МА осуществляет выдачу из ПЗУ 41 через
40 усилители 38, по одной из цепей входов/выходов 43 и 22(21) сигнала
ТГЩ, обеспечивая требование на доступ к интерфейсу 3BM2(1), Поступление сигнала подтверждения ППД от
45 ЭВМ2(1) по одной из цепей группы входов/выходов 22(21) через усилители 37 на мультиплексор 39 обеспечивает ветвление микропрограммы и установку на выходе ПЗУ 41 сигнала
50 ПВ, поступакпцего через усилители
38 на интерфейс ЭВМ2(1), Данный сигнал сохраняется MA до завершения операций передачи информации в(из) память ЭВМ.
Передача информации в (из) ЭВМ начинается с установки на выходах
48 и 49 узла 6(5)кода, поступающего на группу 53 входов 8 обмена и через
91996
7 12 элемент ИЛИ 10 на вход 52 узла 8 обмена и обеспечивающего на выходе дешифратора 61 сигнал, открывающий элемент И 68. При этом содержимое регистра 75 адреса поступает через группу 50 входов/выходов на магистраль 24(23) адрес/данные ЭВМ2(1) и интерпретируется ЭВМ как адрес.
Затем на выходе ПЗУ 41 формируется сигнал СИА, поступающий через усилители 38, входы/выходы 43, 22(21) в интерфейс ЭВМ2(1), После этого MA через мультиплексор 39 осуществляет анализ типа команды на группе 44 входов и переходит к выполнению операций "Ввод" или
"Вывод", При обнаружении команды
"Вывод" MA на выходах 48 и 49 формирует код, обеспечивающий на выходе дешифратора 61 снятие сигнала, открывающего элементы И 68 и появление сигнала, открывающего элемент И 69, При этом содержимое регистра 76 данных поступает через группу 50 входов/выходов узла 8(7) обмена в
ЭВМ2(1). Одновремпно из ПЗУ 41 через усилители 38 на входы/выходы 43 и далее через входы/выходы 22(21) в
ЭВМ выдается сигнал "Вывод" затем
МА осуществляет ожидание от ЭВМ2(1) сигнала подтверждения СИП, который поступает от ЭВМ2(1) по одной из цепей через усилители 37 к мульти— плексору 39. При поступлении сигнала СИП MA снимает с выхода ПЗУ 41 ранее сформированный сигнал "Вывод" на выход 43, а на выходах 48 и 49 формирует код, обеспечивающий появление на выходе дешифратора 61 сигнапа сброса регистра 60 команд, 5
f0
55
Затем MA осуществляет анализ сигнала СИП, поступающего из интерфейса ЭВМ2. При сбросе в интерфейсе .ЭВМ сигнала СИП МА осуществляет сброс всех ранее сформированных сигналов (конец выполнеж я цикла) и возвращается в исходное состояние.
При обнаружении на входах 44 команды "Ввод" MA осуществляет выдачу из
ПЗУ через усилители 38 сигнала
"Ввод" на входы/выходы 22(21) устройства. Поступление от ЭВМ сигнала СИП, по одной из, цепей входов/выходов 21(22) через усилители 37 к мультиплексору 39 означает, что на цепи 24(23) подана требуемая информация. MA осуществляет формирование на выходе ПЗУ 41 и на выходах 48 и
49 кода, обеспечивающего снятие сигнала, от.,рывающего элемент И 68, и появление на выходе дешифратора
61 сигнала, открывающего элемент
И 66 и через элемент ИЛИ 74 записывающего в регистр 76 данных информацию с входов/выходов 50. Далее
MA завершает выполнение операции
"Ввод аналогично завершению операции "Вывод, Одновременно с рассмотренными операциями, выполняемыми первой ЭВМ, аналогичным образом осуществляется операция обмена по инициативе второй ЭВМ. При этом передача информации между блоками связи осуществляется по магистрали 33, управляющая информация передается по линиям 3436, т,е. осуществляется одновременная передача информационных слоев от первой и второй ЭВМ. ормула изобретения
Устройство для сопряжения двух электронно-вычислительных машин (ЭВМ), содержащее два блока связи, причем каждый блок связи содержит узел микропрограммного управления, узел сравнения, при этом группы командных входов/выходов узла микропрограммного управления первого и второго блоков связи подключены к входным/выходным управляющим шинам первой и второй ЭВМ соответственно, первые группы входов узлов сравнения первого и второго блоков связи подключены к группам адресных выходов первой и второй ЭВМ соответственно, о т л и ч а ю щ е е с я тем, что, с целью увеличения быстродейст— вия, в него введены два блока формирования кода операции, каждый из которых содержит регистр управления, элемент задержки, два элемента И, элемент ИЛИ, шиной формирователь> а в каждый блок связи введены узел
I обмена и элемент ИЛИ, при этом первые группы информационных входов/выходов узлов обмена первого и второго блоков связи подключены к адресным/ информационным входным/выходным шинам первой и второй ЭВМ соответствеьно, выходы шинных формирователей первого и второго блоков формирования кода операции подключены к синхровходам первой и второй ЭВМ соответственно, причем вторая группа информационных входов/выходов узла об! 291996
55 мена первого блока связи соединена с третьей группой информационных входов/выходов узла обмена второго блока связи, вторая группа информационных входов/выходов узла обмена второго блока связи соединена с третьей группой информационных входов/выходов узла обмена первого ,блока связи, группа информационных ,:выходов регистра управления первого блока формирования кода операции соединена с первой группой информационных входов узла обмена второго блока связи, группа информационных выходов регистра управления второго блока формирования кода операции соединена с первой группой информационных входов узла обмена первого блока связи, выход первого элемента
И первого блока формирования кода операции соединен с первым входом элемента ИЛИ первого блока формирования кода операции и с первым стробирующим входом узла обмена второго блока связи, выход первого элемента
И второго блока формирования кода операции соединен с первым входом элемента ИЛИ второго блока формирования кода операции и с первым стробирующим входом узла обмена первого блока связи, выход второго элемента
И первого блока формирования кода операции соединен с первым входом элемента ИЛИ первого блока связи, с вторым входом элемента ИЛИ первогo блока формирования кода операции и с вторым стробирующим входом узла обмена второго блока связи, выход второго элемента И второго блока формирования кода операции соединен с первым входом элемента ИЛИ второго блока связи, с вторым входом элемента ИЛИ второго блока формирования кода операции и с вторым стробирующим входом узла обмена первого блока связи, при этом старшие и младшие разряды информационных вы— ходов второй группы информационных входов/выходов узЛа обмена первого блока связи соединены с второй груп— пой входов узла сравнения первого блока связи и с группой информацион— ных входов регистра управления пер-. вого блока формирования кода операции соответственно, старшие и младшие разряды информационных выходов второй группы информационных входов/ выходов узла обмена второго блока связи соединены с второй группой
40 входов узла срагнения второго блока связи и с группой информационных входов регистра управления второго блока формирования кода операции соответственно, выходы узлов сравнения первого и второго блоков связи соединены с информационными входами регистров управления первого и второго блоков формирования кода onepации co0TBeTственнО> первые и Вто рые кодовые выходы узлов микропро- . граммного управления первого и второго блоков связи соединены с первыми входами первого и второго элементов И первого и второго блоков формирования кода операции соответственно, третьи выходы узлов микропро— граммного управления первого и второго блоков связи соединены с входами элементов задержки и нулевыми входами регистров управления первого и второго блоков формирования кодов операций соответственно, причем в каждом блоке связи группа информационных. выходов узла обмена соединена с группой кодовых входов узла микропрограммного управления, группа кодовых выходов которого соединена- с второй группой информационных входов узла обмена, третий стробирующий выход которого соединен с выходом элемента ЙЛИ, второй вход которого соединен с четвертым кодовым выходом узла микропрограммного управления, при этом в каждом блоке формирования кода операций выход элемента задержки соединен с входом записи регистра управления, информационный выход которого соединен с вторыми входами первого и второго элементов И, выход эл емент а ИЛИ соединен с входами шинного формирователя, причем узел обмена содержит два дешифратора, регистр команд, регистр адреса, реги стр данных, одиннадцать групп элементов И, три элемента ИЛИ, причем группа выходов элементов И первой, второй и третьей групп и группа первых входов элементов И четвертой, пятой и шестой групп образу— ют первую группу информационных входов/выходов узла обмена, группа . выходов элемента И четвертой группы и первые входы элементов И первой группы образуют вторую группу информационных входов/выходов узла обмена, группа выходов элементов И седьмой „восьмой и девятой групп, первые входы элементов И десятой и одиннад1291996
12 цатой групп и группа информационных входов регистра команд .образуют третью группу информационных входов/ выходов узла обмена, группа информационных выходов регистра команд соединена с первыми входами элементов И девятой группы и образуют группу информационных выходов узла обмена, группы информационных входов первого и второго дешифраторов образуют первую и вторую группы информационных входов узла обмена соответственно, первый, второй стробирующие входы первого дешифратора и стробируюший вход второго дешифрацора являются первым, вторым и третьим стробирующими входами узла обмена соответственно, при этом первый выход второго дешифратора соединен с нулевым входом регистра команд, вход записи которого соединен с выходом первого элемента ИЛИ, первый и второй входы которого соединены соответственно с первым выходом первого дешифратора и с вторым выходом второго дешифратора, третий выход которого соединен с вторыми входами элементов И пятой группы и с первым входом второго элемента ИЛИ, выход которого соединен с входом записи регистра адреса, группа информационных входов которого соединена с выходами элементов И пятой группы и элементов
И десятой группы, вторые входы которых соединены с вторым входом второго эле: ента ИЛИ и с вторым выходом первого дешифратора, третий выход ко-. торого соединен с вторыми входами элементов И одиннадцатой группы и с первым входом третьего элемента ИЛИ, выход которого соединен с входом записи регистра данных, группа информационных входов которого соединена с группой выходов элемента И одиннад-: цатой группы и элементов И шестой группы, вторые входы которых соединены с вторым входом третьего элемента,ИЛИ и с четвертым выходом BTQ рого дешифратора, пятый выход которого соединен с первыми входами элементов И второй группы, первые входы которых соединены с группой выходов регистра адреса и с первыми входами элементов И восьмой группы, вторые входы которых соединены с четвертым выходом первого дешифратора, пятый выход которого соединен с первыми входами элементов И седьмой
25 группы, вторые входы которых соединены с группой выходов регистра данных и первыми входами элементов И третьей группы, вторые входы которых соединены с шестым выходом второго
ЗО дешифратора, седьмой и восьмой выходы которого соединены с вторыми входами элементов И первой и четвертой групп соответственно, шестой выход первого дешифратора соединен с вто35 рыми входами элементов И девятой группы.
1291996
5б
129! 996
) .) 9! 99Ь
Корректор М.ШаРоши
Техред В.Кадар
Редактор В,Петраш
Заказ 759 Тираж 673 Подпи сное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий ! 13035, Москва, Ж-35, Раушская нао., д. 4/5
Производственно-полиграфическое предприятие, -., Ужгород, ул. Проектная, 4