Устройство для автоматического измерения погрешностей фазовращателя

Иллюстрации

Показать все

Реферат

 

Изобретение относится к устройствам автоматики и вычислительной техники,в частности к средствам автоматического определения погрешности преобразователей угла. Целью изобре тения является повьшение точности устройства. Для этого в устройство для автоматического измерения погрешностей фазовращателей, содержащее привод, два компаратора, генератор импульсов , блок регистрации, введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый , второй, третий четвертый элементы И-НЕ, первый и второй D-триггеры, первый и второй реверсивные счетчики, тактируемый триггер, счетчик, дешифратор , элемент И, фазочувствительный детектор, блок деления, блок формирования эталонного кода, сумматор, электромеханическая шкала. Поставленная цель достигается за счет того, что измеряются период напряжения питания и фазовый сдвиг на выходе фазо- g вращателя, а затем значение фазового сдвига на выходе фазовращателя делит- ГЛ ся на значение периода напряжения питания . 3 ил. Ю ю nk QD «JL

(СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (11) (51) 4 Н 03 М 1/10

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И A BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3861452/24-24 (22) 28 ° 02.85 (46) 23.02.87. Вюл. № 7 (72) В.Г. Домрачев, И.Н. Мазов, А.Н. Слепич и 1О.И. Пищулин (53) 681.325(088.8) (56) Авторское свидетельство СССР

¹ 1116450, кл. G 08 С 25/00, 1984.

Авторское свидетельство СССР № 452851, кл. G 08 С 25/00, 1974. (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО

ИЗМЕРЕНИЯ ПОГРЕШНОСТЕЙ ФАЗОВРАЩАТЕЛЯ (57) Изобретение относится к устройствам автоматики и вычислительной техники,в частности к средствам автоматического определения погрешности преобразователей угла. Целью изобре тения является повышение точности устройства. Для этого в устройство для автоматического измерения погрешностей фазовращателей, содержащее привод, два компаратора, генератор импульсов, блок регистрации, введены элемент ИСКПОЧА)ОЩЕЕ ИЛИ, первый, второй, третий четвертый элементы И-НЕ, первый и второй 1)-триггеры, первый и второй реверсивные счетчики, тактируемый триггер, счетчик, дешифратор, элемент И, фазочувствительный детектор, блок деления, блок формирования эталонного кода, сумматор, электромехайическая шкала. Поставленная цель достигается за счет того, что измеряются период напряжения питания и фазовый сдвиг на выходе фазовращателя, а затем значение фазового сдвига на выходе фазовращателя делится на значение периода напряжения питания. 3 ил.

1292179

Изобретение относится к устройствам автоматики и вычислительной техники, в частности к средствам автоматического определения погрешностей преобразователей угла. 5

Цель изобретения — повышение точности устройства.

На фиг. 1 приведена структурная схема устройства для автоматического измерения погрешностей фазовращателя; на фиг. 2 — структурная схема блока формирования эталонного кода; .на фиг. 3 — структурная. схема блока регистрации.

Устройство для автоматического измерения погрешностей фазовращателя содер>кит привод 1, фазовращатель 2, компараторы 3 и 4, генератор 5 импульсов, блок 6 регистрации, элемент

ИСКЛ10ЧАIОЩЕЕ ИЛИ 7, элементы И-НЕ

8-11, D-триггеры 12 и 13, реверсивные счетчики 14 и 15, триггер 16, счетчик 17, дешифратор 18, элемент

И 19, фазочувствительный детектор 20, 25 блок 21 деления, блок 22 формирования эталонного кода, сумматор 23, электромеханическая шкала ?4.

Блок формирования эталонного кода 3О содержит счетчик 25 и элемент 26 памяти.

Блок регистрации содержит дешифратор 27 и элемент 28 индикации.

Устройство для автоматического измерения погрешностей фазовращателя работает следующим образом.

Перед началом работы вал фазовращателя 2 устанавливается относительно электромеханической шкалы 24 в такое 4п положение, при котором срабатывает фазочувствительный детектор 20, фор мируя на своем выходе импульс положительной полярности. Вследствие этого реверсивные счетчики 14 и 15 обнуля- 45 ются, а на выходе триггера 16 формируется сигнал низкого уровня, удерживающий привод 1 в данном угловом положении. По сигналу низкого уровня, сформированному на выходе триггера

16, счетчик 17 обнуляется. После этого на нулевом выходе дешифратора 18 происходит изменение сигнала с высокого уровня на низкий, обуславливающее изменение сигнала на выходе элемента И 19 с высокого уровня на низкий. Вследствие Этого на выходе триггера 16 формируется сигнал высокого уровня, включающий привод

При достижении приводом 1 первой расчетной угловой координаты, определяемой при помощи электромеханической шкалы 24, на выходе фазочувствительного детектора 20 формируется импульс положительной полярности, подтверждающий начальное состояние реверсивных счетчиков 14 и 15. Одновременно на выходе триггера !6 формируется сигнал: низкого уровня, останавливающий привод 1.

Первичное и вторичное напряжения фазовращателя 2 поступают на входы компараторов 3 и 4 соответственно.

Iia выходах компараторов 3 и 4 формируются сигналы высокого и низкого уровней при положительной и отрицательной полярностях ьходных напряжений соответственно. При первом изменении сигнала на выходе компаратора 3 с высокого уровня на низкий счетчик 17 изменяет свое состояние.

После этого на нулевом выходе дешифратора 18 формируется сигнал высокого уровня, вследствие чего на выходе элемента И 19 также формируется сигнал высокого уровня. На выходе элемента HCKJIIO×ÀÞ111ÅÅ ИЛИ 7 формируются сигналы высокого уровня только при различных уровнях выходных сигналов компараторов 3 и 4.

Длительность сигнала высокого уровня на выходе элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ 7 пропорциональна сдвигу фазы вторичного напряжения фазовращателя 2 относительно первичного. Как только на выходе элемента И 19 сформируется сигнал высокого уровня, выходные сигналы генератора 5 импульсов периодически суммируются реверсивными счетчиками 14 и 15. На входы суммирования реверсивных счетчиков

14 и 15 поступают равные количества импульсов, число пачек которых ,подсчитывается счетчиком 17. Счетный режим работы счетчика 17 обеспечивается сигналом низкого уровня сформированным триггером 16.

На выходах реверсивного счетчика .

14 накапливается код,пропорциональный длительности палупериода первичного напряжения фазовращателя 2, а на выходах реверсивного счетчика 15 накапливается код, пропорциональный сдвигу фазы вторичного напряжения фазовращателя 2 относительно первич-, ного. Счет импульсов реверсивными счетчиками 14 и 15 осуществляется по

)292179 ции. На инверсном выходе D-триггера ,12 формируется сигнал низкого уровня при изменении сигнала на выходе компаратора 3 с высокого уровня на низкий. На инверсном выходе D-триггера

13 формируется сигнал низкого уровня при изменении сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 с высокого уровня на низкий. После изменения сигнала на выходе генератора 5 импульсов с высокого уровня на низкий на инверсных выходах D-триггеров 12 и 13 происходит изменение сигналов с низкого уровня на высокий. Таким образом, изменение сигналов на инверсных выходах D-триггеров 12 и 13 с низкого уровня на высокий, поступамя на входы вычитания реверсивных счетчиков 14 и 15 соответственно, компенсирует лишние неинформационные импульсы, ранее поступившие на входы суммирования соответствующих реверсивных счетчиков 14 и 15.

45 изменениям сигналов на соответствующих счетных входах с низкого уровня на высокий. Для обеспечения высокой точности измерений каждое изменение сигналов на входах суммирования ре- 5 версивных счетчиков 14 и 15 должно быть обусловлено изменением уровня выходного сигнала генератора 5 импульсов. Если на выходе компаратора

3 изменение сигнала с высокого уровня на низкий происходит при высоком уровне выходного сигнала генератора

5 импульсов, то на выходе суммирования реверсивного счетчика 14 последнее изменение сигнала с низкого уровня на высокий будет обусловлено изменением уровня сигнала именно компаратора 3, а не генератора 5 импульсов. Если на выходе элемента ИСКЛОЧА10ЩЕЕ ИЛИ 7 изменение сигнала с высокого уровня на низкий происходит при высоком уровне выходного сигнала генератора 5 импульсов, то на входе суммирования реверсивного счетчика 15 последнее изменение сигнала с низко25 го уровня на высокий будет обусловлено изменением уровня выходного сигнала именно элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7, а не генератора.5 импульсов. . 30

В каждом из этих случаев реверсивные счетчики 14 или 15 подсчитывают лишний, неинформационный импульс.

При высоком уровне выходного сигнала генератора 5 импульсов D-триггеры 12 и 13 готовы к приему информаПроцесс измерения фазового сдвига в данной угловой координате вала фазовращателя 2 продолжается до тех пор, пока на выходе счетчика 17 не сформируется код, на единицу превышающий число повторных измерений.

В этом случае на разрядном выходе дешифратора 18 происходит изменение сигнала с высокого уровня на низкий, обуславливающее изменение сигнала на выходе элемента И 19 с высокого уровня на низкий. При этом на выходе триггера 16 происходит изменение сигнала с низкого уровня на высокий, обуславливающее срабатывание блока

21 деления и блока 22 формирования эталонного кода. На выходах блока 21 деления формируется код частного от деления кода, сформированного на выходах реверсивного счетчика 15 на код, сформированный на выходах реверсивного счетчика 14.

Таким образом, на выходах блока 21 деления формируется код, пропорциональный отношению величины фазового сдвига вторичного напряжения фазовращателя 2 относительно первичного на величину полупериода первичного напряжения фазовращателя 2. На выходах блока 22 формирования эталонного кода формируется расчетное значение дополнительного кода отношения величины фазового сдвига к величине полупериода первичного напряжения фазовращателя 2. На выходах сумматора 23 формируется код погрешности фазовращателя 2 в данной угловой координате, который впоследствии фиксируется блоком 6 регистрации. Одновременно по сигналу высокого уровня, сформированному на выходе триггера 16, включается привод 1.

Погрешности фазовращателя 2 в других угловых координатах измеряются аналогично. Процесс измерения погрешностей заканчивается за один оборот вала фазовращателя 2.

Формула изобретения

Устройство для автоматического измерения погрешностей фазовращателя, содержащее привод, выход которого является кинематическим входом устройства, первый и второй компараторы, входы которых являются электрическими входами устройства, генератор импульсов, блок регистрации, о т л и ч а ю щ е е с я тем, что, с

1292179 целью повышения точности устройства, в него введены элемент ИСКЛЮЧА10ЩЕЕ

ИЛИ, первый, второй, третий и четвертый элементы И-НЕ, первый и второй D-триггеры, первый и второй 5 реверсивные счетчики, триггер, счетчик, дешифратор, элемент И, фазочувствительный детектор, блок деления, блок формирования эталонного кода, l0 сумматор, электромеханическая шкала, которая кинематически соединена с приводом, выход электромеханической .шкалы через фазочувствительный детектор подключен к входам начальных

f5 установок первого, второго реверсивных счетчиков и триггера, выход которого соединен с тактовыми входами блока деления и блока формирования эталонного кода, с входом привода, с входом начальной установки счетчи20 ка, выходы которого подключены к входам дешифратора, нулевой и разрядный выходы которого соединены с входами элемента И, выход которого подключен к тактовому входу триггера и к первым входам первого, второго, третьего, четвертого элементов И-НЕ, первый выход первого компаратора подключен к вторым входам первого, второго, третьего, четвертого элементов И-НЕ, 30 к счетному входу счетчика, а второй выход — к первому входу элемента

ИСКЛ10ЧАЮЩЕЕ ИЛИ, выход второго компаратора соединен с вторым входом элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ, выход которого подключен к третьим входам третьего и четвертого элементов И-НЕ, выход генератора импульсов соединен с третьим входом второго элемента И-НЕ, с четвертым входом третьего элемента

И-НЕ и с входами данных и начальных установок первого и второго D-триггеров, с тактовыми входами которых соединены соответственно выходы первого и четвертого элементов И-НЕ, выходы второго и третьего элементов

И-НЕ подключены к входам суммирования соответственно первого и второго реверсивных счетчиков, к входам вычитания которых подключены инверсные выходы соответственно первого и второго D-триггеров, выходы первого и второго реверсивных счетчиков соединены соответственно с первой и второй группами входов данных блока деления, выходы которого подключены к первой группе входов данных сумматора, к второй группе входов данных которого подключены выходы блока формирования эталонного кода, выходы сумматора соединены с входами блока регистрации.

1292179

Составитель А. Сидоренко

Редактор С. Пекарь Техред И.Попович Корректор И. Демчик

Заказ 286/58 Тираж 9Q2 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35., Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4