Преобразователь код-частота гармонического сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной и предназначено для использования в радиотехнических установках в качестве nporpaNMHo-ne- рестраиваемого высокостабильного генератора . Целью изобретения является уменьшение погрешности воспронзведения изменяющего по частоте непрерывного сигнала. Работа преобразователя основана на цифровом вычислении выборок фазы в накопителе 2 путем суммирования ее предыдзщего значения с приращением, сформирован/7 04 fH ш - 1- - ным в цифровом множительном блоке 10. В вычислителе 3 синуса значение фазы преобразуется в значение амплитуды и далее в преобразователе 4 коданалог в аналоговый сигнал, который фильтруется узкополосным следящим фильтром 11. При этом по импульсу записи с шины 17 происходит перепись предыдущего значения кода частоты из регистра 12 в регистры 1 и 13, а по его заднему фронту - запись нового значения кода частоты на шине 18 в регистр 12. В вычитающем блоке 14формируется разность между последующим и предыдущим значениями кода частоты, характеризующая приращение кода частоты. Это приращение интегрируется в цифровом интеграторе, образуемом комбинационным сумматором 15и регистром 1. В результате на выходе регистра I формируется линейно изменяющийся код текущего значения частоты, которьш обновляется с /9 S ел N5 UD эо :л rvj
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) (51) 4 H 03 И 1/86
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61 ) 949799 .(21) 3926118/24-24 (22) 08.07.85 (46) 23.02.87. Бюл. Ф 7 (72) В.Н. Глазов и А.И. Гризик (53 ) 681.325 (088.8) (56) Авторское свидетельство СССР.
Р 949799, кл. Н 03 М 1/86, 1980. (54) ПРЕОБРАЗОВАТЕЛЬ КОД-ЧАСТОТА ГАРМОНИЧКСКОГО СИГНАЛА (57 ) Изобретение относится к вычислительной технике и предназначено для использования в радйотехнических установках в качестве программно-перестраиваемого высокостабильного генератора. Целью изобретения является уменьшение погрешности воспроизведения изменяющего по частоте непрерывного сигнала. Работа преобразователя основана на цифровом вычислении выборок фазы в накопителе 2 путем суммирования ее предыдущего значения с приращением, сформирован!
7 ным в цифровом множительном блоке 10.
В вычислителе 3 синуса значение фазы преобразуется в значение амплитуды и далее в преобразователе 4 коданалог в аналоговый сигнал, который фильтруется узкополосным следящим фильтром 11. При этом по импульсу записи с шины 17 происходит перепись предыдущего значения кода частоты из регистра 12 в регистры 1 и 13, а по его заднему фронту — запись нового значения кода частоты на шине
18 в регистр 12. В вычитающем блоке
14 формируется разность между последующим и предыдущим значениями кода частоты, характеризующая приращение кода частоты. Это приращение интегрируется в цифровом интеграторе, образуемом комбинационным сумматором
15 и регистром 1. В результате на выходе регистра 1 формируется линейно изменяющийся код текущего значения частоты, который обновляется с
1292185 тактом, определяемым тактовым генератором 5,и .делителем частоты 16, текущее значение кода частоты преобразуется в кодовом преобразователе
6 в код, определяющий длительность
Изобретение относится к вычислительной технике, может быть использовано, например, в качестве программно-перестраиваемых высокостабильных генераторов и является усовершенствованием устройства по авт.св. !! - 949799.
Цель изобретения — уменьшение погрешности воспроизведения изменяющегося по частоте непрерывного сигнала.
На чертеже приведена структурная электрическая схема преобразователя код-частота гармонического сигнала.
Преобразователь содержит первый регистр 1 кода частоты, накопитель
2, вычислитель 3 синуса, преобразователь 4 код-аналог, тактовый т енератор 5, кодовый преобразователь 6, элемент И 7, счетчик 8 импульсов, элемент 9 сравнения, цифровой множительный блок 10, узкополосный следящий фильтр )1, второй 12 и третий
13 регистры кода частоты, блок 14 вычисления, комбинационный сумматор
15, делитель 16 частоты, шину 17 записи, шину 18 входного кода и выходную шину 19.
Преобразователь работает следующим образом.
Регистры 12 и 13 предназначены для хранения двух последовательных значений кодов частоты. По импульсу записи, поступающему по шине 17, происходит перепись предыдущего значения кода частоты из регистра 12 в регистры 1 и 13, а по его заднему фронту — запись нового значения кода частоты на шине 18 в регистр 12. В блоке 14 формируется разность между последующим и предыдущим значениями кода частоты, характеризующая приращение кода частоты в интервале поступления целеуказаний. Регистр 1 совместно с комбинационным сумматором периода суммирования в накопителе 2, путем подсчета импульсов тактовой частоты в счетчике 8, обнуляемом по сигналу равенства кодов с элемента
9 сравнения. 1 ил.
15 образует цифровой интегратор. На вход комбинационного сумматора 15 с выхода блока 14 поступает поделенная на 2 (за счет сдвига на ш разря5 дов) величина приращения кода частоты. Это приращение интегрируется в цифровом интеграторе путем суммирования с предыдущим значением кода
f0 частоты, храниМым B регистре 1, в результате этого на выходе регистра
1 формируется линейно изменяющийся код текущего значения частоты. Запись нового текущего значения кода частоты в регистр производится с тактом, определяемым частотой на выходе делителя 16 частоты. При выполнении соотношения
Fò Т0 п = Т0
20 где и — коэффициент деления делителя
16 частоты; — частота колебаний тактового генератора 5;
Т вЂ” период поступления кодов о частоты;
m — величина сдвига разрядной сетки приращения кода частоты относительно разрядной сетки установочного значения кода частоты, количество суммирований эа период
Т составляет 2, вследствие чего полная величина приращения кода в цифровом интеграторе за этот период
35 равна коду на выходе блока 14.
Текущее значение кода частоты преобразуется в кодовом преобразователе 6 в код, определяющий длитель- . ность периода суммирования в накопи40 теле 2, Формирование требуемого периода суммирования в накопителе 2 осуществляется подсчетом заданного кодовым преобразователем б количества периодов колебаний генератора 5
45 в счетчике 8, обнуление которого осуществляется при равенстве кодов
1292185
Составитель В. Войтов
Техред И.Попович
Корректор С. Йекмар
Редактор Н. Тупица
Тираж 902
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 286/58
Подписное
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 на входах элемента 9 сравнения и поступлении очередного счетного импульса на вход элемента И 7. В накопителе 2 вычисляется фаза синтезируемого колебания путем суммирования ее предыдущего значения с приращением, сформированным в цифровом множительном блоке 10. В вычислителе
3 синуса значения фазы преобразуются в значения амплитуды и далее в преобразователе 4 код-аналог в аналоговый сигнал, который фильтруется сле,дящим фильтром 11.
Формула изобретения 15
Преобразователь код-частота гармонического сигнала по авт. св.
Ф 949799, отличающийся тем что с целью уменьшения погрешЭ у
20 ности воспроизведения измеряющегося по частоте непрерывного сигнала, в него введены блок вычитания, комбинационный сумматор, делитель частоты и второй и третий регистры кода частоты, входы, записи которых объединены с первым входом записи первого регистра кода частоты и являются шиной записи, при этом первый информационный вход первого регистра кода частоты объединен с информационным входом третьего регистра кода частоты и суммирующим входом блока вычитания и подключен к выходу второго регистра кода частоты, информационный вход которого является шиной входного кода, причем выход третьего регистра кода частоты подключен к вычитающему входу блока вычитания, выход которого соединен с первым входом комбинационного сумматора, второй вход. которого соединен с выходом первого регистра кода частоты, а выход подключен к второму информационному входу первого регистра кода частоты, второй вход записи которого соединен с выходом делителя частоты, вход которого соединен с выходом тактового генератора.