Формирователь сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области связи. Цель изобретения - повышение точности формирования путем сниже-: ния уровня внеполосных излучений. Устр-во содержит два запоминающих блока 3, распределитель импульсов 4, два блока формирования сигналов 5, два аналоговых перемножителя 7,9, сумматор 10, I-р гармонич. сигнала П и фазовращатель 12. Каждый блок 5 содержит линию задержки 13, преобразователь кодов 14, цифровой сумматор 15 и ЦАП 16. Вновь введены два фильтра НЧ 6 и 8, г-р импульсов 1, счетчик 2. В результате формирования соседних отсчетных значений, отличающихся на величину, существенно превосходящую шаг квантования по амплитуде, увеличивается точность формирования при фиксированном объеме памяти запоминающих блоков и снижается уровень паразитной амплитудно-фазовой модуляции. 2 ил. (Л

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (д 4 Н 04 L 27/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3952047/24-09 (22) 09.09.85 (46) 23.02,87, Бюл, ¹ 7 (71) Ленинградский политехнический институт им, М.И, Калинина (72) С,Б, Макаров и А.М. Уланов (53) 621.394.6 (088,8) (56) Гальперин М,В. Аналоговые интегральные схемы. — М,: Мир, 1977, с. 348, Авторское свидетельство СССР

¹ 866777, кл. Н 04 Ь 27/04, 1979. (54) ФОРМИРОВАТЕЛЬ СИГНАЛОВ (57) Изобретение относится к области связи. Цель изобретения — повышение точности формирования путем сниже-; ния уровня внеполосных излучений, Устр-во содержит два запоминающих. BU, 1292201 А1 блока 3, распределитель импульсов

4, два блока формирования сигналов 5 два аналоговых перемножителя 7,9, сумматор 10, г-р гармонич, сигнала

11 и фазовращатель 12, Каждый блок

5 содержит линию задержки 13, преобразователь кодов 14, цифровой сумматор 15 и ЦАП 16. Вновь введены два фильтра НЧ 6 и 8, г-р импульсов 1, счетчик 2, В результате формирования соседних отсчетных значений, отличающихся на величину, существенно превосходящую шаг квантования по амплитуде, увеличивается точность формирования при фиксированном объеме памяти запоминающих блоков и снижается уровень паразиткой амплитудно-фазовой модуляции. 2 ил.

I дt счетчика 2 и третьи входы блоков 5 формирования сигналов, Выходные разряды счетчика 2 подключены к входам запоминающих блоков 3. При помощи управляющих последовательностей с выходов счетчика 2 (фиг. 2 в,г, д,е) осуществляется последовательное считывание из запоминающих блоков 3 ь-разрядных двоичных кодовых слов, соответствующих квантованным по амплитуде отсчетным значениям

А(1<дt) формируемого сигнала, При этом частота изменения р-го разряда счетчика 2 равна tg/N=L/Ò . Выходные (разрядов запоминающих блоков

5 12

Изобретение относится к области связи и может найти применение в высокоскоростных системах связи для формирования сигналов, перекрывающихся во времени, имеющих ограниченный спектр частот и малые уровни внеполосных излучений, Целью изобретения является повыпение точности формирования путем снижения уровня внеполосных излучений, г

На фиг, 1 изображена структурноэлектрическая схема формирователя сигналов; на фиг, 2 — эпюры напряжений, поясняющие работу формирователя.

Формирователь сигналов содержит генератор 1 импульсов, счетчик 2, два запоминающих блока 3, распределитель 4 импульсов, два блока формирования 5 сигналов, первый фильтр 6 низкйх частот, первый аналоговый перемножитель 7, второй фильтр 8 низких частот„ второй аналоговый перемножитель 9, сумматор 10, генератор

11 гармонического сигнала и фазовращатель 12, причем каждый блок 5 формирования сигналов содержит линию !

3 задержки, преобразователи 14 кодов, цифровой сумматор 15 и цифроаналоговый преобразователь 1б, Устройство работает следующим образом.

На вход формирователя поступает поспедовательность информационных символов, имеющих длительность с (фиг. 2а). С выхода генератора 1 импульсов последовательность с час1

N тотой следования импульсов f

Т (фиг. 2б) поступает на вход

92201 2

5

3 подключены ко вторым 1 входам соответствующего блока 5 формирования сигналов, на вторые и входов которого поступают импульсы с выхода рас-, пределителя 4 импульсов (фиг. 2 ж, з,и,к).

В каждом блоке формирования

5 сигналов продвижение кодовых слов, поступающих напервые 1 входов линии 13 задержки с выходов запоминающего блока 3, осуществляется с частотой f, поступающей на второй вход линии 13 задержки. Для обеспечения перекрытия сигналов во времени через каждые m 1-разрядных ячеек линии 13 задержки сделаны отводы, Время задержки m/f (m N) между ними рав3 но длительности информационного символа Г, При этом степень перекрытия формируемых сигналов определяется количеством отводов линии 13 задержки и равна п=Т / ;=Ч/m, Выходы отводов линии 13 задержки подключены к первым 1 входам преобразователей 14 кодов, На вторые входы преобразователей 14 кодов. с выходов распредели-. теля 4 импульсов поступают импульсы длительности Т, соответствующие информационным символам.

Один вход распределителя 4 импульсов является входом формирователя сигналов, на который поступает последовательность информационных симво-. лов (фиг. 2а), а другой вход распределителя импульсов 4 подключен к

k-му разряду счетчика 2, имеющему частоту изменения f =I/î, При этом последовательность импульсов с выхода k счетчика 2 управляет работой распределителя 4 импульсов таким образом, что на и выходах распределитепя 4 импульсов происходит последовательно во времени с частотой

Х формирование импульсов длительности Т =и с, соответствующих входным информационным символам (фиг ° 2а).

Так, например, напряжение на 1-м входе распределителя 4 импульсов соответствует 1-му информационному символу, а на 2-м выходе — 2-му символу и т,д.

Выходы распределителя 4 импульсов соединены с вторыми входами п преобразователей 14 кодов, на первый из которых поступают 1-разрядные кодовые слова непосредственно с выходов запоминающего блока 3, а на остальные — с отводов линии 13 задержки, 12922

В зависимости от значения напряжения на втором входе преобразователя

14 кодов кодовые слова с первого входа преобразователя 14 кодов передаются на выход либо беэ изменения, либо в преобразователе кодов 14 берется дополнение от значения кода, что приводит к изменению знака всех выборочных значений А (kit) соответствующих информационному символу, на интервале времени Т, Таким образом, формирование последовательности кодовых слов первого сигнала длительности Тс, соответствующего первому информационному символу, происходит на 1 выходах преоб-,.

О! 4 ния квадратурных составляющих на

cosQ,t и sin u,t с последующим аналоговым суммированием.

Технические преимущества формирователя сигналов заключаются в том, что точность формирования однозначно определяется количеством разрядов цифрового кода, В результате формирования соседних отсчетных значений, отличающихся на величину, существенно превосходящую шаг квантования по амплитуде А, увеличивается точность формирования при фиксированном объеме памяти запоминающих блоков и снижается уровень паразитной амплитуднофазовой модуляции.

45

55 разователя 14 кодов, соединенных с первым 1-разрядным входом цифрового сумматора 15. Формирование последовательности кодовых слов второго сиг- 20 нала происходит на выходах преобразо-, вателя !4 кодов, соединенных со вто-:. рым 2-разрядным входом цифрового сумматора 15, со сдвигом на время а и так до и-го сигнала. Через интервал времени и ь =Т счетчик 2 устанавливается в исходное состояние, и формирование последовательности кодовых слов, соответствующих n+I информационному символу, появляющемуся на первом выходе распределителя 4 импульсов, начинается вновь на выходе преобразователя 14 кодов и т,д, Следовательно, на интервале формирования То каждого сигнала на входах цифрового сумматора 15 присутствуют кодовые слова от n — 1-го предыдущего и и — 1-го последующего сигналов °

С выхода цифрового 15 сумматора последовательность 1-разрядных кодовых слов поступает на цифроаналоговый преобразователь 16, где осуществляется преобразование кодовых слов, соответствующих суперпоэиции сигналов, в ступенчато изменяющееся напряжение (фиг. 2л). Выход цифроаналогового преобразователя 16 является выходом блока 5 формирования сигналов (фиг, 2м), Непрерывные напряжения восстанавливаются из ступенчато изменяющихся при помощи первого 6 и второго 8 фильтров низких частот, включенных между цифроаналоговыми преобразователями 16 и первым 7 и вторым

9 аналоговыми перемножителями.Далее происходит перенос спектра сигналов в область частоты я, путем уменьшеФормула изобретения

Формирователь сигналов, содержащий распределитель импульсов и два запоминающих блока, выходы каждого из которых подключены к первым входам соответствующего блока формиро.вания сигналов, вторые входы которого соединены с выходами распределителя импульсов, а также генератор гармонического сигнала, выход которого через первый аналоговый перемножитель подключен к первому входу сумматора, а через последовательно соединенные фазовращатель и второй аналоговый перемножитель — к второму входу сумматора, о т л и ч а ю m, и й— ся тем, что, с целью повышения точности формирования путем снижения уровня внеполосных излучений, введены два фильтра низких частот и последовательно соединенные генератор импульсов и счетчик, выходы которого подключены к входам запоминающих блоков и распределителя.импульсов, выход генератора импульсов подключен к третьему входу блоков формирования сигналов, выход одного из которых через первый фильтр низких частот подключен к второму входу первого аналогового перемножителя, а выход другого через второй фильтр низких частот подключен к второму входу второго аналогового перемножителя, причем каждый блок формирования сигналов выполнен в виде линии задержки, выходы которой через соответствующие одни преобразователи кодов подключены к одним входам цифрового сумматора, другие входы и выходы которого соединены соответственно с выходами другого преобразователя

2201 6 дов и первые входы линии задержки, второй вход которой является третьим входом блока формирования сигналов, вторыми входами которого являются вторые входы преобразователей кода.

Составитель 0, щдруртко

Редактор Н. Лазаренко Техред Л.Сердюкова Корректор С. 10екмар

Заказ 258/59 Тираж 639

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва,! Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, r, Ужгород, ул. Проектная, 4

5 129 кодов и входами цифроаналогового преобразователя, выход которого является выходом блока формирования сигналов, первыми входами которого являются входы другого преобразователя коt