Буферное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике, измерительной и вычислительной технике и может быть использовано для записи и считывания информации с задержкой относительно сигнала начала работы. Целью изобретения является упрощение устройства. Поставленная цель достигается тем, что устройство содержит второй счетчик адреса и дещифратор, с помощью которых производится выбор микросхем памяти накопителя , причем число входов выбора микросхем накопителя больще числа выходов дещифратора, а первый вход выбора микросхем накопителя подключен к (К+1)-му выходу дешифратора. Значение К определяется требуемой задержкой. 1 ил. ГС со с сд г

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sg 4 б 11 С 8/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ i

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3631875/24-24 (22) 12.08.83 (46) 28.02.87. Бюл. № 8 (71) Шахтинский научно-исследовательский и проектно-конструкторский угольный институт им. А. М. Терпигорева (72) Е. Г. Молчанов и В. А. Ставцев (53) 681.327.66 (088.8) (56) Полупроводниковые запоминающие устройства и их применение./Под ред.

А. Ю. Гордонова. М.: Радио и связь, 1981, с. 121 — 122, рис. 3 — 15, 3 — 16.

Новые электронные приборы и устройства.

М.: Изд-во МДНТП, 1980, с. 170 — 174. (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЛСТВО

„„SU„„1293759 А1 (57) Изобретение относится к автоматике, измерительной и вычислительной технике и может быть использовано для записи и считывания информации с задержкой относительно сигнала начала работы. Целью изобретения является упрощение устройства.

Поставленная цель достигается тем, что устройство содержит второй счетчик адреса и дешифратор, с помощью которых производится выбор микросхем памяти накопителя, причем число входов выбора микросхем накопителя больше числа выходов дешифратора, а первый вход выбора микросхем накопителя подключен к (К+1)-му выходу дешифратора. Значение К определяется требуемой задержкой. 1 ил.

1293759

Форл1ула изобретения

Составитель A. Дерюгин

Редактор С. Лисина Техред И. Верес Корректор Л. Пилипенко

Заказ 391/55 Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открыт,ш

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4!5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Изобретение относится к автоматике, измерительной и вычислительной технике и может быть использовано для записи и считывания информации с задержкой относительно сигнала начала работы. 5

Цель изобретения — упрощение устройства.

На чертеже приведена схема предлагаемого устройства.

Устройство содержит накопитель 1, первый 2 и второй 3 счетчики адреса, дешифратор 4 и элементы И-НЕ 5, информационные вход 6 и выход 7 устройства, тактовый вход

8, вход 9 начальной установки, вход 10 записи, адресные входы первой 11 и второй 12 групп накопителя. !5

Накопитель 1 может быть реализован на микросхемах памяти, например, К176РУ2 или К564РУ2, при этом адресные входы второй группы являются входами выбора соответствующих микросхем памяти. Второй счет чик 3 адреса и дешифратор 4 могут быть

20 реализованы в виде одной м икросхем ы

К176ИЕ8.

Буферное запоминающее устройство работает следующим образом.

Режим работы устройства (запись или 25 считывание) определяется сигналом на входе 10 записи. Устройство начинает работать после подачи сигнала на вход 9 начальной установки, которым счетчики 2 и 3 адреса устанавливаются в исходное состояние.

Тактовыми сигналами на входе 8 изменяется состояние счетчика 2 адреса, однако обращения к накопителю не производятся, поскольку ни один из выходов дешифратора 4, подключенных к входам элементов И-НЕ, не возбужден. Обращения к накопителю

5 начинаются после появления сигнала на (К + 1) -ом выходе дешифратора 4. Значение К определяется требуемой задержкой начала обращений к накопителю (на чертеже К =- 1). При возбуждении выходов дешифратора 4 с (К + 1) -го до (К + m) -го 40 (m — число адресных входов второй группы накопителя, т.е. число входов выбора микросхем памяти) производится запись (или считывание) информации последовательно во все (из всех) ячеек памяти накопителя 1. После этого вырабатывается сигнал на (К + m + 1)-ом выходе дешифратора, которым блокируется работа счетчика 3 адреса и обращения к накопителю прекра1цаются. Следующий цикл работы устройства начинается аналогично указанному с поступления сигнала на вход 9 начальной установки.

Буферное запоминающее устройство, содержащее накопитель, информационные входы и выходы и вход записи которого являются соответственно информационными входами и выходами и входом записи устройства, и первый счетчик адреса, выходы которого соединены с адресными входами первой группы накопителя, а счетный вход и вход начальной установки являются соответственно тактовым входом и входом начальной установки устройства, отличающееся тем, что, с целью упрощения устройства, оно содержит второй счетчик адреса, счетный вход и вход начальной установки которого соединены соответственно с выходом переноса и входом начальной установки первого счетчика адреса, дешифратор и элементы И вЂ” HE, причем выходы второго счетчика адреса соединены с входами дешифратора, (К + i)-й выход которого соединен r. первым входом i-ro элемента И-НЕ, i = 1, m ! — -К --(п — m) (и — число выходов дешифратора; m — число адресных входов второй группы накопителя, и > m + 2) (К + m +

+ 1)-й выход дешифратора соединен с входом блокировки второго счетчика адреса, выходы элементов И-HE соединены с адресными входами второй группы накопителя, а вторые входы — со счетным входом первого счетчика адреса.