Преобразователь последовательного кода в параллельный

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике, а именно к устройствам преобразования информации, и мо- :жет быть использовано для преобразования последовательного хода в параллельный . Изобретение позволяет без перенастройки и поиска источников ложных сигналов устранить влияние помех типа ложный импуль«. и дробле ние шчпульса, чем достигается повышение помехоустойчивости преобразователя . Устройство содержит четыре регистра 1,3,11 и 13 пять злементов И 2,4, 6, 8 и 16, три злемента ИЛИ Э, 14 и 15, злемент НЕ 7, два счетчика 5 и 12 импульсов, дешифратор 10 и генератор 17 импульсов. 2 ил. 9 fc

СОЮЗ СОЕЕТСНИХ сОцИАлистичесних

РЕСПУБЛИН (е (и) 232 А1 (51)4 И 03 И 7/00

ОПИСАНИЕ ИЗО6РЕТЕНИЯ

Н АЭТОРСИОМУ СВЩ ЕТЕЛЬСТВУ

1 ОСУДАРСТЖННЫЙ НОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3909437/24-24 (22) 05.06.85 . (46) 15.03.87. Бюл. Ф 10 (72) И.А.Морозов, В.С.Логинов, Г.И.Корнев, Ю.В.Тимофеев и В.Н.Тимохин (53) 681.325(088.8) (56) Авторское свидетельство СССР

Ф 822175, кл. Н 03 М 7/00, 1979.

Авторское свидетельство СССР

Ф 57t805, кл. Й 03 М 7/00, 1975. (54) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ (57) Иэобретение относится к вычислительной технике, а именно к устройствам нреобраэованйя информации, и мо. нет быть испольэовано для преобраэования последовательного кода в параллельный. Иэобретение поэволяет беэ перенастройки и поиска источников ло кных сигналов устранить влияние помех типа "лоиный импуль ." и "дробле-. ние импульса", чем достигается повыиение помехоустойчивости преобразователя. устройство содержит четыре регистра t,3,11 и 13, аять элементов И 2,4, 6, 8 и t6, три элемента

ИЛИ 9, 14 и 15, элемент HE 7, два счетчика 5 и 12 импульсов, девифратор 10 и генератор 17 импульсов.

2 ил. е

1 12972

Изобретение относится к вычислительной технике, а именно к устройствам преобразования информации, и может быть использовано для преобразования последовательного кода в параллельный.

Целью изобретения является повышение помехоустойчивости за счет устранения помех типа ложный импульс" и

"дробление импульса". 10

На фиг. 1 приведена функциональная схема устройства; на фиг. 2 временные диаграммы,, поясняющие его работу.

Устройство содержит первый ре- 15 гистр 1, первый элемент И 2, второй регистр 3, второй элемент И 4, первый счетчик 5 импульсов, третий элемент И б, элемент НЕ 7, четвертый элемент И 8, первый элемент ИЛИ 9, дешифратор 10, третий регистр 11, второй счетчик 12 импульсов, четвертый регистр 13, второй и третий элементы ИЛИ 14 и 15, пятый элемент И 16 и генератор 17 импульсов.

На фпг. 1 позициями 18, 19 и 20 обозначены соответственно информационный вход, вход синхронизации и управляющий вход устройства.

На фиг. 2 обозначено. а - сигнал на входе 18; б — сигнал на входе 19; в - сигнал на входе 20; г — сигнал на выходе генератора 17; д - сигнал на выходе регистра 3;

° 35

e — - сигнал на выходе элемента

ИЛИ 14; ж — сигнал на выходе регистра 13; з — сигнал на выходе элемента И 4;

40 ж — сигнал на выходе регистра 1; к — сигнал на выходе элемента

ИЛИ 15; л — сигнал на выходе элемента И 16; м — сигнал на выходе счетчика 12;

45 н — сигнал на выходе счетчика 5; о — сигнал на выходе дешифратора 10.

Устройство работает следующим образом.

При включении устройства происходит установка в "0" первого 5 и второго 12 счетчиков,. а генератор 17 импульсов начинает выдавать непрерывную последовательность прямоугольных

55 импульсов, период следования которых выбирается исходя из максимально допустимой длительности импульса IIo мехи

< имп.макс. помех (1)

1 г ен.

1?сли на входе синхронизации 19 присутствует уровень логического

"0", то первый счетчик 5 поддерживается в нулевом состоянии сигналом с уровнем логической "!", поступающим через элемент ИЛИ 9 на. вход первого счетчика 5 с третьего элемента И б, выделяющего нулевые состояния счетчика 5, второй счетчик 12 попцерживается в нулевом состоянии сигналом с уровнем логического "0", поступающего с выхода элемента И 16, который формируется от сигнала логического "0", поступающего с выхода элемента И 4, являющегося реакцией этого элемента на нулевой сигнал, поступающий с входа 19 синхронизации. При подаче на вход 20 сигнала разрешения приема первый синхроимпульс, пришедший на вход

19 с уровнем логической единицы

"1", пройдя через элемент И 2,. одновременно поступает на информационный вход регистра 3 и первый вход второго элемента ИЛИ 14, на втором входе которого этот же синхроимпульс появляется с задержкой, обусловленной прохождением

его через регистр 3 под действием импульсов генератора 17 на синхровходе, длительность задержки выбирается иэ условия

t имп помех,макс

+t д имп синхЕоннЗацик (2) t а с пмп.макс. пьме хн ъае нип скнярони амн н1 (3) априорно известного, и определяется из выражения

+ хс д ген.имп где n — номер выхода регистра (п=1, 2,3...).

Под действием входных. сигналов на выходе элемента ИЛИ 14 формируется сигнал логической "1", поступающий одновременно на информационный вход регистра 13 и на вход элемента И 4, нз выходе которого сигнал логической "1" появляется только после того, как на его втором входе появится сигнал логической "1", поступающий с выхода регистра 13 задержки прохождения сигнала, который выбирается из условия

1297232 и вычисляется как gt =Т„„

res. нмпульссЬ. хК (где К=1,2,3,4,...).

Если во время действия логической

"1" по входу 19 синхронизации.появляется помеха типа "дробление импуль- 5 са" длительностью имп. макс помет. с дt 31 тО пройДЯ ВХОД элемен та ИЛИ 14, на втором входе которого присутствует незадержанный сигнал, помеха, сформированная в другой момент времени, перекрывается уровнем логической "1" задержанного сигнала и на выход элемента ИЛИ 14 помеха типа "дробление импульса" не проходит, но эти элементы не защищают сдвиговый регистр 3, второй элемент

ИЛИ 14 От помехи типа "ложный им11 пульс

Для защиты от помехи "ложный импульс" служит каскад из регистра 13 и элемента И 4, на входах которого присутствуют одновременно сигнал с выхода элемента ИЛИ 14 и задержанный на регистре 13 тот же сигнал, таким образом запрещается прохождение "ложного импульса" через первый åмент И 4 z» на выходе формируется отфильтрованный сигнал с уровнем логи- 30 ческой "1

Выбор длительности задержек в регистрах 13,3 и включения их, как указано,позволяет устранить кратковременные импульсные помехи типа "дроб-ление импульса" и "ложный импульс длительностью по входу 19 итнп.пометИ синхронизации. Отфильтрованный,от помех сигнал с выхода элемента И 4 с уровнем логической "1" поступает на первый вход третьего элемента И 6, под действием которого на его выходе формируется сигнал-с уровнем логического "0" и, пройдя через первый элемент ИЛИ Я, поступает на вход счетчика 5, разрешая просчитать импульс синхронизации, пришедший на информационный вход счетчика 5, который устанавливает на первом выходе счетчика 5 уровень логической "1" °

Третий элемент И 6 остается в нулевом состоянии по окончании синхроимпульса благодаря сигналу, поступающему с первого выхода счетчика 5 на соответствующий вход элемента И 6.

Последующие синхроимпульсы, приходящие на вход счетчика 5, приводят к по влении единичных сигналов на следующих вь»ходах счетчика 5. Сигналы с выхода счетчика 5 поступают одновременно на соответствующие входы дешифратора 10, элементов И 6 и 8. Прохождение сигналов по входу 18 преобразователя осуществляется следующим образом.

Кодовые импульсы, которые приходят на вход 18 одновременно с синхроимпульсами, поступают на информационный вход регистра 1 и на вход элемента ИЛИ 15, на другом входе которого этот же кодовый импульс появляется

T тек.нмт1 обусловленной прохождением его через регистр 1, в результате чего на выходе элемента ИЛИ 15 формируется сигнал логической "1"„ который далее поступает на вход элемента И 16, на другом входе которого в это время присутствует разрешающий сигнал логической "1", поступающий с выхода элемента И 4. На выходе элемента И 16 формируется разрешающий сигнал с уровнем логической "1", который, поступая на вход установки счетчика 12, разрешает счет импульсов генератора 17, поступающих на вход синхронизации счетчика 12. На выходе счетчика 12 появляется сигнал логической

1", задержка которого относительно импульса разрешения счета выбирается исходя из максимальной длительности импульсной помехи типа "ложный импульс" и импульса синхронизации из условия

t 1 аt нмн. намеки макс )a3 - имп, сннтронн аичИ (4) и определяется исходя иэ следующего соотношения:

ht

Ьаа гЕн HмпупЬсоь

К где К вЂ” разряд счетчика.

Сигнал с выхода счетчика 12 поступает на вход дешифратора 10, который разрешает формирование сигнала логической "1" на том выходе дешифрато-. ра 10, которому соответствует кодовая комбинация на его адресных входах. С выхода дешифратора 10 импульс логической "1", воздействуя на соответствующий вход регистра, устанавливает в соответствующем разряде этого регистра уровень логической "1". Если на входе 18 присутствует помеха типа "дробление импульса, то она не проходит далее элемента ИЛИ 15.

5 12972

Если на входе 18 преобразователя появляется помеха типа ложный импульс " в момент, когда должен проходить сигнал логического "0, то проходя последовательно регистр 1, элемент ИЛИ 15 и элемент И 1Ь, этот сигнал поступает на вход установки в "0" счетчика 12, который начинает считать импульсы генератора 17, и если длительность "ложного импульса" 10 меньше расчетной согласно выражению (4), то счетчик 12 сбрасывается в нулевое состояние и на его выходе не успевает сформироваться разрешающий сигнал "1", т.е. помеха типа "ложный 15 импульс" не проходит на выход дешифратора 10 и, следовательно, в регистр 11 и не искажает передаваемой информации.

При совместной работе преобразо- 20 вателя по входу 18 и входу 19 синхронизации каждому новому единичному кодовому импульсу соответствует номер разряда этого кодового импульса, при этом сигналы с выходов дешифратора 10 25 устанавливают в соответствующих раз рядах регистра 11 единичный код, а те разряды регистра, на входы которых импульсы не прошли, остаются в нулевом состоянии. 3G

После прохождения всей серии кодовых импульсов в регистре 11 хранения информации запоминается последовательный код переданной кодограммы.

С прихОДОм К-ГО синхроимпульса со 35 ответствующего последнему разряду принимаемого двоичного кода, первый счетчик 5 заполняется. На входах элемента 8 присутствуют сигналы, поступающие с выходов счетчика 5, а после 40 окончания К-ro синхроимпульса появляется <игнал с уровнем логической "1" на первом входе элемента И 8, который поступает с выхода элемента НЕ 7 и открывает элемент И 8 и на его вы- 45 ходе появляется логическая "1", которая через элемент ИЛИ 9 устанавливает первый счетчик 5 в нулевое состояние, и преобразователь последовательного кода в параллельный возвращается в 50 исходное состояние. формула изобретения

Преобразователь последовательного 55 кода в параллельный, содержащий первый регистр, первый элемент И, выход

32 6 которого соединен с информационным входом второго регистра, второй элемент И, выход которого соединен с информационным входом первого счетчика импульсов, с первым входом третьего элемента И, и через элемент HE— с первым входом четвертого элемента И, выходы третьего и четвертого элементов И соединены соответственно с первым и вторым входами первого элемента ИЛИ„ выход которого соединен с установочным входом первого счетчика импульсов„ выходы которого соединены с соответствующими адресными входами дешифратора и с соответствующими вторыми входами третьего и четвертого элементов И, выходы дешифратора соединены с соответствующими входами третьего регистра, информационный вход первого регистра является информационным входом устройства, первый и второй входы первого элемента И являются; соответственно входом синхронизации и управляющим входом устройства, отличающийсятем, что, с целью повышения помехоустойчивости преобразователя за счет устранения помех типа ложный импульс" и "дробление импульса", в него ввеДены второй счетчик импульсов, четвертый регистр, второй и третий элементы ИЛИ, пятый элемент И и генератор импульсов, выход которого соединен с входами синхронизации второго счетчика импульсов.и первого, второго и четвертого регистров,, выход второго регистра соединен с первым входом второго элемента ИЛИ„ выход которого соединен с первым. входом второго элемента И и с информационным входом четвертого регистра, выход которого соединен с вторым входом второго элемента И,. выход первого регистра соединен с первым входом третьего элемента ИЛИ, выход которого соединен с первым входом пятого элемента И, выход которого соединен с установочным входом второго счетчика импульсов, выход которого соединен с установочным входом дешифратора, второй вход третьего элемента ИЛИ подключен к информационному входу устройства, второй вход пятого элемента И подключен к выходу второго элемента И, второй вход второго элемента ИЛИ подключен к выходу первого элемента И.

1297232

Составитель Н. Бочарова

Редактор Н.Швыдкая Техред А.Кравчук Корректор Н.Король

Заказ 795/61 Тираж 902 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4