Устройство для преобразования последовательного кода в параллельный

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычис; лительной технике, а именно к технике преобразования информации, и может быть использовано в системах передачи данных по цифровым каналам для преобразования последовательного кода в параллельньш. Изобретение позволяет не только контролировать избыточность преобразуемой информации (сбой типа лишнтш сдвиг), но и ее потери (сбой типа недостающий сдвиг), чем достигается повышение достоверности преобразуемой информации. Преобразователь для преобразования последовательного кода в параллельный содержит первьш регистр 1 сдвига, генератор 2 тактовых импульсов, первый и второй триггеры 3, 4 и второй регистр 5 сдвига. На чертеже позициями 6, 7, 8 и 9 обозначены соответственно вход Запуск, первый и второй выходы и информационный вход устройства. 1 ил. 1C го со -.J К5. СО

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (su 4 Н 03 М 9/00

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ опислни изоьгкт ния

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

Р (21)3967689/24-24 (22)21.10.85 (46) 15.03.87. Бюл. ¹ 10 (72) В,А.Гриненко и А.П.Смирнов (53) 681.325 (088.8) (56) Авторское свидетельство СССР ¹ 941993, кл. С 06 F 5/04, i980.

Авторское свидетельство СССР № 1081639, кл. G 06 F 5/04, 1982. (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ

ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ (57) Изобретение относится к вычис.лительной технике, а именно к технике преобразования информации, и может быть использовано в системах передачи данных по цифровым каналам для преоб„„30„„1297234 А 1 разования последовательного кода в параллельный. Изобретение позволяет не только контролировать избыточность преобразуемой информации (сбой типа илишний сдвиг"), но и ее потери (сбой типа "недостающий сдвиг ), чем достигается повышение достоверности преобразуемой информации. Преобразователь для преобразования последовательного кода в параллельный содержит первый регистр 1 сдвига, генератор 2 тактовых импульсов, первый и второй триггеры 3, 4 и второй регистр 5 сдвига. На чертеже позициями 6, 7, 8 и 9 обозначены соответственно вход

tt и

Запуск, первый и второй выходы и информационный вход устройства. 1 ил.

1 12972

Изобретение относится к вычислительной технике, а именно к технике преобразования .информации, и может быть использовано в системах передачи данных по цифровым каналам для преоб5 разования последовательного кода в параллельный.

Целью изобретения является повышение достоверности преобразуемой информации за счет контроля ее потерь. 10

На чертеже представлена структурная схема устройства для преобразования последовательного кода в параллельный.

Устройство содержит первый регистр 15

1 сдвига, генератор 2 тактовых импульсов, первый и второй триггеры 3 и

4 и второй регистр 5 сдвига. На чертеже обозначены соответственно вход

6 "Запуск", первый и второй выходы 2р

7 и 8 и информационный вход 9 устройства.

Устройство работает следующим образом.

На вход 6 поступает сигнал, который записывает "1" в первый разряд регистра 1 сдвига, а в остальные разряды — "0", переписывает содержимое триггеров 3,4 в регистр 5, устанавливает триггеры 3 и 4 в исходное (ну- 30 левое) состояние и запускает генератор 2 тактовых импульсов, выходные импульсы с которого поступают на тактовый вход регистра 1 сдвига. По мере поступления кодовых импульсов произвольной последовательности по входу

9 регистр 1 осуществляет прием поступающей информации. В случае приема ожидаемых п-разрядов последовательного кода без сбоя в (п+1)-ом (предпос- 40 леднем) и в (п+2)-ом (последнем) разрядах регистра 1 оказывается записанным код "10", "1"; появившись в (n+1) îì разряде регистра 1 сдвига, он поступает на вход синхронизации триггера 45

4 и передним фронтом устанавливает его выход в"1", так как на D-входах триггеров 3,4, зафиксирован сигнал

"1" (не показано), а на выходе триггера 4 осталось исходное (единичное) 5р состояние. С приходом следующего сигнала по входу б уровни сигналов, находящиеся на выходах триггеров 3 и

4, переписываются в регистр 5. На выходных шинах 7 и 8 появляется код и

11, свидетепьствующий о правильном приеме информации.

Если в процессе сдвига " 1", предварительно записанной в первый разряд

34 2 регистра 1 сдвига, в последнем происходит сбой типа "лишний сдвиг", то

"1" перемещается с (n+f)-ro разряда регистра 1 сдвига в (n+2)-й разряд или далее (при сбое более чем на один такт тактовой частоты) . При этом, проходя через (и+1)-й разряд, "1" устанавливает триггер 4 в единичное состояние, а проходя через (n+2) -й разряд устанавливае триггер 3 в единичное состояние. С приходом следующего сигнала по входу 6 потенциал "1" с прямого выхода триггера 4 и инверсного выхода триггера 3 переписывается в регистр 5 и с первого и второго информационных выходов поступает на второй выход 8 и на первый выход 7.

Код "10" на выходах 7 и 8 сигнализирует о сбое типа "лишний сдвиг", При сбое типа "недостающий сдвиг" на один или более тактов тактовой частоты "1", предварительно записанная в первый разряд регистра 1 сдвига, на выходах (и+1)-го и (п+2)-го разрядов не появляется. При этом триггеры

3 и 4 остаются в нулевом состоянии и с приходом следующего сигнала с входа 6 код "01" с соответствующих выходов триггеров 3 и 4 записывается в регисгр 5, а с его выходов поступает на выходы 7 и 8, при этом на последних также присутствует код "Oi сигнализирующий о сбое типа недостающии сдвиг

Формула изобретения

Устройство для преобразования последовательного кода в параллельный, содержащее первый регистр сдвига, генератор тактовых импульсов и триггера, вхоцы установки нуля которых объединены с входом записи первого регистра сдвига и являются входом "Запуск" устройства, выход генератора тактовых импульсов соединен с тактовым входом первого регистра сдвига, выход последнего разряда которого соединен с выходом синхронизации первого триггера, о т л и ч а ю щ е— е с я тем, что, с целью повышения достоверности преобразуемой информации за счет контроля ее потерь, в него введен второй регистр сдвига, первый и второй выходы которого являются соответственно первым и вторым выходами устройства, выход предпоследнего разряда первого регистра сдвига соединен с входом синхрониза1297234

Составитель Б.Ходов

ТехредА.Кравчук Корректор М.Шароши

Редактор Н.Швыдкая

Заказ ?95/61 Тираж 902 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 ции второго триггера, выход которого соединен с первым информационным входом второго регистра сдвига, инверсный выход первого триггера соединен с вторым информационным входом второ- 5 го регистра сдвига, вход записи кото4 рого объединен с входом генератора тактовых импульсов и соединен с входом "Запуск" устройства, информационный вход первого регистра сдвига является информационным входом устройства.