Частотно-фазовый детектор
Иллюстрации
Показать всеРеферат
Изобретение м.б. использовано в измерительной технике и связи.Цель изобретения - расширение частотного диапазона. Детектор содержит RS-триггеры (Т) 1, 2 и 5, четыре элемента И-НЕ 3, 4, 10 и 11, элементы задержки 6 и 7, D-триггеры 8 и 9. Соединение инверсных выходов 1 и 2 с соответствующими входами Т 5 ведет к тому , что при любых задержках в цепях срабатывание Т 1 и 5 или 2 и 5 происходит поочередно, что обеспечивает отсутствие сбоев на ВЧ. Дополнительно эти связи устраняют короткие импульсы на одном из выходов Т 5 в зависимости от знака частотной расстройки в режиме частотного компаратора , что способствует расширению диапазона рабочих частот. 1 ил. Bbif(od W С
СО)ОЭ СОВЕТСНИХ
СОЦИАЛ ИСТИЧЕСНИХ
РЕСПУБЛИН (19) (1!) (51) 4 Н 03 D 13/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АBTOPCHOIVIV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЭОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3778617/24-09 (22) 03.08.84 (46) 23.03,87. Вюл. Ф 11 (72) M.È. Кириллов, С.А..Сингосин и Ю.И. Алехин (53) 621.375.3 (088.8) (56) Патент США И-* 4027262, кл. Н 03 К 5/20, 1979.
Патент США У 3431509, кл. 331-25, j1 969. (54) ЧАСТОТНО-ФАЗОВЫЙ ДЕТЕКТОР (57) Изобретение и. б. использовано в измерительной технике и связи. Цель изобретения — расширение частотного диапазона. Детектор содержит RS-триггеры (Т) 1, 2 и 5, четыре элемента
И-НЕ 3, 4, 10 и 11, элементы задержки 6 и 7, Р-триггеры 8 и 9. Соединение инверсных выходов 1 и 2 с соответствующими входами Т 5 ведет к тому, что при любых задержках в цепях срабатывание Т 1 и 5 или 2 и 5 происходит поочередно, что обеспечивает отсутствие сбоев на ВЧ. Дополнительно эти связи устраняют короткие импульсы на одном иэ выходов Т 5 в зависимости от знака частотной расстройки в режиме частотного компаратора, что способствует расширению диапазона рабочих частот. 1 ил.
ВНИИПИ Заказ 895/56 Тираж 902
Подписное
Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4.1 12988
Изобретение относится к радиотехническим импульсным устройствам и может быть использовано в измерительной технике и связи, в частности в системах синхронизации, в фазовых измерительных устройствах, в следящих приемниках (с синхронным детектированием) там, где требуется широкая полоса захвата во всем диапазоне частот.
1О
Цель изобретения — расширение частотного диапазона.
На чертеже представлена функциональная электрическая схема частотно-фазового детектора.
Детектор содержит первый 1 и второй 2 RS-триггеры, первый 3 и второй
4 элементы И-НЕ, третий RS- Tðè ãeð 5, первый 6 и второй 7 элементы задержки, первый 8 и второй 9 D-триггеры, третий 10 и четвертый 11 элементы И-НЕ.
Частотно-фазовый детектор работает следующим образом.
Соединение инверсных выходов первого 1 и второго 2 RS-триггеров с соответствующими входами третьего RSтриггера 5 ведет к тому, что при любых задержках в цепях срабатывание
RS-триггеров 1 и 5 или 2 и 5 происхо- 30 дит поочередно, что обеспечивает отсутствие сбоев на высоких частотах.
Дополнительно эти связи устраняют короткие импульсы на одном из выходов третьего RS-триггера 5 в зависимости З5 от знака частотной расстройки в режиме частотного компаратора, что способствует расширению диапазона рабочих частот. Первый 8 и второй 9 Втриггеры с каждым тактовым импульсом, 0 специально задержанным соответственно первым 6 и вторым 7 элементами задержки на время, большее деятельнос" ти этих тактовых импульсов, в режиме частотного компаратора переписывают информацию о состоянии третьего RS.триггера 5 для коммутации третьего 10 и четвертого 11 элементов И-НЕ в низкий или высокий логические уровни в зависимости от знака частотной расстройки.
В режиме, когда входные сигналы имеют одинаковую частоту следования, с третьего RS-триггера 5 в первый 8 и второй 9 D-триггеры переписывается разрешающий потенциал, который открывает третий 10 и четвертый 11 элементы И-НЕ, и импульсы, длительность которых пропорциональна разности входных сигналов, от инверсного выхода третьего RS-триггера 5 поступают через третин 10 и четвертый 11 элементы на выход частотно-фазового детектора. Этн узлы и связи устраняют полностью короткие импульсы на выходе в режиме частотного компаратора.
Формула из обре те ния
Частотно-фазовый детектор, содержащий первый КБ-триггер, прямой выход ко торо го чере з первый элемент И-НЕ соединен с ceo R-входом, второй К$триггер, прямой выход которого через второй элемент И-НЕ соединен с его
R-входом, третий RS-триггер, подключенный прямым и инверсным выходами к вторым входам второго и первого элементов И-HF. соответственно,причем S-входы первого и второго RS-. триггеров являются входами частотнофазового детектора, о т л и ч а юшийся тем, что, с целью расширения частотного диапазона, в него введены первый и второй элементы задержки, первый и второй D-триггеры и третий и четвертый элементы И-НЕ,причем инверсные выходы первого и второго
RS-триггеров подключены соответственно к S u R-входам третьего RSтриггера, выходы первого и второго элементов И-НЕ подключены соответственно через первый и второй элементы задержки к С-входам первого и второго В-триггеров, прямой выход третьего RS-триггера подключен к D-входу второго D-триггера, а инверсный выход подключен к D-входу первого Dтриггера и к первому входу третьего элемента И-НЕ, выход первого В-триггера подключен к первому входу четвертого элемента И-НЕ, выход второго D-триггера подключен к второму входу третьего элемента И-НЕ, выход которого подключен к второму входу четвертого элемента И-НЕ.