Синхронный делитель частоты на десять

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в скоростных трактах деления частоты, например, синтезаторов частот. Цель изобретения - повьппение помехоустойчивости - достигается за счет уменьшения времени выхода из запрещенного состояния. Другой целью является повышение симметричности выходного сигнала. Устройство содержит шину 1 входного сигнала, подключенную к тактовым входам триггеров 2-5 I К-типа, выходные шины 6 и 7. При этом выходная частота на шине 6 в два раза выше частоты на шине 7, т.е. устройство обеспечивает дополнительный коэффициент деления на пять. Выход устройства из запрещенного состояния обеспечивается не более чем за два периода входных импульсов. 1 ил. г С € ГО со 00 со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„, 80„„1298901

Пп 4 H 03 К 23/40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 3972727/24-21 (22) 04.! 1,85 (46) 23.03.87, Бюл,№ 11 (72) И.В,Колосов и А.В.Колосов (53) 621,374.3(088,8) (56) Авторское. свидетельство СССР

¹ 1022311, кл, Н 03 К 23/00, 21,01.82.

Авторское свидетельство СССР № 1156254, кл, Н 03 К 23/72,05.12.83. (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

НА ДЕСЯТЬ (57) Изобретение относится к импульсной технике и может быть использовано в скоростных трактах деления частоты, например, синтезаторов частот. Цель изобретения — повышение помехоустойчивости — достигается за счет уменьшения времени выхода из

1 запрещенного" состояния. Другой целью является повышение симметричности выходного сигнала, Устройство содержит шину 1 входного сигнала, подключенную к тактовым входам триггеров 2 — 5 1К-типа, выходные шины

6 и 7. При этом выходная частота на шине 6 в два раза выше частоты на шине 7, т.е ° устройство обеспечивает дополнительный коэффициент деления на пять, Выход устройства из запрещенного состояния обеспечивается не более чем за два периода входных импульсов. 1 ил.

Изобретение относится к импульсной технике и может использоваться в скоростных трактах деления частоты, например, синтезаторов частот, Цель изобретения — повышение по- 5

Фмехоустойчивости за счет уменьшения времени выхода из "запрещенного состояния,а также повышение симметричности выходного сигнала.

На чертеже приведена электричес10 кая функциональная схема устройства.

Синхронный делитель частоты на десять содержит шину 1 входного сигнала, подключенную к тактовым входам т

15 первого 2, второго 3, третьего 4 и четвертого 5 триггеров, каждыи из которых !К-типа, при этом прямой выход первого триггера 2 соединен с

1-входом второго триггера 3, инверс20 ный — с l-входом третьего триггера прямой выход второго триггера 3 соединен с К-входами первого 2 и третьего 4 триггеров и с К-входом третьего триггера 4, прямой выход которого соединен с К-входом второго триггера

3 и с l- и К-входами триггера 5, инверсный выход подключен к 1-входу первого триггера 2, прямые выходы третьего 4 и четвертого 5 триггеров подключены соответственно к первой 6 и второй 7 выходным шинам, Устройство работает следующим образом.

На шину 1 поступают входные импульсы, Пусть в исходном состоянии все триггеры находятся в нулевом состоянии. Тогда спадом первого входного импульса триггер 2 переключается в единичное состояние, поскольку на !-входе присутствует уровень логической единицы с инверсного выхода триггера 4, а на К-входе — уровень

° логического нуля с прямого выхода триггера 3. Спадом второго .входного 45 импульса в единичное состояние переключается триггер 3, поскольку в этот момент на его I-входе присутствует уровень логической единицы с прямого выхода триггера 3, а на К-входеуровень логического нуля с прямого выхода триггера 4. Спадом третьего входного импульса триггер 2 устанавливается в противоположное состояние, т,е, нулевое, поскольку в этот момент на его 1- и К-входах присутствуют уровни логических единиц с прямого выхода триггера 3 и инверсного выхода триггера 4 соответственно. При этом триггер 3 остается в предыдущем единичном состоянии, Спадом четвертого входного импульса в единичное состояние переключается триггер 4, поскольку на его 1-входе в этот момент присутствует уровень логической единицы с инверсного выхода триггера 2, а на К-входе — уровень логической единицы с прямого выхода триггера 3, состояние которого в момент спада четвертого входного импульса сохраняется, поскольку на его 1- и К-входах в этот момент действуют уровни логических нулей, Спадом пятого входного импульса триггер 4 переключается в противоположное, т,е. нулевое, состояние„ поскольку на его 1- и К-входах присутствуют уровни логических единиц, Одновременно в единичное состояние переключается триггер 5, поскольку на его 1- и К-входах в этот момент присутствуют уровни логических единиц с прямого выхода триггера 4, а триггер 3 переключается в нулевое состояние, поскольку на его 1 — и

К-входах присутствуют уровни соот-.. ветственно логического нуля с прямого выхода триггера 2 и логической единицы с прямого выхода триггера 4, Начиная с шестого импульса, работа триггеров 2 — 4 повторяется и в момент спада второго импульса на выходе триггера 4 триггер 5 переключается в нулевое состояние.

Аналогичным образом формируется второй полупериод выходной частоты на шине 7, при этом выходная частота на шине 6 в два раза выше частоты на шине 7, т.е. устройство обеспечивает дополнительный коэффициент деления на пять, Выход устройства из запрещенного" состояния обеспечивается не более чем за два периода входных импульсов.

Формула изобретения

Синхронный делитель частоты на десять, содержащий первый, второй, третий и четвертый триггеры, каждый из которых !К-типа, тактовые входы которых подключены к шине входного сигнала, прямой выход третьего триггера соединен с 1- и К-входами четвертого триггера, отличающийся тем, что, с целью .повышения памехо1298901

Составитель А. Соколов

Редактор А. Козориз Техред М, Ходанич Корректор Л,Пилипенко

Заказ 898/59

Тираж 902 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная,4 устойчивости и симметричности выходног o сигнала и ри одновременном повышении быстродействия, прямой выход первого триггера соединен с 1-входом второго триггера, прямой выход которого со- 5 единен с К- и R-входами третьего триггера и с К-входом первого триггера, 1-вход которого соединен с инверсным выходом третьего триггера, прямой выход которого соединен с

К-входом второго триггера, (-вход с инверсным выходом первого триггера.