Преобразователь кода

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике. Его использование в устройствах обработки информации позволяет упростить преобразователь путем регуляризации его структуры. Преобразователь кода содержит ступрни 2 с элементами И-НЕ. Объединение последних в модули 1 по две группы в каждом и соответствующие соединения модулей обеспечивают упрощение .преобразователя. 2 ил., I табл. Л С О) 4 Ю

СОЮЗ СОВЕТСНИХ

СОЯИАЛИСТИЧЕСНИХ

РЕСПУБЛИН це сю (5!)4 Н 03 М 7/14

7 лт,",, !

-) !

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИИ И ОТКРЫТИЙ (21) 3782530/24-24 (22) 20.08.84 (46) 30.03.87. Бюл. М 12 (72) Б.В.Белоусов (53) 68! . 325 (088. 8) (56) Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.

М.: Советское радио, 1975, стр.319, р. 7.7. ч

Алексенко А.Г. Основы микросхемотехники. М.: Советское радио, 19?7, стр.78, р. 3,7,!2, 3.7.13. (54) ПРЕОБРАЗОВАТЕЛЬ КОДА (57) Изобретение относится к вычислительной технике. Его использование в устройствах обработки информации позволяет упростить преобразователь путем регуляризации его структуры.

Преобразователь кода содержит .ступени 2 с элементами И-НЕ. Объединение последних в модули 1 по две группы в каждом и соответствующие соединения модулей обеспечивают упрощение преобразователя. 2 ил., ) табл.

1300642

Изобретение относится к вычислительной технике и может быть испопьзовано в устройствах обработки инфор2

Продолжение

Информационные вхоуля ды модуля старший

ХХХ 0

000 0

О О О О О 0 О 0 0

I 0000000 О мации.

Цель изобретения — упрощение преобразователя путем регуляризации его структуры.

На фиг.1 изображена блок-схема преобразователя кода; на фиг.2 функциональная схема модуля этого преобразователя.

Преобразователь кода выполнен на модулях 1, размещенных в ярусах 2.

На фиг.l обозначены информационные входы 3, старший информационный вход

4, управляющий вход 5 и выходы б.

Модуль 1 выполнен (фиг.2) на первой и второй группах 7 и 8 элементов

И-НЕ 9. На фиг.2 обозначены информационные входы 10, управляющий вход

ll и выходы 12.

Число элементов И вЂ” НЕ 9 в каждой „-4 группе 7 и 8 равно 2 ", где п . число информационных входов модуля 1 в 1-м ярусе 2. Выход 1 го элемента

И-НЕ 9 первой группы 7 соединен со входами всех элементов И-HE 9 второй группы 8, номера которых лежат в интервале от i-2 +1 до i, где гп — число подряд идущих нулей (до первой справа единицы) в младших разрядах двоичного кода, соответствующего данному номеру i (фиг.2).

Число ярусов 2 равно К. В ка..-дом

1-м ярусе содержится (2 ) " модулей 1, число п. информационных входов

J которых в разных ярусах 2 может быть неодинаковым.

Преобразователь кода работает следующим образом.

Каждый модуль 1 работает в соответствии с таблицей истинности, где через Х обозначено произвольное значение сигнала на данном входе. В качестве примера на фиг.2 и в таблице истинности представлен модуль 1 с числом информационных входов г,;=4.

l 0 О 0

О I О О

I 1 О О

ОО! О

О 1 О

О I 1 0 !

1 1 l О

Х 2 Х 1

I !0000000 ! 1 1 0000 00

11)111000

1 1 1 1 1 1 О О

1 1 1 1 1 1 1 О

X 1 1 1 1 1 1 1 !

В соответствии с этой таблицей при подаче нулевых сигналов на управляющий и n„-й информационный входы модуля 1 на всех его выходах будут нулевые сигналы. Если на управляющем входе единичный, а на п -м информационном входе — нулевой сйгналы, то на соответствующих выходах модуля

1 появляются единичные сигналы, число которых равно числовому значению двоичного кода на его информационных входах с первого по (n.-1)-й. При

J . единичном сигнале на п -м информаци3 онном входе модуля 1, независимо от сигналов на других его входах, на

35 всех выходах этого модуля 1 будут единичные сигналы.

Б результате совместной работы всех модулей 1 на выходах б с первого (верхний на фиг.l) до $-го, где

S — - число,, выраженное двоичным кодом на входах 3, будут единичные сигналы, а на остальных — нулевые.

Анализ показывает, что по сравнению с обычным построением преобразователя двоичного кода в единичный на дешифраторе, из элементов И, вьгходы которого подключены к соответствующим элементам ИЛИ, выход каждого из которых соединен со входом предьдущего, в рассматриваемом преобразователе содержится меньшее число логических элементов. Регулярность же структуры позволяет наращивать ярусность преобразователя для кодов с

55 большим числом разрядов. Построен-. ные на основе рассматриваемого преобразователя кода функциональные преобразователи обладают высокой линейностью характеристики.

1300642

Составитель О. Ревинский

Техред А. Кравчук

Редактор И.Сегляник

Корректор И.Муска

Заказ 1160/56 Тираж 902

ВНИИПИ Государственного комитета СССР по дела изобретений и открытий

113035, Москва, Ж-35, Раущская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4 формула изобретения

Преобразователь кода, содержащий в в К ступенях элементы И-НЕ, о т л и ч а ю шийся тем, что, с целью упрощения преобразователя путем 5 регуляризации его структуры, эпементы И-НЕ каждой ступени объединены в

Ф модули каждый иэ которых включает в

Э, л. себя первую и вторую группы по 2 I — I элементов И-НЕ.каждая, где n — число10 информационных входов модуля в j ì ярусе, j g (1, К), выход i-го, где

iE (1,п„ 1, элемента И-HE первой группы в каждом модуле подключен к входам элементов И-НЕ второй группы 15 с (i-2 +I)-ro no i-й, где m — чис Ъ1 ло подряд идущих нулей в младших разрядах двоичного кода номера i, входы элементов И-НЕ первой группы модуля, двоичные коды номеров которых содер- 20

Р -1 жат единицу в разряде с весом 2 где 1 E L l, п. †.11 объединены и явля— ются f-м информационным входом модуля, вход (2 > )-го элемента И-IIE первой группы модуля является п.-м

3 информационным входом модуля, и -е входы элементов И-НЕ первой группы объединены и являются управляющим входом модуля, выходы элементов И-НЕ второй группы являются соответствующими выходами модуля, управляющие входы первых модулей каждой ступени объединены и являются управляющим входом преобразователя, информационные входы с первого по (п — 1) -й всех

J модулей j-й ступени соответственно объединены и являются (К-j )-ми информационными входами преобразователя, и -й вход модуля первой ступени являJ ется (К+1)-м информационным входом преобразователя, i-й выход P-ro модуля j-й ступени, кроме К-й, подключен к и -му информационному входу r;-( ((Р-.l). 2 +il-го и управляющему входу ((Р-1) 2"" +i+1.1-го модулей (j+1) и ступени, выходы модулей К-й

Ступени являются соответствующими выходами преобразователя.