Функциональный преобразователь

Иллюстрации

Показать все

Реферат

 

Изобретение относится к аналоговой и аналого-цифровой вычислительной технике и может быть применено при моделировании систем автоматического регулирования. Цель изобретения - повьппение точности. Функциональный преобразователь содержит аналого-цифровой преобразователь 1, устройство 2 адресации, блок 3 памяти, пять умножающих цифроаналоговых преобразователей 4-8, регистр 9 памяти, ьыходной сумматор 10. В преобразователе заданная функция представляется совокупностью дискретных значений fj (х), где i - номер интервала разбиения оси ОХ. При зтом предполагается, что интервалы разбиения одинаковы, т.е. используется равномерный закон разбиения оси аргумента. В зоны блока 3 памяти записьшаются дискретные значения f;(x)/i и f,.x), которые извлекаются попарно при переходе аргумента X на следующий инте()вал. 1 ил. (Л

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТ ИЧЕСНИХ

РЕСПУБЛИН

А1

„.80„„ (59 4 С 06 С 7/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2.1) 3876155/24-24 (22) 01.04.85 (46) 07.04.87. Бюл. Ф 13 (7 1) Московский авиационный институт им. Серго Орджоникидзе (72) О.Н.Сахаров (53) 681.3 (088.8) (56) Авторское свидетельство СССР и 842850,- кл. G 06 С 7/26, 1981.

Блок БНА-31. Техническое описание и инструкция по эксплуатации ПТЗ

073.036-05 TO НИИсчетмаш, 1982. (54) ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к аналоговой и аналого-цифровой вычислительной технике и может быть применено при моделировании систем автоматического регулирования. Цель изобретения — повьппение точности. Функциональный греобраэователь содержит аналого-цифровой преобразователь 1, устройство 2 адресации, блок 3 памяти, пять умножающих цифроаналоговых преобразователей 4-8, регистр 9 памяти, выходной сумматор 10. В преобразователе заданная функция представляется совокупностью дискретных значений f, (х), где — номер интервала разбиения оси ОХ.

При этом предполагается, что интервалы разбиения одинаковы, т.е. используется равномерный закон разбиения оси аргумента. В эоны блока 3 памяти записываются дискретные значения

f,(х)/i и f;+,(х)/i+1, которые извлекаются попарно при переходе аргумента х на следующий интервал. 1 ил.

f 13О23

Изобретение относится к аналоговой и аналого-цифровой вычислительной технике и может быть применено при моделировании систем автоматического регулирования. 5

Цель изобретение — повышение точности. .На чертеже представлена структурная схема функционального преобразователя. 10

Функциональный преобразователь содержит аналого-цифровой преобразователь 1, устройство 2 адресации, блок

3 памяти, пять умножающих цифроанало- говых преобразователей (ЦАП) 4-8, ре- >5 гистр 9 памяти и выходной сумматор 10.

Функциональный преобразователь работает следующим образом.

Заданная функция представляется совокупностью дискретных значений

Äf (х), где 1 — номер интервала разбиения оси OX. При этом предполагается, что интервалы разбиения одинаковы, т.е. используется равномерный закон разбиения оси аргумента.

В зоны блока 3 памяти записываются

f; (х) f;„ (х) дискретные значения — -.-- и - -. — —, 1 i+1 которые извлекаются попарно при пере- З0 ходе аргумента х на следующий интервал.

На каждом участке разбиения аргумента функция представляется отрезком параболы, проходящей через точки Е, 35 (х=О), f;(x) и f,+,(õ). Уравнение такого отрезка параболы имеет вид

1 f, (х) 1 Й (х) (р (х) -- — -,— х+ — -Ф вЂ” х (х-х; )Ч h 1 h2 1+1

1 f (х) — — — —.--x(х-х )

1г < У где h=x, х; — длина интервала разбиения оси аргумента X .

Входной аналоговый сигнал в анало- 45 го-цифровом преобразователе 1 преобразуется в двоичный код, группа старших разрядов которого используется для образования в устройстве 2 адресации адресных сигналов, по которым из блока 3 памяти извлекаются одноf, (х) f + (х) временно сигналы — т — и - - ††. Груп1 i+1 па младших разрядов двоичного кода, соответствующих приращению х-х;, под- 55 ключена к цифровым входам умножающих, UAII 6 и 7, В случае, если количество этих разрядов не соответствует раз03 г рядности используемого умножающего

ЦАП, их следует подавать на старшие разряды UAII принимая, что остальные разряды содержат логические нули.

1 1

Коэффициенты — и — есть постояно яг ные, заранее определенные. величины и и реализуются в схеме как коэффициенты передачи выходного сумматора 10 по соответствующим входам.

Операция вычитания величины

1 fé (X)

i — †-. — х(х-х1) реализуется подключением выхода умножающего ЦАП 7 к инвертирующему входу выходного сумматора 10 (входные резисторы и резистор обратной связи выходного сумматора не показаны).

Начальное значение функции fä (х=0) в режиме подготовки преобразователя к работе записывается параллельным двоичным кодом в регистр 9 памяти, преобразуется умножающим ЦАП 8 в аналоговый сигнал и подается на прямой вход выходного сумматора 10 при любом значении х. При использовании микросхемы ЦАП, содержащей встроенный регистр, запись начального значения функции производится непосредственно в этот регистр.

Формула изобретения

Функциональный преобразователь, содержащий аналого-цифровой преобразователь, вход которого является информационным входом функционального преобразователя, группа старших разрядов многоразрядного выхода аналогоцифрового преобразователя подключена к входу устройства адресации, выходы которого соединены с адресными входами блока памяти, цифровые входы пер-, вого и второго умножающих цифроаналоговых преобразователей соединены соответственно с первой и второй групцами выходов блока памяти, выход первого умножающего цифроаналогового преобразователя подключен к прямому входу выходного сумматора, выход которого является выходом функционального преобразователя, отличающийся тем, что, с целью повьппения точности в него введены регистр памяти, третий, четвертый и пятый умножающие цифроаналоговые преобразователи, цифровые входы третьего и четвертого

Составитель Н. Зайцев

Техред.А.Кравчук Корректор Т.Колб

Редактор И.Николайчук

Заказ 12 18/49 Тир аж 673 Подписно

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий, 113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

3 1302303 4 умножающих цифроаналоговых преобразо- ного сумматора, аналоговый вход пятователей подключены к группе младших го умножающего цифроаналогового преразрядов многоразрядного выхода ана- образователя подключен к шине опорнолого-цифрового преобразователя, ана- го напряжения, выход подключен к логовые входы третьего и четвертого 5 прямому входу выходного сумматора, а умножающих цифроаналоговых преобразо- цифровой вход соединен с выходом ревателей соединены с выходами соответ- гистра памяти, аналоговые входы перственно первого и второго умножающих вого и второго умножающих цифроаналоцифроаналоговых преобразователей, а говых преобразователей соединены с их выходы подключены соответственно 10 информационным входом функционального к инверсному и прямому входам выход- преобразователя.