Устройство для контроля цифровых блоков

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля цифровых , устройств. Цель изобретения - расширение области применения устройства за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов. Устройство содержит блок 4 регистров, регистры 5, 6, 7, формирователи 8-и 9 уровней сигналов, коммутаторы 10 и 11, блоки 12, 13 опорных напряжений, блок 14 компараторов и дешифратор 3. 1 ил. СО О СО со ;о ;о

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (50 4 С 05 В 23/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ У СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3941620/24-24 (22) 06.08.85 (46) 15.04.87. Бюл. У 14 (71) Специализированное проектно-конструкторское бюро автоматизированных систем управления Узбекского научнопроизводственного объединения "Кибернетика" АН УЗССР (72) В.Н.Иванов, Л.Н.Кондратьев, В.А.Бугаев и А.А.Джайлавов (53) 681.325(088.8) (56) Авторское свидетельство СССР

У 796860, кл. G 06 F 15/46, 1979.

Авторское свидетельство СССР

В 710045, кл. G 06 Р 15/46, 1977.

„„SU,» 1303999 А 1 (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ

БЛОКОВ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля цифровых устройств. Цель изобретения— расширение области применения устройства за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов.

Устройство содержит блок 4 регистров, регистры 5, 6, 7, формирователи 8 и 9 уровней сигналов, коммутаторы 10 и

11, блоки 12, 13 опорных напряжений, блок 14 компараторов и дешифратор 3.

1 ил.

1 13039

Изобретение относится к контрольно-измерительной технике, в частности к технике контроля и диагностики цифровых устройств.

Цель изобретения — расширение об5 ласти применения за счет контроляцифровых блоков с двунаправленными выводами и различными уровнями логических сигналов, На чертеже изображена схема уст- . fQ ройства.

Устройство содержит управляющую вычислительную машину 1, блок 2 со— пряжения, дешифратор 3, блок 4 регистров, первый 5, второй 6 и третий 7 f5 регистры, первый 8 и второй 9 формирователии уровней сигналов, первый 1 0 и второй 11 коммутаторы, первый 12 и второй 13 блоки опорных напряжений, блок 14 компараторов, мультиплексор 20

15, объект 16 контроля.

В.устройстве используется УВМ типа

CM-3, СМ-4 с блоком сопряжения, в качестве которого может применяться интерфейс СМ-3 КАМАК 74 типа 106 А/106В. 25 .Дешифратор 3 предназначен для преобразования команд, поступающих от

УВМ через блок 2 сопряжения в управляющие сигналы записи и считывания.

Блок 4 регистров предназначен для 30 преобразования последовательности машинных слов в параллельный код и содержит три группы регистров, выходы которых соединены соответственно с входами регистров 5, 6 и 7.

Регистр 5, разрядность которого равна количеству каналов контроля системы, предназначен для хранения текущего кода теста. Каждый разряд данного регистра несет информацию о зна-40 чении,логических сигналов воздействий или откликов объекта контроля.

Регистр 7 предназначен для управления коммутатором 11. Каждый разряд данного регистра несет информацию о наборе уровней логических сигналов, на которые настраивается соответствующий канал устройства.

Регистр 6 предназначен для управления коммутатором 10 и обеспечивает переключение каналов устройства на режим выдачи воздействия или на контроль откликов.

Формирователь 8 предназначен для формирования сигналов воздействий с напряжением первого набора. уровней логических сигналов, а формирователь

9 — для формирования сигналов воздей99 2 ствий с напряжениями второго набора логических уровней.

Коммутатор 10 обеспечивает подачу сигналов тестирующих воздействий на входы объекта 16 контроля, а коммутатор 11 — подачу сигналов воздействий в уровнях напряжений на объект контроля блока 8 или блока 9, а также подключение соответствующих опорных напряжений к блоку 14 компараторов.

Блок 12 опорных напряжений, в качестве которого могут быть использованы два цифроаналоговых преобразователя (ЦАП), предназначен для формирования предельно допустимых напряжений первого набора, например для

ТТЛ-логики напряжений 0,4 В и +2,4 В.

Блок 13 опорных напряжений аналогичен блоку l2 и. предназначен для формирования предельно допустимых уровней напряжения второго набора, например для ЭСЛ-логики минус 0,98 В и минус 1,63 В.

Блок 14 компараторов предназначен для сравнения логических сигналов, поступающих с объекта 16 контроля с эталонными сигналами тестов, а также допускового контроля уровней сигнао лов.

Мультиплексор 15 предназначен для пословного считывания результатов сравнения из блока 14 компараторов в УВМ.

Устройство работает следующим образом.

Ф

УВМ в соответствии с программой испытаний контролируемого блока осуществляет включение блоков 12 и 13 опорных напряжений, на выходе которых устанавливаются предельно допустимые уровни напряжений логических сигна- лов. Контрольно-испытательная информация, которая в общем случае по каждому шагу теста содержит три набора данных: набор данных об уровнях напряжений логических сигналов на контролируемых выводах объекта контроля, набор данных о значениях логического сигнала на контактах объекта контроля, набор данных, определяющих режим работы (вход-выход) каналов устройства на данном шаге теста, заносится в блок 4 регистров.

После заполнения блока 4 регистров

УВМ выдает команду, которая в дешифраторе 3 формируется в сигнал разре99 4 контроле и настройке цифровых блоков различных типов.

Предлагаемое изобретение позволяет5О .существенно расширить функциональные возможности устройства, заключающиеся в расширении номенклатуры контролируемых блоков, а именно цифровых блоков, работающиi в двух наборах напря-55 жений логических сигналов, а также цифровых бЛоков с двунаправленными выводами, что позволяет значительно повысить производительность труда при

3 13039 шения перезаписи содержимого блока 4 регистров в регистры 5, 6 и 7.

Под управлением сигналов с регистра 7 в коммутаторе 11 произойдут соответствующие переключения, в резуль- 5 тате которых сигналы тестового набора с регистра 5 через формирователи 8 или 9 поступят на вход коммутатора

10. Данное переключение осуществляет также соответствующее соединение вы-10 ходов блоков 12 и 13 опорных напряжений с входами блока 14 компараторов.

Подключение выходов коммутатора 11 с сигналами тестового набора (входные воздействия) к входам объекта 15 о контроля о суще ствляется коммутатором

10, который переключается под воздействием сигналов с регистра 6.

Выводы объекта контрОля подключены к входам блока 14 компараторов, где 2р происходит сравнение как входных, так и выходных сигналов с эталонным тестовым набором и осуществляется допусковый контроль уровней сигналов.

Сигналь| с блока 14 компараторов 25 через мультиплексор .15, управляемый дешифратором 3, и блок 2 сопряжения подключаются на вход УВМ.

Через мультиплексор 15 и блок 2 30 сопряжения результаты сравнения подключаются на вход УВМ. В случае положительного результата контроля в считанной информации отсутствуют биты соответствующих сигналов логической "1", испытание продолжается по следующему тестовому набору. Если же в результате контроля по какому-либо тестовому набору будет обнаружено несоответствие между эталон-4р ными сигналами и сигналами с объекта .

16 контроля, то через устройство ввода-вывода (алфавитно цифровое печатающее устройство или дисплей), входящее в состав УВМ, выводится сооб- 45 щение о номерах тестового набора и

:канала, в которых обнаружено несоотве тс тв ие .

Формула изобретения

Устройство для контроля цифровых блоков, содержащее дешифратор, первый и второй регистры, мультиплексор, первый коммутатор и блок компараторов, выходы которого подключены к информационным входам мультиплексора, управляющие входы которого соединены с выходами группы дешифратора, а выход является выходом устройства, выход второго регистра подключен к управляющему входу первого коммутатора, выходы которого соединены с первой группой информационных входов блока компараторов, первый выход дешифратора ,-подключен к управляющему входу второго регистра, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет контроля цифровых блоков с двунаправленными выводами и различными уровнями логических сигналов, в него введены два блока опорных напряжений, второй коммутатор, два формирователя уровней сигналов, третий регистр и блок регистров, управляющий вход которого является первым управляющим входом устройства, информационный вход подключен к второму выходу дешифратора, выходы блока регистров с первого по третий соединены с информационными входами регистров с первого по третий соответственно, управляющие входы первого и третьего регистров подключены к первому выходу дешифратора, выходы первого,.регистра через первый и второй формирователи уровней сигналов подключены соответственно к первой и второй группам информационных входов второго коммутатора, группа управляющих входов которого подсоединена к выходам третьего регистра, а третья и четвертая группы информационных входов — к выходам соответственно первого и второго блоков опорных напряжений, управляющие входы. которых являются вторым управляющиМ входом устройства, информационные входы которого являются входами дешифратора, выходы первого регистра соединены е управляющими входами блока компараторов, первая и вторая группы выходов второго коммутатора .подключены соответственно к информационным входам первого коммутатора и к

Составитель И.Алексеев

Техред H.Попович . Корректор С.Шекмар

Редактор М.Петрова

Заказ 1310/48 Тираж 864 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

5 1303999 б второй группе информационных входов ходов устройства для подключе блока компаратбров, выходы первого ния контролируемого цифрового блокоммутатора является группой.: вы—