Формирователь управляющих сигналов для устройства подавления отраженных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к системам двунаправленной передачи данных пи двухпроводной цепи, в частности к технике подавления отраженных сигналов . Цель изобретения - повышение быстродействия. Устр-во содержит блок 1 подавления отраженных сигналов,дифференциальньш блок 2, блок 3 вычитания, блок 4 сигналов запуска.Вновь введен г-р псевдослучайной последовательности 5.Блок 4 состоит из двух преобразователей выборок, двух регистров сдвига, двух перемножителей (1-N), суматоров

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (Я) 4 Н 04 В 3 23 ф г Р с.1 -,т.,1У

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К IlATEHTY

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР по ДелАм изОБРеТений и ОтнРытий (21) 3523577/24-09 (22) 08.12.82 (31) 8122984 (32) 09.12.81 (33) FR (46) 30.04.87. Бюл. 11 16 (71) Сосьете Аноним де Телекоммюникасьон (FR) (72) Жан-Марк, Мари Колен де Вердьер и Патрик Рене Ланглуа (FR)

{53) 621.394.662(088.8) (56) Патент CIIIA N 3735055, кл. Ч 04 В 3/22, 1973..,80 „„1308208 А 5 (54) ФОРМИРОВАТЕЛЬ УПРАВЛЯЛИ СИГНАЛОВ ДЛЯ УСТРОЙСТВА ПОДАВЛЕНИЯ ОТРАЖЕННЫХ СИГНАЛОВ (57) Изобретение относится к системам двунаправленной передачи данных по двухпроводной цепи, в частности к технике подавления отраженных сигналов. Цель изобретения — повышение быстродействия. Устр-во содержит блок

1 подавления отраженных сигналов,дифференциальный блок 2,блок 3 вычитания, блок 4 сигналов запуска. Вновь введен г-р псевдослучайной последовательности

5.Блок 4 состоит из двух преобразователей выборок, двух регистров сдвига, двух перемножителей (I-N), суматоров (I-N), запоминающего блока. 2 ил.

1 13082

Изобретение относится к системам двунаправленной передачи данных по двухпроводной цепи и, в частности, относится к технике подавления отраженных сигналов. 5

Целью изобретения является повышение быстродействия.

На фиг.l представлена блок-схема формирователя управляющих сигналов для устройства подавления отраженных сигналов; на фиг.2 — блок сигналов запуска.

Формирователь управляющих сигналов содержит блок 1 подавления отраженных сигналоэ, дифференциальный блок 2, блок 3 вычитания, блок 4 сигналов запуска и генератор 5 псевдослучайной последовательности (ПСП), причем блок 4 сигналов запуска состоит из первого преобразователя 6 вы- 20 борок, первого регистра 7 сдвига,второго преобразователя 8 выборок, первых перемножителей 9„ " 9н, второго регистра 10 сдвига, сумматоров 11 -llн, запоминающий блок 12 и вторые перем25 ,ножители 13 — 13н.

Формирователь управляющих сигналов работает следующим образом.

В случае, когда блок 1 подавления

3 отраженных сигналов осуществляют обработку в основной полосе частот, обновление коэффициентов согласйо градиентному алгоритму в момент времени описывается следующим образом:

С /и+ 1/=Ск/n/+ ) е/и/a/и-k/, 35 где — действительная положительная постоянная.

Дифференцирующий блок 2 обеспечивает соединение лийии с модемом при передаче и приеме, 40

На вход блока 4 сигналов запуска поступает сигнал U последовательи ности запуска, а также сигнал $„оцениваемого приема.

Генератор ПСП 5 обеспечивает поступление сообщения П )на вход блока

4 сигналов запуска, которое вырабатывает на выходе коэффициенты, не-. посредственно используемые блоком подавления отраженных сигналов в ка- Я! о честве начальных коэффициентов С„, причем выборки, образующие последовательность (U„II, являются псевдослучайными и их период равен -N.

Сообщение fU<)в первом преобразователе 6 выборок преобразуется в сообщение %e li которое образуется из выборок /а, -а/, т.е. каждая выборка

08 2 е„ выводится из выборки и„ с помощью соотношения e q =а/2U „ /. На практике величину а желательно выбирать равной "1" .

Сообщение (e„) с одной стороны передается в линию, а с другой стороны поступает на вход первого регистра 7 сдвига, состоящего из N ячеек, каждая из которых вносит задержку Т.

В первой ячейке содержится е„, во второй ячейке — е1, 1, а в М ячейке е1НМ ...)по модулю М и наконец в N ячейке первого регистра 7 сдвига содержится е „,„, Затем все И выборок параллельно поступают на.входы второго преобразователя 8 выборок, также содержащего N ячеек, на выходах которых из входных сигналов ен,;,„,, образуются выборки П Н + +„, а именно, на выходе первой ячейки вырабатывается выборка U а на выходе N ячейки — выборка U, .

В общем виде на вход ячейки М поступает выборка е(нм „ „1,! н, а на выходе вырабатывается выборка

Полученные N выборок к...U(н,1,к м1...Uк+! постУпают на вход N первых перемножителей 9 — 9Н, в которых каждая выборка UN,+„ перемножается с выборкой $ « принятой с линии передачи с выхода блока 3 вычитания. Поступающие c N первых перемножителей 9„ — 9н N результатов ($н+ UN, „,) /iI,N/ поступают на входы второго регистра 10 сдвига, которые были установлены B

1 нулевое состояние посредством N сумматоров 11 — llн. Операции перемножения и суммирования осуществляются с момента NT, т.е, по приходу выборки $ Н и в общем виде по приходу S »z выборок, где "к" меняется от 0 до

N-1. (Применение N сумматоров 11, — 11Н позволяет накопить в рассматриваемый момент /И+к/Т содержимое N второго преобразователя 8. Тогда содержимое второго регистра 10 сдвига в момент

/И+к/Т будет выборки Ь,/i/, где

hÄ/i/=h „,, / /+$„, ! с /1 / 1 !; -1 /1- / $ Н+ К П (g+ K+1 — 11Мод Н, Затем в момент времени /И+к+1/Т содержимое первого регистра 7 становится равным U(w 1„„о,1H принятая: выборка равняется $ Н „„, тогда выполняется следующее вычисление, поступающее на второй регистр 10 сдвига: / .c" к 1 / -/+ > Н к П(к-,!+т)вод Н

1308208

4Л 1

° ° °

3...е е, SH1 е, е„, Hl4 1

HN ек-а еи-з е „е . . е ц„, . ° е„. м «j ерем-) e)e н

Значения образом: выборок задаются таким

U„... U„„

UN ° UK ° U8 2 а (И+1) Пм-)11 Пй-)+ UN-)t>sy,(mod)ч

Пй Пки "и

В памяти запоминающего блока 12

2 содержится константа — — — на коа/N+I/ торую умножают каждую выборку h/i/ второго регистра 10 сдвига в N вторых перемножителях 13< — 13 .

Полученные на выходе N вторых перемножителей 13< — 13> коэффициенты

Н/i/ (i=1,N) являются значениями выСледует отметить, что вариант реализации данного устройства предусматривает условия работы блока подавления отраженных сигналов в основной полосе частот. Оно предусмотрено для передающих систем, работающих с уда- 4О ленными отраженными сигналами, что часто встречается при передаче через спутник связи.

Формула изобретения

Формирователь управляющих сигналов для устройства подавления отраженных сигналов, содержащий блок сигналов запуска, выходы которого подключены со-5О ответственно к входам блока подавления отраженных сигналов и к входу дифференциального блока, который объединен с управляющим входом блока подавления отраженных сигналов, а к входу 55 блока сигналов запуска подключен выход блока вычитания, к входам которого подключены соответственно выходы дифференциального блока и блока борок импульсной характеристики отраженного сигнала, которые поступают на входы блок" 1 подавления отраженных сигналов и служат в качестве начальных коэффициентов °

Если эти выборки Н, являются выборками импульсной характеристики отраженного сигнала, то сигнал, принятый в стационарном режиме, равен подавления отраженных сигналов, о тл и ч а ю шийся тем, что, с целью повышения быстродействия, в него введен генератор псевдослучайной последовательности (ПСП), причем блок сигналов запуска выполнен в виде последовательно соединенных первого преобразователя выборок и первого регистра сдвига, выходы разрядов которого через второй преобразователь выборок подключены к входам соответствующих первых перемножителей, выходы которых через соответствующие сумматоры подключены к входам соответствующих разрядов второго регистра сдвига, одни иэ выходов разрядов которого подключены к другим входам соответствующих сумматоров, а другие выходы разрядов второго регистра сдвига подключены к первым входам вторых соответствующих перемножителей, к вторым входам которых подключены соответствующие выходы запоминающего блока, причем выходы вторых перемножителей и выход первого преобразова5 1308208 6 теля выборок являются выходами блока полнительным входом блока сигналов сигналов запуска, объединенные вторые запуска является вход первого преобвходы первых перемножителей являются разователя выборок, к которому подвходом блока сигналов запуска, а до- ключен выход генератора ПСП. и„

Составитель В.Евдокимова

Редактор Н.Швыдкая Техред B.Êàäàð Корректор А.Зимокосов Заказ 1646/59 Тираж 639 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие,г.ужгород,ул.Проектная,4