Устройство для контроля амплитудных характеристик

Иллюстрации

Показать все

Реферат

 

Изобретение относится к измерительной технике и может быть использовано для контроля амплитудных характеристик технических средств и каналов связи с переменными параметрами . Введение в устройство для контроля однопороговых компараторов 27, 28, аналогового интегратора 29, одновибраторов 30, 31, элемента ИЛИ 32, амплитудного детектора и выходного ключа 26 повышает его помехоустойчивость . 2 ил. (Л оо о 00 со 4 ОО, Фиг.1

СО1ОЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (11) 43 А1 (51) 4 С Cl R 27/28. 4

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

f10 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3983961/24-21 (22) 03.12.85 (46) 07.05.87. Бюл. В 17 (72) В.Г.Чащин, Б.И.Марковский и А.В.Малах (53) 621.317.757(088.8) (56) Авторское свидетельство СССР

11 1129555, кл. G 01 R 27/28, 1983. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ АМПЛИТУДНЫХ ХАРАКТЕРИСТИК (57) Изобретение относится к измерительной технике и может быть использовано для контроля амплитудных характеристик технических средств и каналов связи с переменными параметрами. Введение в устройство для контроля однопороговых компараторов 27, 28, аналогового интегратора 29, одновибраторов 30, 31, элемента ИЛИ 32, амплитудного детектора и выходного ключа 26 повышает его помехоустойчивость. 2 ил.

1 13089

Изобретение относится к измерительной технике и может быть использовано для контроля амплитудных характеристик технических средств и каналов связи с переменными параметрами.

Целью изобретения является повышение помехоустойчивости устройства.

На фиг.1 приведена структурная схема устройства; на фиг.2 — временные диаграммы сигналов, поясняющие его работу.

Устройство (фиг.1) содержит источник 1 линейно убывающего и-ступенчатого напряжения, выход которого че- 15 рез объект 2 контроля соединен с входом детектора 3, выходом подключенно-. го к входу блока 4 памяти, линейный делитель 5 напряжения, элементы 6-8 сравнения, ключи 9-11, выходы которых 20 соединены с входом первого элемента

ИЛИ 12, регистратор 13, адаптивный блок 14 синхронных импульсов, формирователь 15 напряжения, выход которого соединен с входами триггеров-фор25 мирователей 16-18 времени, триггерыформирователи 19-21 управляющего напряжения, триггер 22 коммутации, первую и вторую клеммы 23 и 24 устройства для подключения исследуемого объ екта, амплитудный детектор 25, выходом соединенный с входом выходного ключа 26, первый и второй однопороговые компараторы 27 и 28, аналоговый интегратор 29, первый и второй одно- 35 вибраторы 30 и 31 и второй элемент

ИЛИ 32.

Устройство работает следующим образом.

Контрольный сигнал в виде после- 40 довательности равномерно убывающих ступенчатых напряжений поступает одновременно на вход однопорогового компаратора 27 и детектора 3. С выхода детектора огибающая импульса кон- 45 трольного сигнала (фиг.2,1) поступает на вход блока 4 памяти и на первые входы элементов 6-8 сравнения. В блоке памяти определяется величина пер-., вой максимальной ступеньки контрольного напряжения и сохраняется на весь цикл измерений. Это напряжение делится равномерно на долевые части в линейном делителе 5 напряжения, вырабатывая как бы эталонный сигнал по равномерности характеристики.

Количество частей определяется количеством ступенек контрольного сиг"

43 нала. С выходов делителя напряжение поступает на вторые входы элементов

6-8 сравнения.

Таким образом, на одних входах элементов сравнения постоянно присутствуют напряжения ступенек квазиэталонного напряжения, а на других входах — напряжения ступенек непосредственно с выхода детектора.

Результат сравнения через ключи

9-11 и элемент ИЛИ 12 поступает в амплитудный детектор 25, в котором результат сравнения запоминается и удерживается до окончания цикла контроля.

По окончании цикла контроля открывается выходной ключ 26 и пропускает результат сравнения в регистратор

13. Выходной ключ открывается только в том случае, сли по уровню и по длительности сигнал на входе устройства соответствует параметрам контрольного сигнала.

Уровень анализируется в первом однопороговом компараторе 27, а длительность — в аналоговом интеграторе 29.

Когерентность работы элементов устройства обеспечивается адаптивным блоком 14 синхронных импульсов.

С этой целью напряжение с второго выхода детектора поступает на вход формирователя 15, который вырабатывает напряжение, определяющее начало цикла контроля (фиг.2a), и запускает триггеры-формирователи 16-18 времени (фиг.23,г,Е), которые определяют последовательность и момент "пробы" результатов сравнения каждой ступеньки напряжения. Задним фронтом эти триггеры запускают триггеры-формирователи 19-21 управляющих напряжений (фиг.28,),>k), которые определяют временную продолжительность "пробы" и управляют ключами 9-11.

Одновременно с триггерами-формирователями времени срабатывает первый однопороговый компаратор 27 (фиг.2g), и на аналоговом интеграторе 29 начинает нарастать напряжение (фиг.211).

В момент времени, равный длительности контрольного импульса, Срабатывает второй однопороговый компаратор

28 (фЖ .2к), который передним фронтом запускает первый одновибратор

30. Последний вырабатывает импульс (фиг.2h) напряжения, который открывает выходной ключ 26 и пропускает

1308943 4 результат .сравнения в регистратор.

Своим задним фронтом этот импульс через элемент ИЛИ 32 запускает триггер 22 коммутации (фиг.2м), освобождающий блок памяти, амплитудный детектор и аналоговый интегратор от контрольного напряжения и подготавливающий устройство к следующему цик лу.

В случае нарушения линейности амплитудной характеристики, например, возникновения ограничения (фиг.2,II), весь предыдущий цикл повторяется.

Но в этом случае на выходе первого элемента ИЛИ возникает импульс напряжения (фиг.2ц), который запоминается в амплитудном детекторе (фиг.2о), и когда открывается выходной ключ, он пропускает в регистратор сигнал 20

"тревоги" (фиг.2 и).

В случае возникновения кратковременной помехи (фиг.2,III) импульсы пробы" вырабатываются, но они не приводят к выдаче сигнала "ложной тревоги, так как в этом случае возвращается в исходное состояние первый однопороговый компаратор 27

25 (фиг. 2 ) .

В первых двух случаях второй одновибратор не оказывает воздействия 40 на схему устройства, так как длительность его импульса несколько больше длительности импульса первого одновибратора, который поэтому раньше опрокидывает триггер коммутации.

Применение устройства в составе радиолиний, автоматизированных трактов и технических средств с переменнЫми параметрами позволит существенно повысить помехоустойчивость и 50 практически исключить случаи появления сигналов ложных тревог", что повысит надежность связи и эффективность профилактических и экспериментальных работ ° 55

Своим задним фронтом он запускает второй одновибратор 31 (фиг.2р), который, в свою очередь, запускает через элемент ИЛИ триггер ко .Утации 35 (фиг.2m), приводящий устройство в исходное состояние.

Формула изобретения

Устройство для контроля амплитудных характеристик, содержащее регистратор, источник линейно убывающего и-ступенчатого напряжения, выход которого подключен к первой клемме устройства для подключения исследуемого объекта, вторая клемма которого через последовательно соединенные детектор и блок памяти подключена к входу линейного делителя напряжения, каждый из и-1 выходов которого через соответствующие последовательно соединенные элемент сравнения и ключ подключен к соответствующим входам первого элемента ИЛИ, вторые и-1 вхо" дов элементов сравнения подключены к выходу детектора, второй выход последнего соединен с входом формирователя напряжения„ выход которого соединен с входами и-1 триггеров-формирователей времени, выход каждого из которых через соответствующий триггер-формирователь управляющих напряжений подключен к соответствующему управляющему входу п-1 ключей, выход триггера коммутации подключен к управляющему входу блока памяти, о тл и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в него введены два однопороговых компаратора, аналоговый интегратор, два одновибратора, второй элемент ИЛИ, амплитудный детектор и выходной ключ, при этом другая клемма для подключения исследуемого объекта через последовательно соединенные первый однопороговый компаратор, аналоговый интегратор и второй однопороговый компаратор подключена к входу первого одновибратора, первый выход которого через второй элемент ИЛИ соединен с входом триггера коммутации, а второй выход соединен с управляющим входом выходного ключа, выход которого соединен с входом регистратора, а вход через амплитудный детектор подключен к выходу первого элемента

KIN, второй выход первого компаратора через второй одновибратор соеди" нен с вторым входом второго элемента

ИЛИ, управляющий вход блока памяти соединен с управляющими входами аналогового интегратора и амплитудного детектора.

1308943

Составитель Л.Муранов

Техред Л.Олейник Корректор А. Гяско

Редактор О.Юрковецкая

Заказ 1794/37 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие,г.ужгород,ул.Проектная,4