Запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относитсй к электронной и вычислительной технике и предназначено для использования, в чacтнoctи, в интегральных полупостоянных ЗУ. Целью изобретения является уменьшение потребляемой мощности , повышение быстродействия. Поставленная цель достигается тем, что в формирователи управляющих сигналов введены элементы блокировки на транзисторах с соответствующими связями, что полностью исключает сквозные протекающие токи в цепях формирователей в активном режиме при считывании и в режиме с пониженным потреблением мощности и повышает быстродействие при использовании в ЗУ больщой информационной емкости за счет объедияения запоминающих транзисторов каждого в отдельные массивы накопителя, подключаемые к информационной шине. 1 ил. оо 4 00

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) А1 (51) 4 G 11 С 11/40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3874964/24-24 (22) 22.03.85 (46) 15.06.87. Бюл. № 22 (72) В. П. Сидоренко, С. И. Яровой, А. А. Хоружий и С. В. Куриленко (53) 681.327.6 (088.8) (56) Патент США № 3988604, кл. G 06 F 7/38, опублик. 1976.

Патент PCT № 081/00783, кл. G 11 С 11/40, опублик. 1981. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относитс)1 к электронной и вычислительной технике и предназначено для использования, в частности, в интегральных полупостоянных ЗУ. ЦелЬю изобретения является уменьшение потребляемой мощности, повышение быстродействия. Поставленная цель достигается тем, что в формировател и управляющих сигналов введены элементы блокировки на транзисторах с соответствующими связями, что полностью исключает сквозные протекающие токи в цепях формирователей в активном режиме при считывании и в режиме с пониженным потреблением мощности и повышает быстродействие при использовании в ЗУ большой информационной емкости за счет обьедииения запоминающих транзисторов каждого разряда в отдельные массивы накопителя, подключаемые к информационной шине. 1 ил.

1317481

Изобретение относится к электронной и вычислительной технике и предназначено для использования, в частности, в интегральных полупостоянных ЗУ.

Целью изобретения является уменьше- 5 ние пьтребляемой мощности, повышение быстродействия.

На чертеже представлена электрическая схема устройства (она включает массив накопителя и дешифрирующие схемы).

Устройство содержит накопитель, выполненный на 16 запоминающих МДП-транзисторах I< — l«c плавающим затвором, управляющие затворы которых соединены с шиной строки 2, восемь разрядных шин

3, — 3 (первой группы), подключенных к шине питания 4 через нагрузочные элементы на транзисторах 5, — 5, с встроенным каналом и через ключевые элементы на транзисторах 6, — 6, к шине 7 нулевого потенциала, девять разрядных шин 8,— -8 (второй группы), подключенных через элементы выборки на транзисторах 9, — 9, к информационной шине 10, шины 11, — 11 управляющих сигналов, формирователи управляющих сигналов содержат элементы блокировки на транзисторах 12, — 12,, зарядные транзисторы 13,— 13 с встроенным каналом, первые коммутирующие транзисторы 14, — 14, вторые коммутирующие транзисторы 15,— 15, шину питания 16, шину управляющего сигнала 17, адресные шины

18 и !9, выходы 20 — 20, формирователей управляющих сигналов.

Устройство работает в двух режимах: активном и пассивном, т. е. режиме с пониженным потреблением мощности. В активном режиме устройство работает в режимах «Программирование» и «Считывание».

Рассмотрим работу устройства в режиме

«Программирование». Для реализации режима программирования, т. е. перевода запоми- 40 нающего транзистора в состояние высокого уровня порогового напряжения (V = 8 В), на информационной шине 10, на шине питания 16 и на шине управляющего сигнала

I 1 обеспечивается высоковольтный сигнал, равный 20 В. На шину выбранной строки 2 подается высоковольтный сигнал, равный

20 В. Если необходимо запрограммировать запоминающий транзистор 1, то выборка разрядной шины Зг осуществляется сигналом выборки, поступающим по шине !1, и равным 5 В, а выборка разрядной шины 8,— высоковольтным сигналом, равным 20 В и поступающим с выхода 20> формирователя управляющих сигналов, при этом на затвор первого коммутирующего транзистора 14, подается сигнал выбора, равный 55

5 В, а на затвор второго коммутирующего транзистора 15 — нулевой потенциал. Г1ри этом открывается транзистор 6,, обеспечивающий на истоках транзисторов 1 и 1з нулевой потенциал, и транзистор 9, через который на сток выбранного транзистора 1« подается потенциал, равный 18 В. В зависимости от того, программируется запоминающий элемент или сохраняется в прежнем состоянии, на шине данных обеспечивается высоковольтный сигнал, равный 20 В, или нулевой потенциал.

При этом исключается ложное программирование транзистора 3, так как на сток этого транзистора не поступает высоковольтный сигнал, равный 18 В, благодаря тому, что транзистор 9, закрыт.

Не программируется также и запоминающий транзистор 5, так как на истоке этого транзистора (шина 3 ) сохраняется напряжение, близкое к напряжению питания, благодаря тому, что транзистор 6 закрыт.

В режиме «Считывания» на шину 16 подается напряжение 5 В, на шину 17 — нулевой потенциал, запирающий транзисторы

76 — 85. Выборка шины 3,— 3 осуществляется так же, как и в случае программирования. Сигнал, формируемый на выходе 20 —

20 формирователя управляющих сигналов, имеет потенциал, равный (Vce Ъ „„) э

=4 0 В, так как выход формирователя подключается через открытый коммутирующий транзистор к выбранной разрядной шине 11—

11, потенциал которой равен 5,0 В. В режиме считывания шины 8 — 8э данного массива через соответствующую информационную шину подключены к соответствующему усилителю считывания, который обеспечивает напряжение считывания на этой шине.

Так как транзистор I« находится в состоянии высокого уровня порогового напряжения („, = 8 В), то напряжение считывания, равное 4, 5 В подаваемое на шину 2, недостаточно для отпирания этого транзисто ра и шина 8,„заряжается до напряжения

l,4 В, которое усилитель считывания воспринимает как напряжение высокого уровня.

Если транзистор 1, находится в состоянии низкого уровня порогового напряжения (X = — 2 В), то шина 10 через открытый транзистор 9з и разрядная шина 8з разряжаются через открытые транзистор

1„и транзистор 6 .

Перепад напряжения до 20 мВ (от 1,4 до 1,38 В) на входе усилителя считывания является достаточным для считывания усилителем напряжения низкого уровня.

При этом исключается ложное считывание транзистора 1, так как сигнал, формируемый на выходе 20, формирователя управляющих сигналов и имеющий нулевой потенциал, запирает транзистор 9 и исключает подключение транзистора 1 к усилителю считывания через информационную шину.

1317481

Не считывается также информация и с транзистора 1, так как исток этого транзистора (разрядная шина Зв ) не подключается к шине 7 благодаря закрытому транзистору Вэ.

Таким образом, при таком соединении запоминаюших транзисторов исключается паразитное программирование и ложное считывание.

В пассивном режиме на шину высоковольтного питания 16 подается потенциал, равный 5 В, на шину управляющего сигнала 17 — нулевой потенциал, запирающий транзисторы блокировки мощности 121—

12, на шины строк 2 накопителя подается нулевой потенциал с дешифратора строк.

Сигналы выбора 1 1, — 11, поступающие с дешифратора столбцов и имеющие нулевой потенциал, закрывают транзисторы переключения 6, — 6 . На шину младшего адреса 18 и инверсного младшего адреса !9 поступает сигнал, равный нулевому потенциалу, который закрывает эти транзисторы. Таким образом, на всех выходах

20, — 206 формируются сигналы, имеющие нулевой потенциал, который запирает транзисторы выбора 91 — 9 . При таком включении запоминающие транзисторы не меняют своего состояния сколь угодно долго. В результате в пассивном режиме в данном устройстве полностью исключаются сквозные токи, что приводит к тому, что схема накопителя, организованная таким образом, практически не потребляет мощности.

Преимущества предлагаемого устройства перед известными состоят в уменьшении потребляемой мощности при использовании в ЗУ большой информационной емкости за счет значительного уменьшения количества формирователей, за счет введения элементов блокировки, которые полностью исключают сквозные протекающие токи в цепях формирователей в активном режиме при считывании и в режиме с пониженным потреблением мощности; в повышении быстродействия при использовании в ЗУ большой информационной емкости за счет объединения запоминающих транзисторов каждого разряда в отдельные массивы накопителя, подключаемые к информационной шине, вследствие чего уменьшается емкостная нагрузка на соответствуюШих входах

45 усилителей считывания информации, что в конечном итоге повышает быстродействие ЗУ.

Формула изобретения

3а пом и наю шее устройство, содержащее накопитель, нагрузочные и ключевые элементы, выполненные на транзисторах, причем исток и затвор транзистора каждого нагрузочного элемента подключены к соответствующей разрядной шине первой группы накопителя, а сток подключен к шине питания, сток транзистора каждого ключевого элемента подключен к соответствующей разрядной шине первой группы, а исток — к шине нулевого потенциала, формирователи управляющих сигналов, каждый из которых состоит из зарядного транзистора, первого и второго коммутируюших транзисторов, затвор и исток зарядного транзистора соединены со стоком первого коммутирующего транзистора, элементы выборки, выполненные на транзисторах, исток каждого из которых подключен к информационной шине, а сток — к соответствующей разрядной шине второй группы, а затвор — к истоку зарядного транзистора, отличающееся тем, что, с целью снижения потребляемой мощности и повышения быстродействия устройства, в нем каждый формирователь управляющих сигналов содержит элемент блокировки; выполненный на транзисторе, сток которого подключен к шине питания, затвор — к шине управляюшего сигнала, а исток — к стоку зарядного транзистора, исток первого коммутирующего транзистора первого формирователя управляющих сигналов подключен к шине нулевого потенциала, исток первого коммутирующего транзистора каждого формирователя управляюших сигналов, кроме первого, соединен с истоком второго коммутирующего транзистора предыдущего формирователя управляющих сигналов и с затвором транзистора соответствующего ключевого элемента, причем исток второго коммутирующего транзистора последнего формирователя управляющих сигналов подключен к шине нулевого потенциала, а затворы первого и второго коммутирующих транзисторов каждого формирователя управляющих сигналов подключены к соответствующим адресным шинам.

1317481

Составитель Л. Амусьева

Редактор Н. Горват Техред И. Верес Корректор И. Эрдейи

Заказ 2296 46 Тираж 589 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4