Демодулятор сигнала с минимальной частотной манипуляцией

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиосвязи и обеспечивает повьппение достоверности . Демодулятор содержит делитель частоты 1, элемент ИСКЛЮЧА- НШ|ЕЕ ИЛИ 2, блок восстановления полутактовой и несущей частот 3, перемножители 4, 5, блоки регистрации 6, 7 и сумматор по модулю два 8. Делитель частоты 1 состоит из двух делителей частоты на два 9, 10. Принимаемый сигнал поступает на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2. Если на другой его вход поступает сигнал О, то входной сигнал проходит на перемножители 4, 5 без изменения. При сигнале 1 происходит инверсия входного сигнала. На выходах перемножителей 4, 5 вьщеляются квадратурные составляющие с длительностью посьшки 2Т (Т - длительность элементарной посылки принимаемой информации). В блоках регистрации 6, 7, работающих как следягдие фильтры нижних частот, происходит восстановление искаженных дроблениями посылок квадратурных составляющих. В результате сложения их с сигналом полутактовой частоты в сумматоре по модулю два 8 информация восстанавливается . 1 ил. i (Л со Выход 05 СХ)

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК.

А1 (19) (Н) (51) 4 Н 04 L 27/14

-»-, Гр с.В(,, /13 "

ОПИСАНИЕ ИЗОБРЕТЕНИЯ! j

ыход

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К АBTOPCHOMV СВИДЕТЕЛЬСТВУ (21) 400601 7/24-09 (22) 06.12.85 (46) 15.06.87. Бюл. Р 22 (72) В.Д.Филатов (53) 621.394.62(088.8) (56) Electronics letters, 24 June, 1982, v.18, )) - 13, р.581. (54) ДЕМОДУЛЯТОР СИГНАЛА С МИНИМАЛЬНОЙ ЧАСТОТНОЙ МАНИПУЛЯЦИЕЙ (57) Изобретение относится к радиосвязи и обеспечивает повьппение достоверности. Демодулятор содержит делитель частоты 1, элемент ИСКЛЮЧАЮщЕЕ ИЛИ 2, блок восстановления полутактовой и несущей частот 3, перемножители 4, 5, блоки регистрации 6, 7 и сумматор по модулю два 8. Делитель частоты 1 состоит из двух делителей частоты на два 9, 10. Принимаемый сигнал поступает на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2. Если на другой его вход поступает сигнал "О", то входной сигнал проходит на перемножители 4, 5 без изменения. При сигнале "1" происходит инверсия входного сигнала. На выходах перемножителей 4, 5 выделяются квадратурные составляющие с длительностью посылки 2Т (Т вЂ” длительность элементарной посылки принимаемой информации). В блоках регистрации 6, 7, работающих как следящие фильтры нижних частот, происходит восстановление искаженных дроблениями посылок квадратурных составляющих.

В результате сложения их с сигналом полутактовой частоты в сумматоре по модулю два 8 информация восстанавливается. 1 ил.

1 13

Изобретение относится к радиосвязи и может найти применение в приемниках дискретной информации для обработки сигналов с минимальной частотной манипуляцией, Целью изобретения является повышение достоверности.

На чертеже изображена структурноэлектрическая схема демодулятора.

Демодулятор содержит делитель 1 частоты, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2, блок 3 восстановления полутактовой и несущей частот, первый перемножитель 4, второй перемножитель 5, первый блок 6 регистрации, второй блок

7 регистрации и сумматор 8 по модулю два, причем делитель 1 частоты содержит первый 9 делитель частоты на два и второй 10 делитель частоты на два.

Демодулятор работает следующим образом.

Принимаемый сигнал поступает на второй вход элемента ИСКЛЮЧАЮЦЕЕ ИЛИ

2, а на первый его вход поступает импульсная последовательность с час- тотой в два раза меньшей, чем частота сигнала с выхода первого делителя

9 частоты на два.

При поступлении сигнала с уровнем

"0" на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ сигнал с входа демодулятора поступает на первые входы первого 4 и второго 5 перемножителей без изменения.

При поступлении сигнала с уровнем

"1" на первый вход элемента ИСКЛЮЧАЮ

ЩЕЕ ИЛИ 2 происходит инверсия сигнала на его выходе по отношению fc BTo рому входу — входу демодулятора.

Тактирование первого 4 и второго

5 перемножителей происходит с частотой в два раза более высокой с выходов первого делителя 9 частоты на два. Поэтому число отсчетов на выходах первого 4 и второго 5 перемножителей в два раза больше. На выходах первого 4 и второго 5 перемножителей выделяются квадратурные составляющие с длительностью посылки 2Т, где Т— длительность элементарной посыпки принимаемой информации. В первом 6 и втором 7 блоках регистрации происходит восстановление искаженных дроблениями посылок квадратурных составляющих.

Блок регистрации определяет на интервале времени 2Т соотношение между

17681 2 числом "единичных" и "нулевых" отсчетов и в конце этого интервала времени выносит решение. После этого происходит сброс счетчиков блока регистрации в нулевое состояние импульсами полутактовой частоты с одного из первых двух выходов блока 3 восстановления полутактовой и несущей частоты. Далее процесс повторяется, т.е. указанные блоки регистрации работают как следящие фильтры нижних частот, выполняя функцию отсутствующего на входе демодулятора оптимального полосового фильтра.

Восстановленная информация выделяется на выходе сумматора 8 по модулю два в результате сложения восстановленных посылок квадратурных составляющих с выходов блоков 6 и 7 регистрации и сигнала полутактовой частоты с второго выхода блока 3 восстановления полутактовой и несущей частоты.

Неопределенность, вносимая вторым делителем 10 частоты на два, нейтрализуется на выходе демодулятора в результате сложения квадратурных составляющих по модулю два в сумматоре 8 по модулю два.

Формула из обретения

Демодулятор сигнала с минимальной частотной манипуляцией, содержащий последовательно соединенные первый перемножитель, первый блок регистрации и сумматор по модулю два, последовательно соединенные второй перемножитель и второй блок регистрации, последовательно соединенные блок восстановления полутактовой и несущей частот и делитель частоты, причем выходы первого и второго перемножителей подключены соответственно к ков регистрации, выход которого, а . также второй: выход блока восстаноВ ления полутактовой и, несущей частот подключены соответственно к второму и третьему входам сумматора по моду50 лю два, выход которого является выходом демодулятора, о т л и ч а ю шийся тем, что, с целью повышения достоверности, введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого подклю,15 первому и второму входам блока восстановления полутактовой и несущей частот, второй и третий выходы которого подключены к вторым входам соответственно первого и второго бло1317681

Составитель О.Андрушко

Редактор Н.Слободяник Техред В.Кадар Корректор В.Бутяга

Зака 2437/56 Ти аж 638

P Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4 чен к первым входам первого и второго перемножителей,первый выход делителя частоты подключен к второму входу первого перемножителя и третьему входу первого блока регистрации, второй выход делителя частоты подключен к второму входу второго перемножнтеля и третьему входу второго блока регистрации, третий выход делителя частоты подключен к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом демодулятора.