Устройство для цифрового преобразования повторяющихся аналоговых сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к устройствам ввода и обработки циклически повторяющихся аналоговых сигналов и обеспечивает увеличение скорости преобразования при сохранении точности преобразования. Устройство содержит АЦП 1 старших разрядов, запоминающий блок 2 старших разрядов, ЦАП 3, корректор 4 кодов, аналоговый вычитатель 5, у-ль 6j АЦП 7 младших разрядов , запоминающий блок 8 младших разрядов. Откорректированные коды старших разрядов поступают в блок 2 и выводятся из него в ЭВМ. Коды младших разрядов записываются и считываются из блока 8. Тактовая частота преобразования устройства равна частоте преобразования используемых АЦП. 1 ил. Выход / старших разряаоб Bjto
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
l (19) (11) А1 (51) 4. Н 04 N 7 00 г
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
® г = » C ty
) ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ н двторСКоию СвиДКтедьСтв (21) 3830245/24-09 (22) 25.12.84 (46) 15.06.87. Бюл. № 22 (72) В.Л. Верман, В.П. Крылов, А.М. Райтаровский и А.Е. Шерстобитов (53) 621.397.7(088 ° 8) (56) Бондаренко Ю.В. и др. Система регистрации и ввода в ЭВМ одномерных изображений слабосветящихся объектов и быстропротекающих процессов.
Автометрия, 1983, № 4.
Бахтаров Г.А. и др. Аналого-цифровые преобразователи. M. Советское радио, 1980, с. 31, рис. 2.4. (54) УСТРОЙСТВО ДЛЯ ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ ПОВТОРЯЮЩИХСЯ АНАЛОГОВЫХ
СИГНАЛОВ (57) Изобретение относится к устройствам ввода и обработки циклически повторяющихся аналоговых сигналов и обеспечивает увеличение скорости преобразования при сохранении точности преобразования. Устройство содержит АЦП 1 старших разрядов, запоминающий блок 2 старших разрядов, ЦАП 3, корректор 4 кодов, аналоговый вычитатель 5, у-ль 6, АЦП 7 младших разрядов, запоминающий блок 8 младших разрядов. Откорректированные коды старших разрядов поступают в блок 2 и выводятся из него в ЭВМ. Коды младших разрядов записываются и считываются из блока 8. Тактовая частота преобразования устройства равна частоте преобразования используемых
АЦП. 1 ил.
1317689
Изобретение относится к устройствам ввода и обработки циклически повторяющихся аналоговых сигналов, например видеосигнала от неподвижного телевизионного изображения. В частности к обработке сигнала, включающего преобразование аналогового изображения в цифровую форму и его запоминание для дальнейшей обработки.
Целью изобретения является увеличение скорости преобразования при сохранении точности преобразования.
На черте>ке представлена структурная электрическая схема предлагаемого устройства для цифрового преобразования повторяющихся аналоговых сигналов.
Устройство содержит аналого-цифровой преобразователь (АЦП) 1 стар>о ших разрядов, запоминающий блок 2 старших разрядов цифроаналоговый преобразователь (ЦАП) 3, корректор
4 кодов, аналоговый вычитатель 5, усилитель 6, аналого-цифровой преобразователь (АЦП) 7 младших разря25 дов, запоминающий блок 8 младших разрядов.
Устройство работает следующим образом.
На вход АЦП 1 поступают повторяю30 щиеся аналоговые сигналы„ например сигналы, соответствующие очередному кадру неподвижного телевизионного изображения. Преобразованный в цифровую форму сигнал записывается в 35 запоминающий блок 2, Во время следующего цикла (кадра) запоминающего блока 2 считывается округленное до старших разрядов значение сигнала предь>дущего цикла, которое поступает на вход ЦАП 3 и па первый вход корректора 4 кодов. Преобразованный в аналоговую форму сигнал предыдущего цикла поступает на второй вход аналогового вычитателя 5„
Одновременно на первый вход аналогового вычитателя 5 поступает сигнал следующего цикла.
Разностный сигнал усиливается уси- 50 лителем 6 и преобразуется в цифровую форму АЦП 7. Коды сигналов старших разрядов и разностногo сигнала поступают на входы корректора 4 кодов, в котором осуществляется их совмещение и корректировка кода старших разрядов, поскольку погрешность преобразования АЦП 1 может исказить выходной код на величину единицы квантования АЦП 1. Если результат преобразования АЦП 1 и 7 представлен в дополнительном коде, то в качестве корректора 4 кодов может быть использован арифметический сумматор.
Откорректированные коды старших разрядов поступают в запоминающий блок 2 и выводятся из него в электронно-вычислительную машину, коды младших разрядов записываются и считываются из запоминающего блока 7.
Запоминающий блок 2 работает в режиме одновременного считывания и записи информации.
Таким образом, разрядность результата оказывается выше разрядности используемых АЦП 1 и 7. Теоретически достигаемая разрядность ранна n =
=т + k — 1, где и — эквивалентное число разрядов результата; m — число разрядов АЦП; k — число разрядов АЦП, В наиболее часто встречающемся случае
m =- к и тогда п = 2m — 1.
Тактовая. частота преобразования устройства равна частоте преобразования используемых аналого-цифровых преобразователей.
Ф о р м у п а и з о б р е т е н и я
Устройство для цифрового преобра1 зования повторящихся аналоговых сигналов, содержащее аналого-цифровой преобразователь старших разрядов, вход которого объединен с первым входом аналогового вычитателя и является входом устройства, цифроаналоговый преобразователь, выход которого подключен к второму входу аналогового вычитателя, и аналого-цифровой преобразователь младших разрядов, отличающее с я тем, что, с целью увеличения скорости преобразования при сохранении точности преобразования, введены запоминающий блок старших разрядов, включенный между выходом аналого-цифрового преобразователя. старших разрядов и входом цифроаналогово;.о преобразователя, усилитель, включенный между выходом аналогового вычитателя и входом аналого-цифрового преобразователя младших разрядов, корректор кодов, перBbiH ВХОД KOTODQi"Î СОЕДИНЕН С ВЫХОДОМ аналого-цифрового преобразователя младших разрядов, второй вход — с первым выходом запоминающего блока старших разрядов, а первый выход — с
1317689
Составитель Т. Афанасьева
Редактор Т. Парфенова Техред В.Кадар Корректор С.Черни
Заказ 2437/56 Тираж 638 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 вторым входом запоминающего блока старших разрядов, второй выход которого является выходом старших разрядов, и запоминающий блок младших разрядов, вход которого подключен к второму выходу корректора кодов, а выход является выходом младших разрядов.