Устройство адресации индикатора

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть исполь15 п зовано для адресации в системах отображения информации. Целью изобретения является расширение функциональных возможностей. Устройство содержит арифметические блоки 1 и 2, счетчики 3-6, блок 7 управления, дешифратор 8 команд, регистр 9 входного слова, знакогенератор 10, блок 11 формирования маркера. Устройство обеспечивает возможность редактирова- Ш1Я и масштабирования отображаемой информации, 2 з.п.ф-лы, 5 ил. оо ю о оо о Фие.7

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1

„„Я0„„1320807 (51) 4 С 06 Р 9/36

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3850657/24-24 (22) 10.!1.84 (46) 30.06.87. Бюл. Р 24 (72) А.Л. Ешуков и М.М, Милюков (53) 681.32 (088.8 ) (56) Авторское свидетельство СССР

Р 875382, кл, G 06 F 9/36, 1980.

Авторское свидетельство СССР

Ф 1005052, кл. G 06 F 9/36, 1981. (54) УСТРОЙСТВО АДРЕСАЦИИ ИНДИКАТОРА (57) Изобретение относится к вычислительной технике и может быть использовано для адресации в системах отображения информации. Целью изобретения является расширение функциональных возможностей. Устройство содержит арифметические блоки 1 и 2, счетчики 3 — 6, блок 7 управления, дешифратор 8 команд, регистр 9 входного слова, знакогенератор 10, блок

11 формирования маркера, Устройство обеспечивает возможность редактирования и масштабирования отображаемой информации. 2 з.п.ф-лы, 5 ил.!

3 0807

Изобретение Относится к вычисл««тельной технике и может быть исг:о.«I— зовано для адресации н системах о;ображения информации коллекгH«.iioI пользования на газоразрядных знакосинтезирующих индикаторах {ÇÑÈ), Цель изобретения — расширение функ— циональных возможностей за счет обеспечения работы устройства в режимах редактирования.

На фиг, l представлена функцио-нальная схема устройства; на фиг. 2— функциональная схема блока управления; на фиг. 3 — алгоритм ра.боты

15 устройства; на фиг, - — алгоритм иормирования маркера; на фиг., 5 — фу«<кциональная схема блока формиров;ния маркера. устройство содержит арифметические блоки 1 и 2, счетчик 3 с-;-арши«» разрядов адреса, счегчик 4 младши«» разрядов адреса. счегчик 5 старших разрядов адреса маркера, счетчик <« младших разрядов адреса маркера, блок 7 управления., дешифратор 8 "o " манд, регистр 9 вход««ого с««онa, знакогенератор 10, блок 1! формирования маркера, информационный нход !2 устройства, выход 13 адреса символа устройства, выход 14 коцл <зимвола устройства, выход !5 готов««ости устройсте«а, Блок управления содержит F»o«пгу.."атор 16, дешифратор 17 команд мacii"лба, дешифратор 18 режима, генератор

19 тактовых импульсов, генератор 20 импульсов маркера, коммутатор 21, триггер 22, одновибратор 23, тр-II ep

24 запуска, элемен«ы И 25-27. эле-мент ИЛИ 28, триггер 29.

Блок формированиs» маркера содержит триггер 30, коммутатор 3 «, элемегт

И 32, элемент ИЛИ 33. Блоки 1 и 2 pca«IF зую « функцию вида АХ+В и могут быть рел— лизовань«, например 11 ia микросхеме

КР 1802ВР2.

Блок формирует адрес oòîopàæaåмой на экране информации пс координате У путем умножения содержимого счетчика 5 старших разрядов маркера на код масштаба и суммирования с

45

50 этим г.роизведением текущего значе«<ия адреса. из счетчика 3 старших paap«вЂ” дов адреса. Блок 2 лнллогич«.о форми-55 рует адрес отображаемой на экране информации по коорди«лте Х, Счет««к

3 старших разрядов лдреса ьь«рабать«вает адрес на «оорди««ате У„Счетч..««

4 .«падших разря,.ов адреса вырабатывает текущий адрес по координате Х, С «етчик 5 с-.арших разрядов адрес« млр«ерл и счетчик б младших разрядоз адреса маркера вырабатывают код

«««лкоместа Iio координатам У и Х соответственно, Вход Хl данных команд является

I«ep««IIì входом блока 7 упранления, вход Х2 — вторым входом, ХЗ вЂ” третьим входом, вход K4 — четвертым вхоIIoIi блока 7 управления, Выход Yl янляе"ся первым выходом блока 7 управления, выход У2 — зторым выходом, ab«:<:oQ Y3 — третьим «««1|ходом, У4 — четвертым выходом блока 7 управпе««ия,. 11ятый выхог, блока 7 является

<ь«ходом 15 устрсйс гва адресации.

Нл фиг. 3 и 4 п7иняты следующие обо.-«««аче««ия: Р— регистр входного

Т с:7ова 9;,. ПП1 К вЂ” вход 12 устройстооа;, 1!1Л- выход лдр-са 13 устройства;

1 1!1 3K! I — вь«ход 4:»ода символа уст-!

«Ойст«за; Сг ст.р, - счетчик старших рл «рядов адреса 3; С". мл,р. — счетч-. к младших разряд зв адреса 4 Cr . 1. стр,р. — счетчи:» 5 старших разрядон маркера," Сг !"!.«ч,р. — счетчик б м7««д«««1их рлзрядон мар«»epa; б 1 — блок

1; б 2 — блок 2, "! отов" — сигнал

1 7 готовности к пр««ему нового кода (выход блока 7 управления); "Ред."рзжим редакт«Ipo«-a«I«IFI; Запрос сигнал У4 (блока 7 управления), поступающий нa блок :; формирования мар«ер"; Останов — игнал Х4 (четвер— гый вход блока 7 у««равления); постуii:Ii «щий с блока 1 <«ормирования маркера «: «блок, уп!7 ав: «ения; KY — «oZf к, . ффициента перес Ie: а счетчика 3

1 т <рших раз!««7««ов a,gpeca; КХ код

«сзффициентa iiåðåñ: ета счетчика 4

f<

»ллдших рлзряцог; л;,реса; Выкл.марк"

; .;; нлп, -Ioc I«

1! формирования ма!««ера (первый ее

11 11

««nI7),", Вь:кл. марк, — внутренний

ci.гнал б::окл ; .:рлвпения с элемента

И 27 нл генерлтор 2Г., КМУ вЂ” код масш"iIáa по коор 7-<нате У, поступаюший от д».шифратора 8 «смл««д (третий егo вы:<«;;) ««л тре7 и1 i вход б«<ока 1 j. ЬЛХ

«оц млсш «ч«ба ло «сорди«-:aòå Х, пос:, у::а«ч«1«и«! с;:- таерт<1го выхода дешифра,. Ора 8 кома««д «ia тре-.ий вход блока

Ко:«,I.ap«. — ло«".. .ческое условие, «ог,.".л «o;«вхо;«но«с> с:«овл является

«.««дск маркера; <;ем,.млсшт. — ЛогичесtS2naO7 жает индицировать мигающий марв кер.

Таким образом предлагаемое устройство позволяет по входному коду вырабатывать адрес каждой точки выводимого ня экран знака, изменять форматы знака путем модификации коэффициентов масштаба КМХ и.КИУ и коэффициентов пересчета КХ, КУ, а также управлять перемеще. «ем маркера в произвольную точку экрана путем изменения содержимого счетчиков

5 и 6 старших и младших разрядов маркера, т.е. устройство кроме функции вывода массивов алфавитно-цифровой информации на экран может работать в режиме редактирования и мас1ятабирования информации.

Р мул аиэобрете

1, Устройстгзо адресации индикато-ра, содержащее регистр входного слова, блок управления, счетчик старших разрядов адреса, счетчик младших разрядов адреся, причем выход регист-ра входного слова подключен к входу запуска блока управления, первый выход управления счетчиком которого подключен к счетному входу счетчика старших разрядов адреса, выход которого подключен к входу старших разрядов адреса блока управления, информационный вход устройства подключен к информационному входу регистра входного слова, второй выход управления счетчиком блока управления подкл1очен к счетному входу счетчика младших разрядов адреса, выход которого подключен к входу младших разрядов адреса блока управления, о т л и ч

ИЛИ, причем вход запуска блока подключен к входу установки в единицу триггера запуска, информационным входам Дешифряторя команд масштаба и деп1ифряторя ре:. .11мя, первый, второй и тре-..-1й;п1форм нн1оннь1е входы первого коммутатора подключены соответствен11о к входам с.,:Iðï:iê и младших раз— рядов ;.„-,рсся блока и к выходу генератОря тактов 1Х импу:Iьсов > Вход ос тяновя бпскя -:,с.,включен к входу останова генcðëòîð I:Iìi.óë "ñîII маркера, вход запуска которого подключен к выходу 11срвс гo ..--..:лементя И, выход пешифратора команд масштаба подк:7ю -:еп к управляющему входу перво;o коммутатора, первый и второй выходы котоРого поДключены к пеРвомУ и ВтоРом.у выходам управления счетчиком блока, третий выход первого коммутатора поцключен к входу установки в ноль первого триггера и к первому входу Втор;

ro элемента И, выход которого подключен к первому входу элемент-: 1 ЛИ, ВыхОД кОтОРОГО подключен к входут у ста

Ковки В нОль триггppcl запуска прямои и инверсный выходы которого подключены соответственно к Выходам запроса маркера и готовности блока, прямой выход триггера запуска подключен к первому входу третьего элемента И,, выход которого подключен к входу одновибратора, выход которого подключен к выхоДу упраВления Дешифрацией команд бло-ка, стробирующему. входу дешифратора команд масштаба и к информационному входу второго коммутатора, первый и второй выходы которого подключены соответственно к второму входу элемента ИЛИ и к входу установки В единицу первого триггера, синхровход и вы". оц которого подключены соответственно к первому выходу генератора импульсов маркера и к вхе:ду запуска генератора тактовьп сов, первый, второй и третий выходы дешифратора режима подклю .ены соответственно к первому управляюще-.у Входу второго коммутатора и, к гходам установки в динипу и в ноль второго тригг ера, выход которого по„-7ключен к второму управляющему входу второго коммутатора и к первому входу первого элемента И, второй вход которого подключен к выходу элемента ИЛИ, второ Выход генератора импульсов маркера подключен к вторым входам второго я третьего элементов И, 3„ Устройство по п. 1, о т л и ч а ю щ е е с я тем, что блок формирования маркера сэдержит триггер, ; r коммутатор, элемент И,. элемент ИЛИ, причем вход выключения маркера блока подключен к первому Входу элемен",а : L!H блока, Выход которого подкУпачен к первому Входу элемента И бло20 „.я, выход которого подключен к выхсду останова блока, вход запроса маркера блока подключен к второму

Входу элемента ИЛИ блока, информационный Вход блока подключен к первому информационному и управляющему вхо.7ам:(оммутаторя блока, синхровходу триггера блока и к второму вхоцу элемента И блока, третий вход которого подключен к инверсному выходу

30 триггера блока, пр мой выход которого подключен к в тор ому информационног" входу коммутатор а блока, выход которого - подключ(н к информационно.::у выходу 6:7ока.

1320807

1 i,?"080

/ Ф,Ф" ::

r r — « / "3 (/ „

« / )!! E/ Ъ с

«.,r f ---- /«// /У

1 Л .. °; /

1 ! 1:

1

",: / «/ // г/ :

f /E / /,ri

;. (!!i / „ (!

/

//-//- /

1:

r ! (I (у

I,r " j!

1 . - Г / «.,:". « /. /," 1 /

1 (E, t

1 1

/ р, . / и ..« //

Г; : ст:,О;.", ::;

/ /

«с

1,;

,Яд

-/ Д, //!

/ /f "oIf«I"/ - - « ,,««

У

- ( /

1 "-,- : „, (, /,;,, !/, / / = П. //. / / /

1, r

I !.r

/-.Ф г 1 (. 1/

i sroeos

1320807

Составитель М, Силин

Редактор И. Касарда Техред H.Глушенко Корректор И. Муска

Заказ 2бб0/52 Тираж б72 Подписное

ВНИИПИ Государственногэ комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д, 4/5

Производственно-полиграфическое прецприя гие, г. Ужгород, ул, Проектная, 4