Преобразователь унитарного кода в двоичный позиционный код

Иллюстрации

Показать все

Реферат

 

Изобретение относится к информационно-измерительной технике и предг назначено для преобразования унитарного кода в двоичный позиционный код. Изобретение позволяет упростить преобг разователь. Преобразование унитарного в двоичный код осуществляется по алгоритму последовательного приближения с представлением результата в последовательной и параллельной формах . Преобразователь содержит регистр 1 сдвига, мультиплексор 2, регистр 3 последовательного приближения, триггер 4 и тактовый генератор 5, выполненный на элементах НЕ 6 и 9, элементах И 7 и 8, резисторах 10-13 и конденсаторах 14 и 15. 2 ил. с & (Л ft.f.. со СЛ VI О Фиг.1

СОЮЗ СОВЕТСНИХ

СО1!ИАЛИСТИЧЕСКИХ

РЕСПУБЛИК д д 4 Н 03 M 7/14

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4034478/24-24 (22) 10.03.86 (46) 23.07.87. Бюл. Ф 27 (71) Институт теплофиэики СО АН СССР и Новосибирский государственный университет им,Ленинского комсомола (72) E.Â.Êîæóõîâà и В.И.Титков (53) 621.398 (088.8) (56) Авторское свидетельство СССР

У 10786 13, кл. Н 03 И 7/02, 1982.

Авторское свидетельство СССР

1t 404078, кл. G 06 F 5/02, 1971.

„„SU„„1325709 А 1 (54) ПРЕОБРАЗОВАТЕЛЬ УНИТАРНОГО

КОДА В ДВОИЧНЫЙ ПОЗИЦИОННЫЙ КОД (57) Изобретение относится к информационно-измерительной технике и предназначено для преобразования унитарного кода в двоичный позиционный код.

Изобретение позволяет упростить преоб-, разователь. Преобразование унитарного в двоичный код осуществляется по алгоритму последовательного приближения с представлением результата в последовательной и параллельной формах. Преобразователь содержит регистр

1 сдвига, мультиплексор 2, регистр 3 последовательного приближения, триггер 4 и тактовый генератор 5, выпол- с

Я ненный на элементах HE 6 и 9, элементах И 7 и 8, резисторах 10-13 и конденсаторах 14 и 15. 2 ил.

С:

1 1325709 2 шие в нулевое состояние). На адресных входах мультиплексора 2 устанавда унитарного кода, и значение этого разряда поступает через мультиплексор 2 на информационный вход ре.гистра 3. В момент t и тактовому импуль1 су г с выхода мультиплексора 2 считывается значение старшего разряда последовательного двоичного результата, а по импульсу в это значение заносится в старший разряд регистра 3 и одновременно его более младший разряд устанавливается в единичное состояние. Таким образом, если значение

16-го разряда унитарного кода равно нулю, .а значит и все более старшие разряды в унитарном коде равны нулю, то на адресных входах мультиплексора

2 формируется двоичный номер 8-ro разряда (01000) или, в противном случае, номер 24-ro разряда унитарного кода (11000), т.е, на адресных входах мультиплексора 2 формируется последовательность номеров коммутируемых разрядов унитарного кода в за- висимости от их значений по алгоритму последовательного приближения.

Зто обеспечивает формирование в моменты t: на выходе мультиплексора 2

1 значений разрядов последовательного двоичного кода, где i=1,2,..., Р, а в момент t — параллельного двоичноР го кода на выходах регистра 3.

Преобразователь 255-вазрялного унитарного кода в 8-разрядный двоичный код реализован на интегральных микросхемах 155 и 531 серий: регистр последовательного приближения типа

К155ИР17, мультиплексор типа К155КП1.

Число внутрисхемных связей не превысило величины триста, а время на получение 8-разрядного двоичного кода в последовательной и параллельной формах составляет 800 нс. формула изобретения

Преобразователь унитарного кода в двоичный поэиционный,код, содержащий первый регистр, информационные входы которого являются информационными входами преобразователя, и тактовый генератор, первый выход которого соединен с тактовым входом второго регистра, отличающийся тем, что, с целью упрощения преобразователя, в

Изобретение относится к информаци- ший разряд в единичное, а все млад-. онно-измерительной технике и предназначено для преобразования унитарного кода в двоичный позиционный код пара- .ливается двоичный номер 16-го разря5 ллельного и последовательного типов.

Цель изобретения — упрощение преобразователя.

На фиг.1 приведена функциональная схема преобразователя; на фиг.2 — вре-1р менные )диаграммы, поясняющие его работу.

Преобразователь содержит первый регистр 1 сдвига, мультиплексор 2, второй регистр 3 последовательного приближения, D — триггер 4 и тактовый генератор 5, выполненный на элементе HE 6, элементах И 7 и 8, элементе HE 9, резисторах 10-13 и конденсаторах 14 и 15.

Устройство работает следующим образом.

Н а входы ре г истр а 1 по с туп ае т (2 -1)-разрядный унитарный код, который заносится в него ло строб-импуль- 25 су а, поступающему на тактовый вход регистра 1 от источника запускающего сигнала. Одновременно, строб-импульсом а триггер 4 устанавливается в единичное состояние и разрешает выработку тактовых импульсов в и r на первом и втором выходах генератора

5, период частоты следования которых равен времени суммарной задержки сигналов в мультиплексоре 2 и регистре

3. По тактовым импульсам на выходе регистра 3 формируется последовательность двоичных чисел, которые одновременно являются адресами разрядов регистра 1. В соответствии с посту- 4< пившим адресом логический сигнал выбранного разряда проходит через мультиплексор 2 на информационный вход регистра 3. Зто позволяет осуществить преобразование входного унитарного 4> (2Р-1)-разрядного кода в двоичный код по алгоритму последовательного приближения за P тактов с представлением результата в последовательной форме на выходе мультиплексора 2 и в параллельной форме на выходах регистра 3.

Временные диаграммы (фиг.2) поясняют работу преобразователя на примере преобразования 31-разрядного унитарного кода в 5-разрядный двоичный код. В момент по тактовому импульсу "в" регистр 3 устанавливается в исходное состояние 10000р (стар4 1 2 Ю а

8 г д сРиа2

Составитель М.Никуленков

Корректор Г.Решетник

Редактор Н.Бобкова Техред И.Попович

Заказ 3125/56 Тираж 901 Подписное

ВНИИПИ Государственного комитета СССР но делам изобретений и открытий

113035, Москва Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, r.Óìãîðîä, ул.Проектная, 4 з 1325709

4 него введены мультиплексор и триггер, входом триггера и является первым выходы первого регистра соединены с управляющим выходом преобразователя, одноименными информационными входами выход триггера соединен с первым вхомультиплексора, выход которого соеди- дом тактового генератора, входом ус.5

l t 11 нен с информационным входом второго тановки в 1 триггера, второи вход регистра и являются первым информаци- тактового генератора и тактовый вход онным выходом преобразователя, пер- первого регистра объединены и являютвые выходы второго регистра соедине- ся первым управляющим входом преобны с одноименными адресными входами 10 разователя, информационный вход и

11 1! мультиплексора и являются вторыми вход установки в 0 триггера объедиинформационными выходами преобразо- нены и являются вторым управляющим вателя второй выход второго регист- входом преобразователя, второй выход

1 ра соединен со своим входом установ- . тактового генератора является вторым ки и исходное состояние, тактовым 15 управляющим выходом преобразователя.