Устройство для регистрации информации
Иллюстрации
Показать всеРеферат
Изобретение относится к накоплению информации. Цель изобретения - снижение погрешности регистрации информации. При обнаружении сбоя информации на соответствующем выходе регистратора 5 формируется импульс, который поступает на вход формирователя 19 импульсов, в результате чего с выходов сдвигающего регистра 12 через блок 16 элементов ИЛИ поступает последовательность импульсов, обеспечивающая обработку сбойных ситуаций Синхронизация блока 4 памяти осуществляется в автоматическом режиме путем выдачи управляющих с гналов на коммутатор 14, блок 13 управления выдает импульс на соответствующий вход блока 11 управления через элемент ИЛИ 10. Устройство позволяет обнаружить и обработать ошибочные участки информации. Дано дписание блоков управления . 2 3. п. ф-лы, 4 ил. (О сл со го ot 00 00 v3
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
„„SU„„1326887 А1 (su 4 G 01 D 9/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Фнг.1
ГОСУДАРСТВЕННЫЙ НОМИТЕ1 СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3972903/24-10 (22) 05.11.85 (46) 30.07.87. Бюл. № 28 (71) Донецкий политехнический институт (72) Б. М. Политыкин, В. Н. Качура, В. Н. Созинов, Д. В. Байда, В. П. Тихоненко, С. М. Биленко и А. П. Ененков (53) 621.317.7 (088.8) (56) Авторское свидетельство СССР № 831103, кл. G 05 D, 1981.
Авторское свидетельство СССР № 920379, кл. G 01 D, 1980. (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ
ИНФОРМАЦИИ (57) Изобретение относится к накоплению информации. Цель изобретения — снижение погрешности регистрации информации. При обнаружении сбоя информации на соответствующем выходе регистратора 5 формируется импульс. который поступает на вход формирователя 19 импульсов, в результате чего с выходов сдвигающего регистра 12 через блок 16 элементов ИЛИ поступает последовательность импульсов, обеспечивающая обработку сбойных ситуаций Синхронизация блока 4 памяти осуществляется в автоматическом режиме путем выдачи управляющих сигналов на коммутатор 14, блок 13 управления выдает импульс на соответствующий вход блока 11 управления через элемент ИЛИ 10. Устройство позволяет обнаружить и обработать ошибочные участки информации. Дано описание блоков управления. 2 з. п. ф-лы, 4 ил.
1326887
Изобретение относится к области накопл (:. н и Я инфоРмации, 3 H ivl (í í о к У ст 1) 0 и с т В 3 м для регистрации информации.
Цель изобретения — — снижение погрешности регистрации информации за счет обнаружения и обработки ошибочных y«acTков информации.
На фиг. 1 изображена функциональная схемcl предлагаемого устройства; на фиг. 2, 3 и 4 -- функциональные схемы первого, третьего и второго блоков управления и врсменныс диаграммы работы устройства.
Ус;"ройство содержит аналого-цифровой преобразователь 1, подключенный входом через первый коммутатор 2 к входным ш-iнам 3 и выходами к входам блока 4 памяти, подсоединенного выходами к информационпь м )ходам регистратора 5, генератор 6
ИМПУЛЬСОВ, СОСДИПСННЫЙ ВЫХОДОМ С ВХОДС v1
3C,:IHT(.. H 7 «3CTOTLvi, Ilo t)!v K) l(.k!HOI ветствуюп(ими выходамн к входам первого блока 8 управления, подсоединенного выу!fP3kI 1HK)LliH vI BXO, La v1 ПЕРВОГО ком мута.гора 2, кнопочную с,ak!LLHK) 9, соединенную одним выходом через элеме:гг
ИЛИ !О с входом второго блока 1! упрапл«ния, по,(ключепного выходами к управля!o-!
LlHv1 !вхо.(ам блока 4 памяти и .регистратора 5, и сдвигающий регистр 12, подсоединенный входом к выходу делителя 7 частоты.
Кроме ТОГО, устройство содержит Tp(.тий блок !3 у!!paaaåíèÿ, второй ко лмутатор 14, псрвь и 15 и второй 6 блоки элемс!Гсов
ИЛИ. э,ц мспт Н1. 17, элемент И 18, фсрмироватсль 19 импульсов и дополнительный элсмс нт ИЛИ 20, причем аналого-цифровой прсобразова.гель l подключен управляю.цим
f3X0LoV: K 0JI kIO. v1, Из f)k>IXO IOB IICI)BOI Î блока 8
1 Г! p(! Вгlс llия. под(.осдИ Н(kf! IOÃO блОKI! pyÞIH H)1 !!ходом к сосдинсIIHB!M между собой уfiplfflляю!нему выходу регистратора 5 Ii б!0KIIру!ош,им вход!Iм второго 11 и третьего !3 б.!оков управления и входу формироватеIH 19 импульсOB, соеди!!енного выходом крез дополнительный эле;iefIT ИЛИ 20 с вхо;loM сдвигающсго регистра 12, подключс!1НОГО ВХОДОМ ЧСРСЗ Г!ОСЛЕДОВ(!ТЕЛЫ 0 СОЕ„,Ипсн!1,!c дополнительный элемент ИЛИ 20 и э,!0)!CHI И 18 с выхочо)1 делителя 7 часто)ы, соединенного соответcrayfoLILH:л выхо L;)i! с входом третьего блока 13 управления, подкг!юченного управляющим входом к управляющему выходу аналого-цифрсвого преобразователя 1, а выходами - — к первым управляюп(им входам второго коммутатора 14.
Второй коммутатор 14 подсоединен вторыми управляющими входами к выходам первого блока 8 управления и вк !lose! входами между выходами аналого-цифрового преобразователя 1, а выходами (через первый блок 15 элементов ИЛИ) -- между входами блока 4 памяти, подключенного соответствующими управля!ощими входами к соответствую!цим управляк)п)им входам рсгисгратора 5, а через соответствующие элементы ИЛИ второго блока 16 эле!лентов ИЛИ вЂ” к выходам первых разрядов сдвигающего регистра 12, соединенного выходом последнего разряда через элемент HE 17 с одним из входов элемента И 18. Соответствующие входы элементов ИЛИ второго блока 16 элементов
ИЛИ подключены к одним выходам кнопочной станции 9, подсоединенной другими выходами к соответствующим входам элементов ИЛИ первого блока 1" элементов ИЛИ.
При этом второй блок 11 управления соединен соответствующими входами и выходами с соответствующими выходами и входами регистратора 5 и блока 4 памяти и подключен управ 111K)LLLHM входом через элемент к дикому На ы д TpeTbel.o бл ка 13 управления.
Кроме тогс, первый 18 и третий 13 бло:H управлеi!Hя содержат первый 21 и BTOрой 22 элем= и,û НЕ, и ðâûé 23 и второй 24 эг!см(нты И, первый 25 и второй 26 элементы
20 И.1И и сдBHrafощий регистр 27, подключен-! ь1й выходами разрядов к входам второго
-))ic÷cHт3 ИЛИ 26, 3 входом через первый
"4!сме!LT ИЛИ 25 — к выходам первого 23 и второго 24 элемснгс)в И, !!одсоединенных
25 первыми входами к выходу первого элемента
Н1=, 21, вход которого является блокирующим входом блока 8 или 13 управления, а второй !!ход первого элемен:a И 23 соединен с выХОдО v! ГОСЛСд НЕГO pаэряда СдВИГаЮщСГО регистра 27 через второй элемент HE 22, причем третий вход первого элемента И 23 и второй вход второго элемента И 24 явля-!
От()! входами первого и третьего блоков 8 и .3 yправления, выходами которых являютсl! выход второго элемента ИЛИ 26 и выходы разрядов сдвига(още10 регистра 27.
Кроме того, второй блок 11 управления сдержит элемент H1-. 28, вход которого яв0 I0KHpyIOLLLH v! BXO7OIVI BTOpOI O б 10ка 11 управления, первый 29 и второй 30 элементы И, подклю;енные первыми входами к выходу элемента HF. ?8, элемент 31
40 з.дсржки и первый формирователь 32 импул bcoa соеди нен нь;й входом через элемент 31 задержки с выходом первого элемента И 29. Второй блок 11 управления
T;I K)Ke содержит второй форм и рователь 33 импульсов; соединенный входом с выходом
H)îpîãî элсме)па И 30, причем вторые входы !!ср«01. 29 и BTopof0 30 элементов И являются нходамн второгo б.цика 11 управления, a:выходы первого 32 и второго 33 формирователей импульсов являются выходами второго блоки 11 управлсния.
Устройство работает следующим образом.
Лн(!г!Огов(!я пнфор лация гоступает с входных !LIHH 3 на входы первого коммуI3r0pa 2, который (в зависимости от кода на управляк)1цем входе с выходов первого блока 8 управления! подключает на вход аналого-цифрового преобразователя соотВстствм!О!пи и ин(рор ма!.,ион ныи ка нал (фиг. 4b). Н3 управляющий вход аналого132б88(з цифрОВОГО преобразОВателя Hocryi!BCT с первого блока 8 управления сигнал «Н333ло преобразования», а информация с выходов аналого-цифрового преобразователя 1 (фиг. 4Д! — 4Д!2) поступает Н3 входы Второго коммутатора 14, причем на унравля!ощий вход третьего блока 13 управления поступает сигнал «Конец преобразования» (фиг. 4Е) . Синхронизирующие импульсы (фиг. 43) синхронизируют третий блок 13 управления, на выходах которого формируются импульсы коммутации тетрад цифрового кода и кода номера канала (фиг. 4Д-Д12 и фиг. 4Г! — Г2) . Сигналы с выходов второго коммутатора 14 в зависимости от сигналов кнопочной станции 9 в ручном режиме коммутируются на входы блока 4 памяти первым блоком 15 элементов ИЛИ. По мере Hahoiiления блока инфÎрмацией зàданHÎH Величины информация передается в ре. ис Гратор 5. При обнаружении сбоя информации на соответствующем выходе ре"HCTpaTOp3 5 формируется импульс, который поступает на вход формирователя 19 импульсов, в результате чего с выходов сдвигающсго регистра 12 через второй блок 18 элементов
ИЛИ поступает последовательность импул»сов, обеспечивающая обработку сбоиных ситуаций. В ручном режиме такая обработка осуществляется при помощи кнопочной станции 9. Кроме того, импульс о наличии сбоя информации блокирует работу первого 8. второго 11 и третьего 13 блоков управления, причем импульсы с выхода генератора 6 импульсов, поделенных делителем 7 частоты. синхронизируют работу сдвигаю пего регистра 12 через элемент И 18 и допол !иге. ьный элемент ИЛИ 20, а также синхронизируют работу первого блока 8 управления (ф!(г. 4Ъ) в зависимости от динамических свойств oF>,екта и третьего блока 13 управления (фиi.,
Синхронизация блока 4 памяти осуществляется следующим образом. В BBTOматHческом режиме при выдаче управля)ощих си!.— налов на второй коммутатор 14 третий блок
13 управления выдает импульс на соответствующий вход второго блока 1 управления через элемент ИЛИ 10. В ручном режиме управление осуществляется через элемент
ИЛИ 10 от кнопочной станции 9. В результате этого второй блок 11 управления вырабатывает стробирующий импульс (фиг. 4Л)) для записи тетрады в блок 4 памяти. По мере накопления информации заданного объема во второй блок 1 1 управления поступает импульс (фиг: 4Н), который преобразуется в сигнал «Считывание блока» и выдается в блок 4 памяти и регистратор 5.
Первый блок 8 управления работает следующим образом. В исходном состоянии «1» записана в последнем разряде сдвигающего регистра 27, а синхронизирующий вход его заблокирован через элемент НЕ 22 и элемент
И 23. В отсутствие сбоя импульс с выхода элемента И 24 через элемент ИЛИ 25 запиchiB3cT «! >> E3 исРВЫЙ !раз!)ЯД. 1PH BTQM нРОисХОДИТ ДИ.1ЬНСЙ Иlсе ((1 >> ПО РВЗРЯД3 М СДВИГ310:цего регистр; 2, 10 х)омента, когда cHffx70импульсы заб.п кируются на нервом элеi:cHTC И 23.
Второй блок 11 управления работает сле. . и!цим образом. В отсутствие сбоя инфор..!ации сигналы е выходов элементов И 29 и 30 поступают иа Входы формирователей 32 и 33 их:пульсо !.
Третий 6,"ок 13 уп равления работает аналогично предыду и(ех!у.
В слл) )чае 063;Ipó)I åíHEI сбоя информации сдвигак;щий регистр !2 переводится в состояние «!» В н«pi!Oxi разряде. При этом синхронизирующне импульсы с выхода элемента И 18 через,!oii01HHTcльный элемент
i ! . 1; <,: сдн:I Г;! K)T <. >,10 xi 0»I OHT . 6. IÎKH роВа!!Ня с „:. ЗиГВ !е )c; -., 1е)lент H} i . В !)Сзм. 1ь, «ТЕ;: ° 1() I- .<1 )?? ??(??<)?? ?? 1bi! f 310il!o???? i)(.????(??,.)3 " (()!)". 1) ???????? ????)1 ?? ?? (?? ??(????????>>, «Бл )к наз;!.1» !! «Ь.10к пробелов», что обес-!!Счиви(т В c,г.:I: ; <н)нарх женин сппсВ ин()ОР)! (I Ц
".!ii!! :! )()()(.!. 3:lcсто 06(!1floii HI!(!)()p25 (>(ч) ч(< .:;1 и;1(>!?/?(Те)(и.ч (Т<РО)l(. ВО . 1ГIЯ PC! ИСТР-1113È HH(ôOP!
))Д)1И., СГ) )С 1? H(3 li, Е (1 Н<1, !ОГО- IEÈ(!) POBOII П !)(()О:)<)ЗО <И)Т(.: 1>, .1,, I !0
< Х!) 13 II< (B!О. О КОМ ММТВТОР<1, 1 НОПОЧНУЮ
С1") <1Ц;!К). СОЕ,!!ifi .(У!О ОДНИ <1 ВЫХОДОМ ЧЕРЕЗ .=,; (. .. . 1 ! f, i . В х.) () 1 ВТОРОГО О. 10 к<1 У H P3 B. lC Il Hi, li!i,, HГИ!ОЧ < ИО! 0 ВЫХОД3 М И H IIP3 B,1ß40 IOH I H.
1 ((В И Га IОIЦИ i . !" i H СТР, !IОДСОЕ,! Ii !i(Н Н Ы и В\О-!
ОМ К ИЫХО1) ДЕЛИТСЛЯ !1)СТ(?т!.1, ОтЛиЧаЮ(и()е:..; те.",, i! 0, . !I(x ь!О снижения погрешности регистрации информации за счет обнаружения и обработки Oil!360lx участков информации, В llc! ) ВведеHhl третий блок управления, Втор()и коммутатор. первый и второй 6, 0: H элементов ИЛИ, элемент
КЕ, элемент 11, формирователь импульсов и донo, ни-ел)и!ый элемент ИЛИ, причем
5 Q 3 I! <Т 1 .> ..) . I: I () р О Б 0 I! Н p (. . О 0 p I зо В T (. 1 Ь Н 0 д к 1 ЮЧСИ ) P3В iH)olll!IМ ВХОДОМ К ОДHOМ < li3 ВЫ
;о:;()Ii е;1:<Ого 6.1ока управлсги!я, подсоеди-!
Н(ННО! О 6.1ОНИНМ!O!IIII»f ВХОДОМ к СОС1ИИВHHhlM между собой управляющему выходу pcãHc1рат()ра H 6.1окирх ющим Входам второго и
55 ТРЕТЬ(гГО бЛОКОВ УПРаВЛЕНИЯ И ВХО EV фОРXI!I,)0В3ТЕЛЯ ИМНУЛЬСOB, СОЕДИНЕН!НОГO BhlXOдом через донол иггельный элемент ИЛИ
С ВХОДОМ СДВИ ГНИ)Н(ЕГО !)РГИ(TP3, НОДКЛК)1326887 ченного входом через последовательно соединенные дополнительный элемент ИЛИ и элемент И с выходом делителя частоты, соединенного соответствук>щим выходом с входом третьего блока управления, подключенного управляющим входом к управляющему выходу аналого-цифрового преобразователя, выходами — к первым управляющим входам второго коммутатора, подсоединенного вторыми управляющими входами к выходам первого блока управления и включенного входами между выходами аналогоцифрового преобразователя и выходами через первый блок элементов ИЛИ между выходами блока памяти, подключенного соответствующими управляющими входами к соответствующим управляющим входам регистратора и через соответствующие элементы ИЛИ второго блока элементов ИЛИ к выходам первых разрядов сдвигающего регистра, соединенного выходом последего разряда через элемент HE с одним из входов элемента И, а элементы ИЛИ второго блока элементов ИЛИ подключены соответствующими входами к одним выходам кнопочной станции, подсоединенной другими выходами к соответствующим входам элементов ИЛИ первого блока элементов ИЛИ, при этом второй блок управления соединен соответствующими выходами и входами с соответствующими входами и выходами регистратора и блока памяти и подключен управляющим входом через элемент ИЛИ к одному из выходов третьего блока управления.
2. Устройство по п. 1, отличающееся тем, что каждый из первого и третьего блоков управления содержит первый и второй элементы НЕ, первый и второй элементы И, первый и ьторой элементы.ИЛИ и сдвигающий регистр, подключенный выходами разрядов к входам второго элемента ИЛИ и входом через первый элемент ИЛИ к выходам первого и второго элементов И, подсоединенных первыми входами к выходу первого элемента НЕ, вход которого является блокирующим входом блока управления, 10 а второй вход первого элемента И соединен с выходом последнего разряда сдвигающего регистра через второй элемент НЕ, причем третий вход первого элемента И и второй вход второго элемента И являются входами первого и третьего блоков управления, выходами которых являются выход второго элемента ИЛИ и выходы разрядов сдвигающего регистра.
3. Устройство по п. 1, отличающееся тем, что второй блок управления содержит элемент НЕ, вход которого является блокирующим входом второго блока управления, первый и второй элементы И, подключенные первыми входами к выходу элемента НЕ, элемент задержки и первый формирователь
25 импульсов, соединенный входом через элемент задержки с выходом первого элемента
И, и второй формирователь импульсов, соединенный входом с выxoäîì второго элемента И, причем вторые входы первого и второго элементов И являются входами второго блока управления, а выходы первого и второго формирователей импульсов являются выходами второго блока управления.
1326887 1 1 9
Е
3 к к„
Л б
И
Составитель В. Д обровольский
Редактор А. Ревин Техред И. Верес Корректор Л. Пилипенко
Заказ 3270/35 Тираж 693 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4 5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4