Устройство для детектирования манипулированных по частоте и фазе сигналов воспроизведения цифровой магнитной записи
Иллюстрации
Показать всеРеферат
Изобретение относится к накоплению информации. Цель изобретения - Снижение погрешности результата детектирования за счет уменьшения влияния модуляции по фазе маркерных признаков. На информационньй вход блока 38 памяти поступают с выхода коммутатора 35 разряды информациис замещенными информационными символами , на первый адресный вход - код адресов записи с выхода счетчика 23, на второй - код адресов записи с выхода комментатора 36, на синхронизирующий вход - импульсы с выхода мультивибратора 21. Блок 38 памяти осуществляет задержку информации. Импульсами мультивибратора 21 в маркерной зоне производится запись вычисленного блоком 37 вычитания кода разности в ячейки блока 38 памяти, адреса которых задаются кодом с выхода регистра 34. Кодом с выхода счетчика 24 задаются адреса ячебк блока 38 памяти, из которых синхроимпульсами происходит считывание кода разности в триггер 29. На шину 40 поступают разряды информации, в которых отсутствует погрешность. На шину 39 поступают синхроимпульсы, а на шину 41 - маркерные импульсы.1 ип.
СОЮЗ СОНЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУЬЛИН (5D 4 G 11 В 20/08, 20/10
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н A BTOPCHOMY СВИДЕТЕЛЬСТВУ
БИПЛАН.» ; .
ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (2 1 ) 4021352/24-10: (22) 21.02.86 (46) 30.07.87. Бюл. В 28 (72) А.Г.Солошенко и А.Н.Дебальчук
{53) 534.852(088.8) (56) Авторское свидетельство СССР
У 1195376, кл, G 11 В 5/02, 1985. (54) УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ
МАНИПУЛИРОВАННЫХ ПО ЧАСТОТЕ И ФАЗЕ
СИГНАЛОВ ВОСПРОИЗВЕДЕНИЯ ЦИФРОВОЙ
МАГНИТНОЙ ЗАПИСИ (57) Изобретение относится к накоплению информации. Цель изобретенияснижение погрешности результата детектирования за счет уменьшения влияния модуляции по фазе маркерных признаков. На информационный вход блока 38 памяти поступают с выхода коммутатора 35 разряды информациис замещенными информационными симво„„SU1 .13271 2 А1 лами, на первый адресный вход - код адресов записи с выхода счетчика 23, на второй — код адресов записи с выхода коммутатора 36, на синхронизирующий вход — импульсы с выхода мультивибратора 21. Блок 38 памяти осуществляет задержку информации, Импульсами мультивибратора 21 в маркерной зоне производится запись вычисленного блоком 37 вычитания кода разности в ячейки блока 38 памяти, адреса которых задаются кодом с выхода регистра 34. Кодом с выхода счетчика 24 задаются адреса ячеек блока 38 памяти, из которых синхроимпульсами происходит считывание кода разности в триггер 29. На шину
40 поступают разряды информации, в которых отсутствует погрешность. На шину 39 поступают синхроимпульсы, а на шину 41 — маркерные импульсы.1 ип.
1 13271
Изобретение относится к накоплению информации, а именно к устройствам для детектирования манипулированных по частоте и фазе сигналов вос5 произведения цифровой магнитной записи, Целью изобретения является снижение погрешности результата детектирования за счет уменьшения влияния модуляции по фазе маркерных признаков.
На чертеже приведена функциональная схема устройства.
Устрой ство для де тек тиров ан ия манипулированных по частоте и фазе сигналов воспроизведения цифровой магнитной записи содержит блок 1 воспроизведения, подключенный .через формирователь 2 импульсов по экстрему-2п мам к первым входам первого элемента
И 3 и первого триггера 4 и через формирователь 5 импульсов по уровням к вторым входам первого элемента И 3 и первого триггера 4, подключенного выходом к первому входу второго триггера 6, подсоединенного вторым входом к выходу дешифратора 7. Последний соединен входом через первый счетчик 8 импульсов с выходом генератора 30
9 импульсов. Второй тригвер 6 подключен вторым входом к соединенным между собой первым входам первого, второго и третьего счетных триггеров 10, 11 и 12 и третьего и четвертого триггеров35
13 и 14 и посоединен выходом к первому входу второго элемента И 15, соединенного вторым входом с выходом третьего триггера 13, подключенного вторым входом к выходу второго счет- 40 ного триггера 11, третьим входом с соединенными между собой выходом перBoro элемента И 3, вторым входом второго счетного триггера 11, управляющим входом первого счетного триг- 45 гера 10 и первым входом третьего элемента И 16, подсоединенного вторым входом к соединенным между собой выходу первого счетного триггера 10 и первому входу четвертого элемента
И 17. Четвертый элемент И 17 подключен вторым входом к соединенным межцу собой выходу второго элемента
И 15, второму входу третьего счетного триггера 12, соединенного выходом с вторым входом четвертого триггера
14, и первому входу пятого элемента
И 18, подсоединенного вторым входом к выходу четвертого триггера 14 и выходом — к второму входу первого счетного триггера 10.
Кроме того, устройство для детектирования манипулированных по частоте и фазе сигналов воспроизвецения цифровой магнитной записи содержит первый, второй и третий ждущий мультивибраторы 19, 20 и 21, шестой элемент И 22, второй и третий счетчики 23 и 24 импульсов, элемент 25 задержки, пятый, шестой, седьмой и восьмой триггеры 26-29, первый и второй регистры 30 и 31 сдвига, первый и второй элементы ИЛИ 32 и 33, параллеJTbHbIH регистр 34, первый и B îðîé коммутаторы 35 и 36, блок 37 вычитания и блок 38 памяти, причем первый ждущий мультивибратор 19 подключен входом к выходу первого счетного триггера 10 и выходом к первым входам пятого триггсра 26, соединенного вторым входом с выходом третьего элемента И 16, шестого триггера 27, соединенного вторым входом с выходом седьмого триггера 28, соединенного вторым входом с выходом четвертого эле- мента И 17, первого регистра 30 сдвига, соединенного вторым входом с выходом пятого триггера 26, второго регистра 3 1 сдвига, соeäèíåííoão вторым входом с выходом шестого триггера 27, второго счетчика 23 импульсов, соединенного вторым входом с выходом шестого элемента И 22, восьмого триггера 29, -параллельного регистра 34. Первыи ждущий мультивибратор соединен также выходом с первой из выходных шин 39 и входом второго ждущего мультивибратора 20, подсоединенного выходом к соединенным между собой первым входом шестого элемента
И 22, соединенного вторым входом с первым выходом второго регистра 31 сдвига, второго элемента ИЛИ 33 и к входу элемента 25 задержки, подключенного выходом к ссединенным между собой второму входу второго элемента
ИЛИ 33, соединенного выходом через третий ждущий мультивибратор 21 с первым входом блока 38 памяти, и к первому входу второго коммутатора.
36, соединенного вторым входом с выходом первого элемента ИЛИ 32, третьим входом .через третий счетчик 24 импульсов с первым выходом второго счетчика 23 импульсов и с вторым входом параллельного регистра 34, четвертым входом с выходом параллель7172
55 з 132 ного регистра 34 и с первым входом блока 37 вычитания, соединенного вторым входом с выходом третьего счетчика 24 импульсов. Второй коммутатор 36 подключен выходом к второму входу блока 38 памяти, подсое диненного третьим входом к второму выходу второго счетчика 23 импульсов, выходом к второму входу восьмого тригге ра 29,соединенного выходом с второй из выходных.шин 40 и четвертым входом к выходу первого коммутатора
35, подключенного первым входом к выходу блока 37 вычитания, вторым входом к выходу первого регистра 30 сдвига, третьим входом к выходу шестого триггера 27 и первому входу первого элемента ИЛИ 32 и четвертым входом к второму выходу второго регистра 31 сдвига, второму входу первого элемента ИЛИ 32, третьему входу параллельного регистра 34 и к третьей выходной шине 41.
Предлагаемое устройство работает следующим образом.
Блок 1 воспроизведения осуществляет воспроизведение, усиление и фильтрацию сигнала, содержащего маркеры, в периоде следования которых заключена информация о значении двух информационных символов в маркерной ,.зоне. Формирователи 2 и 5 импульсов формируют импульсные последовательнос ти по эксремумам и по уровням воспроизводимого сигнала. Синхросигнал с выхода первого счетного триггера 10 поступает на вход мультивибратора 19, который формирует синхроимпульсы, соответствующие одноименным перепадам сигнала. Импульсы информационных
"1" с выхода элемента И 16 устанавливают высокий потенциал на выходе триггера 26, который сохраняет на выходе высокий потенциал до тех пор, пока синхроимпульс с выхода мультивибратора 19 не установит низкий потенциал на выходе триггера 26, Сигнал с выхода триггера 26 по каждому синхроимпульсу запоминается на первом и задерживается на втором разрезе первого регистра 30 сдвига. В результате на выходе регистра 30 сдвига формируются разряды цифровой информации,: соответствующие информационным "0" и "1", синхронные с синхроимпульсами с выхода мультивибратора 19. Импульсы маркеров с выхода элемента И 17, устанавливают высокий потенциал на выходе триггера 28. Триггер 28 ñîõðàняет на выходе высокий потенциал до тех пор, пока первый синхроимпульс с выхода мультивибратора 19 не уста5 новит низкий потенциал на выходе триггера 28, который по каждому синхроимпульсу запоминается на триггере
27. В результате на выходе триггера
27 формируются импульсы маркеров, длительностью в один разряд информации, синхронные с синхроимпульсами.
Импульсы маркеров по каждому синхроичпульсу дважды задерживаются вторым регистром 31 сдвига.
Одновременно по каждому синхроимпульсу мультивибратор 20 формирует стробирующие импульсы, которые поступают на один из входов элемента
И 22. На другой вход элемента И 22 поступают с второго выхода второго регистра 31 сдвига задержанные импульсы маркеров, В момент совпадения этих импульсов на выходе элемента
25 И 22 формируются импульсы, которые устанавливают счетчик 23 импульсов в нулевое состояние. Счетчик 23 импульсов подсчетом синхроимпульсов формирует параллельный код адресов записи, поступающий на адресный вход блока 38 памяти. Счетчик 23 импульсов также управляет третьим счетчиком 24 импульсов, емкость которого равна "4". Счетчик 24 импульсов фор35 мирует параллельный двухразрядный код, который в момент поступления на управляющий вход параллельного регистра 34 задержанного маркерного импульса с выхода регистра 31 сдви40 га запоминается синхроимпульсом в параллельном регистре 34. Код с выхода регистра 34 поступает на один вход блока 37 вычитания, на другой вход которого поступает код с выхода счетчика 24 импульсов. В результате с выхода блока 37 вычитания параллельный двухразрядный код, принимающий в зависимости от периода следования маркеров значения "00", "01", "10", "11", поступает на один информационный вход первого коммутатора 35.
Коммутатор 35 в момент поступления на его управляющие входы импульсов маркеров с выходов триггера 27 и второго регистра 31 сдвига осуществляет замещение в информации, поступающей на его другой информационный вход с выхода первого регистра 30 сдвига, двух информационных символов в зави5 13271 симости ат значения "ОО", "01", "10", "11" кода на выходе блока 37 вычитания.
Одновременно параллельные,цвухразрядные коды с выходов счетчика 24 ж пульсов и регистра 34 поступают на информационные входы второго коммутатора 36. На один управляющий вход коммутатора 36 с выхода первого элемента ИЛИ 32 поступает импульс, формируемый в результате суммирования импульсов маркеров с выхода триггера 27 и второго выхода второго регистра 31 сдвига. На другой управляющий вход коммутатора 36 поступают стробирующие импульсы с выхода мультивибратора 20, задержанные элементом 25 задержки (параметры его выбраны такими, что импульсы с его выхода не перекрываются по длительности с импульсами мультивибратара
20). При отсутствии на. первом управляющем входе коммутатора 36 импульсов с выхода элемента ИЛИ 32 к втаР5 рому адресному входу- блока 38 памяти через коммутатор 36 подключается выход регистра 34. При наличчи на первом управляющем входе коммутатора 36 импульсов с выхода элемента
ИЛИ 32 на время импульса с выхода элемента 25 задержки 36 к второму адресному входу блока 38 памяти че-рез коммутатор 36 подключается выход счетчика 24 импульсов.
Одновременно на элементе ИЛИ 33 суммируются импульсы с выходов мультивибратора 20 и элемента 25 задержки, которые затем поступают на вход мультивибратора 21, который формиру-,10 ет короткие импульсы, расположенные внутри импульсов с выхода элемента
ИЛИ 33„
Таким образом, на информационный вход блока 38 памяти поступают с вы хода коммутатора 35 разряды информации с замещенными информационными символами, на первый адресный вход— код адресов записи с выхода счетчика 23, на второй адресный вход — код адресов записи с выхода коммутатора
36, на синхронизирующий вход — импульсы с выхода мультивибратора 21.
Блок 38 памяти осуществляет задерж-ку информации. Иммульсами мультивибратора 21 в маркерной зоне производится запись вычисленного блоком 37 вычитания кода разности в ячейки блока 38 памяти, адреса которых задаются кодом с. выхода регистра 34.
1(адом с выхода счетчика 24 задаются адреса ячеек блока 38 памяти, из которых синхроимпульсами происходит считывание кода разности в восьмой триггер 29, Б результате на шину 40 поступают разряды информации, в которых отсутствует погрешность, вызванная мацуляцией периода следования маркерных признаков. На шину 39 поступают синхроимпульсы, а на шину
41 маркерные импульсы., Формула изобретения
Устройство для детектирования манипулированных,по частоте и фазе сигналов воспроизведения цифровой магндтнсй записи, содержащее блок воспроизведения, подключенный выходом через формирователь импульсов па экстремумам к первым входам первого элемента И и первого триггера и через формирователь импульсов по уровням к вторым входам первого элемента И и первого триггера, подключенного выходом к первому входу второго триггера, подсоединенного вторым входом к выходу дешифратора, соединенного входом через первый счетчик .импульсов с выходом генератора импульсов, и к ссециненным между собой первым входам первого, второго и третьего счетных триггеров и третьего и четвертого триггеров и подсоединенного выходом к первому входу второго элемента И, соединенного вторым входом с выходом третьего триггера, подключенного вторым входом к выходу второго счетного триггера, третьим входом с соединенными между собой выходом первого элемента И, вторым входом второго счетного триггера, управляющим входом первого счетчика импульсов и первым входом третьего элемента И, подсоединенного вторым входом к соединенным между собой выходу первого счетного триггера и первому входу четвертого элемента И, поцключенного вторым входом к соединенным между собой выходу второго элемента И, второму входу третьего счетного триггера, соединен-, ного выходом с вторым входом четвертого триггера, и первому входу пято- . го элемента И, подсоединенного вторым входом к выходу четвертого триггера и выходом — к второму входу первого счетного триггера, и выходныешины, отлич ающееся тем, что, с целью снижения погрешности результата детектирования за счет уменьшения влияния модуляции по фазе маркерных признаков, в него введены первый, второй и третий ждущие мультивибраторы, шестой элемент
И, второй и третий счетчики импульсов, элемент задержки, пятый, шестой, седьмой и восьмой-триггеры, первый и второй регистры сдвига, первый и второй элементы ИЛИ, параллельный регистр, первый и второй коммутаторы, блок вычитания и блок памяти, причем первый ждущий мультивибратор подключен входом к выходу первого счетного триггера и выходом к первым входам пятого триггера, соединенного вторым входом с выходом третьего элемента И, шестого тригге,ра, соединенного вторым входом с выходом седьмого триггера, седьмого триггера, соединенного вторым входом с выходом четвертого элемента. И, первого регистра сдвига, соединенного вторым входом с выходом пятого триггера, второго регистра сдвига, соединенного вторым входом с выходом шестого триггера, второго счетчика импульсов, соединенного вторым входом с выходом шестого элемента И, восьмого триггера параллельного регистра, и подключен к первой из выходных шин и входу второго ждущего мультивибратора, подсоединенного выходом к соединенным между собой первым входам шестого элемейта И, сое27172 8 диненного вторым входом с первым выходом второго регистра сдвига, второго элемента ИЛИ и к входу элемента заде1»кки, подключенного выходом к соединенным между собой второму входу второго элемента ИЛИ, соединенного выходом через третий ждущий мультивибратор с первым входом блока памяти, и к первому входу второго коммутатора, соединенного вторым входом с выходом первого элемента
ИЛИ, третьим входом через третий счетчик импульсов с первым выходом второго счетчика импульсов и с вторым входом параллельного регистра, четвертым входом с выходом параллельного регистра и с первым входом блока вычитания, соединенного вторым входом с выходом третьего. счетчика им;
gp пульсов, и выходом подключенного к второму входу блока памяти, подсоединенного третыпч входом к второму выходу второго счетчика импульсов, выходом к второму входу восьмого триг25 гера, соединенного выходом с второй из выходных шин, и четвертым входом к выходу первого коммутатора, подключенного первым входом к выходу блока вычитания, вторым входом к вы30,ходу первого регистра сдвига, третьим входом к выходу шестого триггера и первому входу первого элемента ИЛИ и четвертым входом к второму выходу второго регистра сдвига, второму
З5 входу первого элемента ИЛИ, третьему входу параллельного регистра и к третьей выходной шине.
1327)72
Составитель В.Добровольский
Техред Л.Олийнык Корректор Л.Пилипенко
Редактор Л.Повхан
Тираж 589 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 3404/49
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4