Устройство для приема дискретной информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике радиосвязи и повышает достоверность приема. Устр-во содержит генератор 1 прямоугольных импульсов, радиоприемный бункер 2, счетчик 3, дешифратор 5, инверторы 9 и 11, регистры 10 и 14 сдвига, блоки 12 и 15 считывания, формирователи 13 и 16 интервалов, блоки 17, 18, 20 памяти, эл-т И 19 и ключ 21. В устр-во введены блок 4 переключения режимов и анализатор 6 элементарных посьток. 1 з.п. ф-лы, 2 ил. СП со IvD

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

А1 (19) (И) (5!) 4

17 16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

«

«

1,р I,. «-ç

1 н « д

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4032364/24-09 (22) 06.03,86 (46) 30.07.87. Бюл. ¹ 28 (72) В.А.Журкин, В.Д.Кузменко, В.С.Любимов, Б.Н.Сидненко и,А.Д. Сабитов (53) 621. 394. 62 (088. 8) (56) Авторское свидетельство СССР № 725538, кл. Н 04 В 1/ 10, 1978. (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНОЙ ИНФОРИАЦИИ (57) Изобретение относится к технике радиосвязи и повышает достоверность приема. Устр-во содержит генератор 1 прямоугольных импульсов, радиоприемный бункер 2, счетчик 3, дешифратор 5, инверторы 9 и 11, регистры 10 и 14 сдвига, блоки 12 и 15 считывания, формирователи 13 и 16 интервалов, блоки 17, 18, 20 памяти, эл-т И 19 и ключ 21. В устр-во введены блок 4 переключения режимов и анализатор 6 элементарных посылок.

1 з.п. ф-лы, 2 ил.

1327310

Изобретение относится к технике радиосвязи и может использоваться в радиоприемниках, имеющих несколько режимов приема дискретной информации.

Цель изобретения — повышение достоверности приема.

На фиг. 1 представлена структурная электрическая схема предложенного устройства; на фиг. 2 — эпюры напряжений, поясняющие его работу.

Устройство для приема дискретной информации содержит генератор 1 прямоугольных импульсов, радиоприемный блок 2, счетчик 3, блок 4 переключения режимов, дешифратор 5, анализатор 6 элементарных посылок, состоящий из первого инвертора 7, элемента ИЛИ 8, второй инвертор 9, первый регистр сдвига 10, третий инвертор 11, первый блок 12 считывания, первыи формирователь 13 интервалов, второй регистр сдвига 14, второй блок 15 считывания, второй формирователь 16 интервалов, первый и второй блоки памяти 17 и 18, элемент И 19, третий блок памяти 20 и ключ 21.

Устроиство работает следующим образом.

На передающем конце (не показанном на фиг. 1) радиолинии информационный сигнал, состоящий из совокупности одиночных, двойных, тройных и других импульсов, как результат физической реализации двоичной кодовой последовательности, поступает в передающее устройство, преобразуется в высокочастотный дискретный сигнал и излучается в пространство. В момент начала приема дискретной информации радиоприемный блок 2 находится в режиме, обеспечивающем прием при наи- худших условиях передачи и параметрах излученного сигнала. Для установления оптимального режима работы радиоприемного блока 2 информация с его выхода в виде элементарных посылок (прямоугольных импульсов) поступает на оконечную аппаратуру (не показанную на фиг.1), счетчик 3 и анализатор 6 элементарных посылок. При этом, генератор 1 прямоугольных импульсов тактирует работу анализатора 6 элементарных посылок. Длительность тактового импульса может быть вдвое или иное кратное число раз меньше длительности элементарной посылки для режима с наибольшей скоростью передачи информации. Чтобы устранить оптимальный режим работы радиоприемного блока 2, необходимо определить длительность наименьшего, т,е, одиночного импульса, иными сло5 вами, минимального из принимаемых.

Для этого используется анализатор 6 элементарных посылок со второго информационного входа которого, подключенного к выходу радиоприемного блока 2, принимаемые импульсы подаются на первый регистр сдвига 10 для анализа и на третий инвертор 11 для инвертирования пауз с целью сокращения интервала анализа в случае передачи информации с активной паузой. Таким образом, анализатор 6 элементарных посылок производит измерение длительности импульсов и пауз. Для измерения длительности импульс стробируется тактовыми импульсами с генератора 1, поступающими на счетный вход первого регистра сдвига 10 при наличии импульса или второго регистра

25 сдвига 14 при наличии паузы. При этом, пауза после третьего инвертора 11 преобразуется в прямоугольный импульс, Для определения минимального импульса производится сравнение 0 каждого последующего импульса с пре-, дыдущим. Процесс выделения наименьшего импульса из принимаемой кодовой последовательности наглядно представлен на фиг. 2. Первый импульс (фиг. 2а) поступает на первый регистр сдвига 10, в ячейку которого за время существования импульса (С -t ) запишутся несколько единиц, соответствующих количеству тактовых импульсов, поступивших за это время на его счетный вход. Этот единичный импульс на выходе третьего инвертора 11 отсутствует (фиг. 2б), а при поступлении на второй формирователь

16 интервалов формирует импульс дли45 тельностью t, -t„(Ht . 2 r) . Кроме того, он производит считывание кодовой комбинации (количества изначально введенных тактовых импульсов) с помощью первого блока 12 считывания 0 из ячеек второго регистра сдвига 14..

Эта кодовая комбинация записывается. в первый блок памяти 17. Короткий импульс с выхода второго формирователя 16 интервалов поступает на второй

55 инвертор 9, затем на смеситель, выполненный в виде элемента ИЛИ 8, с выхода которого управляющий в сигнал (фиг. 2в) поступает на первый, вто! 3273 !О рой и третий блоки памяти f7, 18 и 20 соответственно. Третий блок памяти 20 отличается от первого и второго лишь тем, что в нем осуществляется перезапись из одного блока в другой. Это позволяет считывать информацию из. второго блока памяти 18 в элемент И 19, а результаты сравнения и элементы И f9 (фиг. 2з) заносить в первый блок памяти 17 с последующей перезаписью (в момент окон.чания управляющего импульса) во второй блок памяти 18.

Аналогично производится анализ паузы. Тогда на выходе третьего инвертора 11 появляется единичный импульс (-t ) (фиг. 2д), который производит считывание информации из первого регистра сдвига 10 с помощью второго блока 15 считывания (фиг,2е), вводит его во второй блок памяти 18, заполняет второй регистр сдвига 14 соответствующим его длительности количеством тактовых импульсов, формирует новый интервал анализа с помощью первого формирователя 13 интервалов, после чего, производит очистку (начальную установку) первого регистра сдвига 10. С выхода первого формирова— теля 13 интервалов сигнал поступает, кроме установочного входа первого регистра сдвига 10, на вход первого инвертора 7, с выхода которого соот- ветствующий импульс поступает на элемент ИЛИ 8, с выхода которого (фиг. 2в) вновь подается команда на первый, второй и.третий блоки памяти

17, 18 и 20. Дальнейший анализ производится точно также как и по предыдущему импульсу. Пока производится анализ элементарных посылок, ключ 21 соединяет выход третьего блока памяти 20 со входом элемента И 19. Счетчик 3 производит подсчет определенного количества поступающих импульсов с таким расчетом, чтобы в их чисice согласно законам кодирования, обязательно была хотя бы одна элементарная посылка (фиг. 2ж) ° При наличии определенного числа импульсов счетчик

3 формирует импульс (фиг. 2и) с периодом Т вЂ” анализа, которыи переключает ключ 21, при этом выход третьего блока памяти 20 подключается ко входу дешифратора 5. Дешифратор 5 анализирует кодовую комбинацию, в результате чего на одном из его выходов появляется единичный сигнал (фиг. 2к), соответствующий оптимальному режиму работы. Этот сигнал поступает на блок 4 переключения режи5 мов который устанавливает у радиоприемного блока 2 требуемый режим работы.

2. Устройство, по п.1, о т л ич а ю щ е е с я тем, что анализатор элементарных посылок содержит элемент ИЛИ, три инвертора, два регистра сдвига, два блока считывания, элемент И, два формирователя интервалов, три блока памяти и ключ, пер40 вый выход которого подключен к первому входу элемента И, второй и третий входы и выход которого соединены соответственно с выходом первого блока памяти, к информационному входу которого подключен выход первого бло45 ка считывания, с выходом второго блока памяти, к информационному входу которого подключен выход второго блока считывания, и с информационным входом третьего блока памяти, считывающий вход которого соединен со считывающими входами первого и второго блоков памяти и с выходом элемента ИЛИ, к входам которого подключены выходы первого и второго инвер55

Формула из обре те ния

1. Устройство для приема дискретной информации, содержащее генератор прямоугольных импульсов, радиоприемный блок, счетчик и дешифратор, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности приема, введены анализатор элементарных посылок и блок переключения режимов, входы и выходы которого соединены соответственно с выходами дешифратора, к входу которого подключен выход анализатора элементарных посылок, и с входами радиоприемного блока, выход которого соединен с входом счетчика, при этом выход генератора прямоугольных импульсов подключен к первому входу анализатора элементарных посылок, второй и третий входы которого соединены соответственно с выходами радиоприемного блока и счетчика. ! торов, входы которых соединены соответственно с выходами первого и второго формирователей интервалов, так-. товые входы которых соединены со

1327310

Составитель А.Москевич

Редактор И.Сегляник Техред И.Попович Корректор Н.Король

Заказ 3400/56 Тираж 638 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4 счетным входом первого регистра сдвига, к установочному входу которого подключен выход первого формирователя интервалов, и со счетным входом второго регистра сдвига, выходы которого подключены к информационным входам первого блока считывания, уп— равляюший вход которого соединен с управляющим входом второго формирователя интервалов, выход которого 10 подключен к установочному входу второго регистра сдвига, с информационным входом первого регистра сдвига, выходы которого подключены к информационным входам второго блока считы- 15 вания, и с входом третьего инвертора., выход которого подключен к управляющему входу первого формирователя интервалов, к информационному входу второго регистра сдвига и к управляющему входу второго блока считывания, при этом выход третьего блока памяти соединен с первым входом ключа, выход которого является выходом анализатора элементарных посылок, первым, вторым и третьим входами которого явпяются соответственно счетный вход первого регистра сдвига, вход третьего инвертора и второй вход ключа.