Устройство для синхронизации воспроизведения цифровой магнитной записи
Иллюстрации
Показать всеРеферат
Изобретение относится к области накопления информации. Цель изобретения - повышение достоверности воспроизведения цифровой магн.записи. При СНЯТИИ сигнала с входной шины 17 наJ/ - --- чальной установки и при отсутствии сигнала на шине 28 разрешения синхронизации воспроизведения через элемент ИЛИ 24 на элемент 6 задержки .проходят сигналы синхронизации записи, которые представляют собой эталонные сигналы с периодом, равным половине длительности цифровой позиции. Эти сигналы служат для обработки генератором 14 частоты, равной эталонной. В рабочем режиме сигнал с входной шины 31 данных воспроизведения проходит через элемент ИЛИ-НЕ 15 на элемент 6 задержки , который формирует импульс, воздействующий на мультиплексор 5 и устанавливающий IК-триггер 9 в единичное состояние, разрешающее работу D- триггеров 7 и 8. Сигналы обратной связи с генераторами 14, поступающие через делитель 13 частоты на Т-триггер 3, вызывают формирование временных окон декодирования на выходной шине 2 окна данных посредством RS-триггера 1 . 1 3 . п. ф-лы, 2 ил. (Л 00 &о сх
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСГ1УБЛИК
„„Я0„„1337918 А1 (511 4 С 11
ОПИСАНИЕ ИЗОБРЕТ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4046975/24-10 (22) 31,03.86 (46) 15.09.87. Бюл. У 34 (7i) Институт кибернетики им. В.М.Глушкова (72) Ф.А.Ивентух,Б.В.Новиков,Y).Ñ.ßêîвлев,В.И.Данилович и И.В ° Коновалов (53) 681.84.001.2 (088,8) (56) Авторское свидетельство СССР
У 1048512, кл. С 11 В 27/10, 1982.
S8X™ - 218. Flexible Disk Controllår Hardware Reference manual Order number 121583, Copyright, 1980, 1981.
Intel .Corporation, 3065 Bowers
avenul Santa Clara California
95051, р. 4 7, 4 8, fig. 5 2. (54) УСТР011СТВО ДЛЯ СИНХРОНИЗАЩ1И ВССПРОИЗВЕДЕНИЯ ЦРФРОВСЙМАГНИТНОЙ ЗАПИСИ (57) Изобретение относится к области накопления информации. Цель изобретения — повышение достоверности воспроизведения цифровой магн.записи. При снятии сигнала с входной шины 17 начальной установки и при отсутствии сигнала на шине 28 разрешения синхронизации воспроизведения через элемент
KIH 24 на элемент 6 задержки, проходят сигналы синхронизации записи, которые представляют собой эталонные сигналы с периодом, равным половине длнтельности цифровой позиции. Эти сигналы служат для обработки генератором 14 частоты, равной эталонной. В рабочем режиме сигнал с входной шины 31 данных воспроизведения проходит через элемент ИЛИ-НЕ 15 на элемент 6 задержки, который формирует импульс, воздействующий на мультиплексор 5 и устанавливающий IК-триггер 9 в единичное состояние, разрешающее работу 0триггеров 7 и 8. Сигналы обратной связи с генераторами 14, поступающие через делитель 13 частоты на Т-триггер
3, вызывают формирование временных окон декодирования на выходной шине
2 окна данных посредством RS-триггера
1, 1 з,п, ф-лы, 2 ил.
1337918
Изобретение относится к области накопления информации, а именно к устройствам для синхронизации воспроизведения цифровой магнитной записи, )
Цель изобретения — повышение достоверности воспроизведения цифровой магнитной записи °
На фиг.! изображена схема устройства для синхронизации воспроизведения 10 цифровой магнитной записи; на фиг.2 схема ключа заряда и ключа разряда.
Устройство содержит RS-триггер 1, подключенный выходом к выходной шине
2 окна данных, подсоединенный пер- 15 вым входом установки логической едини. цы и первым входом установки логического нуля соответственно к прямому и инверсному выходам Т-триггера 3 и соединенным вторым входом установки 2п логической единицы и вторым входом установки логического нуля с инверсным выходом формирователя 4 данных, мультиплексор 5, элемент 6 задержки, первый 7 и второй 8 D-триггеры, !К- 26 триггер 9, пропорционально-интегрирующий фильтр 10, ключ 11 заряда, ключ
12 разряда, делитель 13 частоты, управляемый генератор 14 и элемент
ИЛИ-НЕ 15. Формирователь 4 данных ЗО подключен прямым выходом к выходной шине 16 сигнала данных и подсоединен входом к выходу мультиплексора 5, соединенного первым информационным входом с выходом элемента 6 задержки.
Первый 7 и второй 8 0-триггеры подсоединены входами установки логического нуля к выходу IК-триггера 9 и соединены входами установки логической единицы с входной шиной 17 начальной уста- 40 новки, подключенной к входу установки логической единицы IК-триггера 9.
Первый 7 и второй 8 0"триггеры подсоединены информационными входами к шине 18 уровня логической единицы, 45 соединенной с первым управляющим входом IK-триггера 9, подключенного вторым управляющим входом к шине 19 уровня логического нуля, Шина 19 уровня логического нуля соединена через пропорционально-интегрирующий фильтр 10 с выходами 20 и 21 соответственно ключа 11 заряда и ключа 12 разряда, подключенными к управляющему входу управляемого генератора 14, подсоединенного выходом к входу делителя
13 частоты„
Устройство содержит также третий
О-триггер 22, подключенный выходом к управляющему входу мультиплексора
5 и подсоединенный информационным входом к выходу делителя 13 частоты, соединенному с синхронизирующими входами Т-триггера 3 и второго 0-триггера 8, дополнительный элемент 23 задержки, первый 24 и второй 25 элементы ИЛИ и элемент НЕ 26. Первый элемент ИЛИ 24 подключен выходом к первому входу элемента 6 задержки, соединен первым входом с входной шиной 27 синхронизации записи и вторым входом с входной шиной 28 разрешения синхронизации воспроизведения. Второй элемент ИЛИ 25 подключен выходом к входу установки логического нуля IKтриггера 9, подсоединен первым входом к инверсному выходу первого 0-триггера 7, соединенного прямым выходом с входом 29 ключа 11 заряда, и подключен вторым входом к инверсному выходу второго D-триггера 8, соединенному с входом 30 к люча 12 разряда.
Дополнительный элемент 23 задержки подключен выходом к второму информационному входу мультиплексора 5.
Входная шина 28 разрешения синхронизации воспроизведения соединена через элемент НЕ 26 с первым входом элемента ИЛИ-НЕ 15, подсоединенного вторым входом к входной шине 31 да шых воспроизведения и выходом к второму входу элемента 6 задержки, Выход лемента 6 задержки соединен с входом дополнительного элемента 23 задержки и с синхронизирующими входами первого 7 и третьего 22 D-триггеров и !К-триггера 9„
В устройстве ключ !1 заряда выполнен в виде первого транзистора 32, подключенного коллектором к управляющему входу управляемого генератора, второго транзистора 33, первого конденсатора 34, первого 35 и второго
36 резисторов, соединенных первыми выводами соответственно с прямым выходом первого D-триггера 7 и с шиной 19 уровня логического нуля, третьего, четвертого, пятого и шестого резисторов 37 — 40 и шины 41 питания, а ключ 12 разряда — в виде третьего 42 и четвертого 43 транзисторов, второго конденсатора 44, седьмого 45 и восьмого 46 резисторов, соединенных первыми выводами с инверсным выходом второго 0-триггера
8, и девятого, десятого, одиннадцатого и двенадцатого резисторов 47
1337918
50. При этом коллектор первого транзистора 3? и первый вывод первого резистора 35 совпадают соответственно с выходом 20 и входом 29 ключа ll за5 ряда, а первые выводы седьмого 45 и восьмого 46 резисторов — с входом 30 ключа 12 разряда. Второй вывод первого резистора 35 поключен к первому выводу третьего резистора 37 и к 6a- ip зе второго транзистора 33, подсоединенного коллектором к второму выводу второго резистора 36 и соединенного эмиттером с первым выводом четвертого резистора 38 и с эмиттером первого транзистора 32. База первого транзистора 32 подключена к первым выводам пятого резистора 39 и первого конденсатора 34 и соединена через шестой резистор 40 с первыми вывода- ?р ми девятого резистора 47 и второго конденсатора 44 и с базой третьего транзистора 42. Третий транзистор 42 подключен коллектором к управляющему входу управляемого генератора 14 и 25 подсоединен эмиттером к первому выводу десятого резистора 48 и к эмиттеру четвертого транзистора 43.
Четвертый транзистор 43 подключен базой к первому выводу одиннадцатого Э0 резистора 49 и к второму выводу восьмого резистора 46 и соединен коллектором через двенадцатый резистор
50 с шиной 41 питания. Шина 41 питания подсоединена к вторым выводам третьего 37, четвертого 38, пятого
39 и седьмого 45 резисторов и первого конденсатора 34. Шина 19 уровня логического нуля соединена с вторыми выводами девятого, десятого и один- qp надцатого резисторов 47 — 49 и второго конденсатора 44„ При этом коллектор третьего транзистора 42 совпадает с выходом 21 ключа 12 разряда.
В устройстве пропорционально-интег-45 рирующий фильтр 10 может быть выполнен в виде соединенных последовательно третьего конденсатора 51 и тринадцатого резистора 52.
CvHõðîHèçàöèÿ воспроизведения
50 цифровой магнитной записи посредством предлагаемого устройства происходит следующим образом.
В исходном состоянии при наличии сигнала на входной шине 17 начальной установки посредством IK-триггера 9 и первого 7 и второго 8 О-триггеров обеспечивается включение ключа 11 заряда и ключа 12 разряда, воздействующих «а управляемый генератор 14. Й ключе 11 заряда и ключе 1? ра зряда при нулевом состоянии перв го 7 и второго 8 О-триггеров за счет делителя из первого 35 и треть го 37 резисторон и делителя из седьмого 45, восьмого 46 и одиннадцатого 49 резисторов обеспечивается открытое состояние второго 33 и четвертого 43 транзисторов и закрытое состояние перного 32 и третьего 42 транзисторов.
При установлении первого О-триггера 7 в единичное состояние открывается первый транзистор 32 и закрывается второй транзистор 33, а четвертый резистор 38 задает на базе второго транзистора 33 смещение, обеспечивающее заданный ток заряда. При установлении второго D-триггера 8 н единичное состояние закрывается четвертый транзистор 43, а через третий транзистор 42 протекает заданный ток разряда.
При снятии сигнала с входной шины
17 начальной установки и отсутствии сигнала на входной шине 28 разрешения синхронизации воспроизведения через первый элемент ИЛИ 24 с входной шины
27 синхронизации записи на элемент 6 задержки проходят сигналы синхронизации записи, которые представляют собой эталонные сигналы с периодом, равным половине длительности цифровой позиции, Эти сигналы служат для точной отработки управляемым генератором 14 частоты, равной эталонной.
В рабочем режиме при наличии сигнала на входной шине 28 разрешения синхронизации воспроизведения сигнал с нходной шины 31 данных воспроизведения проходит через элемент ИЛИ-НЕ 15 на элемент 6 задержки. Элемент 6 задержки формирует импульс, воздействующий на мультиплексор 5 и устанавливающий
IК"триггер 9 в единичное состояние, разрешающее работу первого 7 и второго 8 О-триггеров. При этом сигналы обратной связи с управляемого генератора 14, поступающие через делитель
13 частоты на Т-триггер 3, вызывают формирование временных окон декодирования на выходной шине 2 окна данных посредством RS-триггера 1.
При опережении фазой входного сигнала фазы сигнала обратной связи по заднему фронту сигнала элемента 6 задержки первый О-триггер 7 устанавливается в единичное состояние, вызывающее срабатынание ключа 11 заряда, Вто1З87118 рой О-триггер 8 устанавливается в единичное состояние делителем 13 часточы. (1ри этом второй элемент ИЛИ 25 производит сброс первого 7 и второго
8 D-триггеров, что означает отработку соответствующего сигнала рассогласования, При отставании фазы входного сигнала от фазы сигнала обратной связи 10 происходит срабатывание сначала второ.
ro D-триггера 8, а затем первого Dтриггера 7, что ныэывает отработку времени разряда, При этом формирователь 4 данных вырабатывает импульс 15 наличия данных, поступающий на выходную шину 16 сигнала данных, и сигнал блокировки переключения окна данных
R8-триггером 1.
Фор мул а изобретения
l Устройство для синхронизации воспроизведения цифровой магнитной записи, содержащее RS-триггер, подключенный выходом к ныходной шине окна данных, подсоединенный первым входом установки логической единицы и первым входом установки логического нуля со25
30 ответственно к прямому и инверсному выходам Т-триггера и соединенный вторым входом установки логической единицы и вторим входом установки логического нуля с инверсным выходом формирователя данных, подключенного прямым выходом к выходной шине
35 сигнала данных и подсоединенного входом к выходу мультиплексора, первый информационный вход которого соединен с выходом элемента задержки, 40 первый и второй 0"триггеры, подсоединенные входами установки логического нуля к выходу IK-триггера, подключенные входами установки логической единицы к входной шине начальной уста- 45 нонки, соединенной с входом установки логической единицы 1К-триггера, и подсоединенные информационными входами к шине логической единицы, соединенной с первым управляющим 50 входом IК-триггера, подключенного вторым управляющим входом к шине уровня логического нуля, соединенной через пропорционально-интегрирующий фильтр с выходами ключа заряда и 55 ключа разряда, подключенными к управляющему нходу управляемого генератора, подсоединенного выходом к входу делителя частоты, элемент ИЛИ-НЕ, входную пину данных воспроизведения, входную шину разрешения синхронизации воспроизведения и входную шину синхронизации записи, о т л и ч а ющ е е с я тем, что, с целью повышения достоверности воспроизведения цифровой магнитной записи, в него введены третий О-триггер, подключенный выходом к управляющему входу мультиплексора и подсоединенный информационным входом к выходу делителя частоты, соединенному с синхронизирующими входами Т-триггера и второго
D-триггера, первый элемент ИЛИ, подключенный выходом к первому входу элемента задержки, подсоединенный первым входом к входной шине синхронизации записи и подсоединенным вторым входом к входной пине разрешения синхронизации воспроизведения, второй элемент ИЛИ, подключенный выходом к входу установки логического нуля IKтриггера, подсоединенный первым входом к инверсному выходу первого 0триггера, соединенного прямым выходом с входом ключа заряда, и подключенный вторым входом к инверсному выходу второго О-триггера, соединенному с входом ключа разряда, дополнительный элемент задержки ° подключенный выходом к второму информационному входу мультиплексора, и элемент
НЕ, причем входная шина разрешения синхронизации воспроизведения соединена через элемент НЕ с первым входом элемента ИЛИ-HF,, подсоединенного вторым входом к входной шине данных воспроизведения и подключенного выходом к второму входу элемента задержки, выход которого соединен с входом дополнительного элемента задержки и с синхронизирующими входами первого и третьего D-триггеров и 1Ктриггера.
2, Устройство по п.1, о т л и ч аю щ е е с я тем, что ключ заряда выполнен в виде первого транзистора, подключенного коллектором к управляющему входу управляемого генератора, второго транзистора, первого конденсатора, первого и второго резисторов, соединенных первыми выводами соответ-. ственно с прямым выходом первого Dтриггера и с шиной уровня логического нуля> третьего, четвертого, пятого и шестого резисторов и шины питания, а ключ разряда выполнен н ниде третьего и четвертого транэисторов, второ1337918
Составитель Ю,Розенкранц
Техред М.Ходанич
Корректор С.Черни
Редактор А-.Огар
Заказ 4133/48 Тираж 589 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1!3035, Москва, Ж-35, Раушская наб., д.4/5
Производственно-полиграфическое предприятие, r. ужгород, ул.Проектная,4 го конденсатора, седьмого и восьмого резисторов, соединенных первыми выводами с инверсным выходом второго
О-триггера, и девятого, десятого, одиннадцатого и двенадцатого резисторов, причем второй вывод первого резистора подключен к первому выводу третьего резистора и к базе второго транзистора, подсоединенного коллектором к второму выводу второго резистора и соединенного эмиттером с первым выводом четвертого резистора и с змиттером первого транзистора, база которого подключена к первым выводам пятого резистора и первого конденсатора и соединена через шестой резистор с первыми выводами девятого резистора и второго конденсатора и с базой третьего транзистора, подключенного коллектором к управляющему входу управляемого генератора и под5 соединенного эмиттером к первому выводу десятого резистора и к эмиттеру четвертого транзистора, который подключен базой к первому выводу одиннадцатого резистора и к второму вы10 воду восьмого резистора и соединен коллектором через двенадцатый резистор с шиной питания, подсоединенной к вторым выводам третьего, четвертого, пятогО и седьмого резисторов и пер15 вого конденсатора, а шина уровня логического нуля соединена с вторыми выводами девятого, десятого н одиннадцатого резисторов и второго конденсатора.