Устройство для селекции сигналов по форме
Иллюстрации
Показать всеРеферат
Изобретение может быть использовано в устройствах повышенной помехоустойчивости . Пель изобретения вгО ЫИШИЩ повьпление быстродействия устройства. Устройство содержит «Ьильтр 1 нижних частот, линию 2 задержки, блоки 8-11 вычитания, блоки 12-15 выделения модуля , блок 16 суммирования, индикатор 19 и источник 20 опорного напряжения. В блоках 3-7 деления происходит деление напряжения на отводах линии 2 задержки на пульсирующие дискретные значения эталонного сигнала. В момент, почти совпадаюпшй с моментом совпадения фаз на выходах блоков 3-7 деления, получаются напряжения, соответствуюпше отношению 1/К. Эти напряжения поступают на входы блока Ш1И-НЕ 17, на выходе которого формируется нулевой сигнал, поступающий на вход блока 18 суммирования. I ил. tC сл
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК ()9) (11) ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4005933/24-21 (22) 16,12.85 (46) 15.09.87. Вюл. М 34 (71) Азербайджанский институт нефти и химии им. М.Азизбекова (72) Т.М.Алиев, Г.К.Мамедов, Л.Г.Алиева и В.П,Антонов (53) 621.317.7(088.8) (56) Авторское свидетельство СССР (546828, кл. G 01 R 29/02, 1975.
Авторское свидетельство СССР
350153, кл. Н 03 К 5/26, 1969. (54) УСТРОЙСТВО ДЛЯ СЕЛГКЦИИ СИГНАЛОВ
ПО ФОРМЕ (57) Изобретение может быть использовано в устройствах повышенной помехоустойчивости. Пель изобретения (51)4 Н 03 К 5/26 (; 01 R 29/02 повьппение быстродеиствия устройства.
Устройство содержит ильтр 1 нижних частот, линию 2 задержки, блоки 8-11 вычитания, блоки l?-15 выделения модуля, блок 16 суммирования, индикатор
19 и источник 20 опорного напряжения °
В блоках 3-7 деления происходит деление напряжения на отводах линии 2 задержки на пульсирующие дискретные значения эталонного сигнала. В момент, почти совпадающий с моментом совпадения фаз на выходах блоков 3-7 деления, получаются напряжения, соответствующие отношению 1/К. Эти напряжения поступают на входы блока ИЛИ-НЕ 17, на выходе которого формируется нулевой
«Ж сигнал, поступающий на вход блока 18 суммирования, 1 ил.
I 3:380 18
Изобретение относится к измерительной технике и может бь)ть использовано в устройствах по131,ппенной помехоустойчивости.
Пель иэобре)ения — пон))пение быстродействия, Па чертеже изображена функциональная схема устройств,l
Устройство содержит фильтр I нижних частот, линию 2 задержки, блоки
3-7 деления, блоки 8-11 вычитания, блоки 12-15 выделения модуля, блок
16 суммирования, мпоговходовый логический блок 17 ИЛИ-IIV,, дополнительный блок 18 суммирова)шя, индикатор
19, источник ?0 опорного напряжения, Вход фильтра 1 нижних ч,н тот соединен с входом устр< иства, pt o Eff fход соединен с входом линии 2 эадерж- ?13 ки. Отводы лшши 2 задержки соединены с соответствующими входаья< блоков
3-7 деления, вторые нхо и которых
cop JIHHpIthf с соотв< тстную)цими выходами источника 20 опорного напряжения, Выход первого блока 3 деления соеди— нен с одним иэ вх<)дон поpllol блока
8 вычитания. 13ыход второго блока и деления соедгшен с вторн)м входом IIEpBol
6JIoKQ 8 вичит lftIIEI и одним из 13õoäolf 3tl второго блока 9 131)читания. Выход третьего блока 5 деке)п<я соедгшен с B To рым входом второгo блока 9 вычита)шя и одним из входов третьего блока 10 вг 1ч и тания ° 131 1хо» I o Tl3 c p To I 6JI<) 1<;3 6 делеш1я соединен с E3 òoðl)м входом тре— тьего блока 10 I«vtEIT
Выход пятого блока 7 деления соединен с вторым входом четвертого блока 11 .1<) вычитания. Входи 6Jtofcotf 12-15 вь)деления Мод ЛЯ со<. дине llhl C. IfhlÕÎÄ
COO TI3e Тс TE3y«>fftIfx 6локов 12 — 15 13»);teJfeния модуля. 1)1 <ход дополнительног.о блока 18 соединеf«: входом индикатора
19. 13ходы логического блока 1 7 IIJIJI — !П: соединены с ььfxuJI;»III coo Tfte T<-твующих блоков 3-7 деления. 11ыход логического блока 1 7 cup;tiff«с одним из Ifxoдов дополнител),ного блока !8, второй вход которого соединен с выходом блока 1<), Ус тро11с гво р,3 <) отае т сле;гую<цим об— разом.
Входной сигfl,):I IEO ступает на вход фильтра 1, 13 1, гором подавляются составля)ещие г 3,)с тот;)ми выще „,. При прохождении этого сигнала вдоль линии 2 задержки напряжения на ее отводах ровня) значениям этого сигнала отсчитываемым через интервалы <3 . ?? ????????????, ?????????? ??????????????))??)<?? ???????????? ?????????? ??oe)tlajiaet ?? ??????????????????, ???? ???????????????????? ilo ?????????????????? ?? ?? ??????, ???????????????????? ???? ?????????????? ?????????? 2 ???????????????? ???????????? ???????????????????? ?????? ???????? ?????????? ???????????????????? ?????????????? ?????????? ??,, =КП,. ???????????? 3-7 ?????????????? ???????????????????? ?????????????? ?????????????? ?????? (ul, ) ???????????????????????? ??????????????>1f.1е значения эталонного сигнала (U ).
I3 момент, почти совпадающий с моментом совпадения фаз Ifа выходах блоков
3-7 деления, получаются напря;:<ения, соответствую)цие отношению 1/K (или К)
Пти напряжения поступают на входы логиче ского блока 1 7 ИЛ!И-II8, на выходе которого формируется нулевой сигнал, поступл ичий на один из входов блока 18 суммиров;шия. Гиг наль. деления Однонрег)енно попарно поступают на входьf блоков 8-1! вычитания. IlpH этом на выходах последних напряжения равны нулю. Поскольку на входах обоих блоков 16 и 18 суммирования нулевые напряжения, индикатор 19 фиксирует поступление селектируемого сиги<)ла °
При поступлении cHI HëJEà, не совпадающего по форме с эталонным, на входах некоторых блоков 8-11 вычитания раэностные напряжения равны нулю и могут иметь различные знаки. Эти напряжения в блоках 12-15 выделения модулей приводятся к одному знаку и поступают на входы блока 18 суммирования, с выхода которого суммарное напряжение поступает на вход блока 18 суммирования, входные сигналы не фиксируются, При отсутствии входного сигнала напряжения на отводах линии 2 задержки и тем cahff fhf fttf выходах блоков 3-7 деления равны пулю. При этом на выходе блока 17 ИЛИ-ПЕ напряжение соответствует "1, поступающей на вход блока 18 суммирования. Благодаря этому, при отсутствии сигнала на входе индикатор 19 не фиксирует нулевое напряжение на выходе блока Ib суммирования.
Ф о р м у л а и з о б р е т е н и я
Устройство для селекг<ии сигналов по форме, содержащее фильтр нижних
1338038
Составитель Б.Веремейкин
Редактор H.Êèøòóëèíåö Техред М дидык Корректор М.Шароши
Заказ 4143/54 Тираж 901 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4, частот, линию задержки с отводами, блоки вычитания, число которых на единицу меньше числа отводов линии задержки, блок суммирования, блок выделения модуля, индикатор и источник опорного напряжения, н котором вход AHJIhTpB нижних частот соединен с входной шиной, а его выход соединен с входом линии задержки с отводами, выходы блоков вычитания соединены с входами соответствующих блоков выделения модуля, выходы которых соединены с соответствующими входами блока суммирования, о т л и ч а ю щ е е- 1g с я тем, что, с целью повышения быстродействия, в него введены блоки деления, число которых равно числу отводов линии задержки, многовходовый логический блок ИЛИ-НЕ и дополнитель- р ный блок суммирования, причем первые входы блоков деления соединены с соответствующими отводами линии задержки, вторые входы блоков деления соединены с соответствующими выходами источника опорного напряжения, выход первого блока деления соединен с одним из входов первого блока вычитания, а выход каждого последующего блока деления соединен с вторым входом предыдущего блока вычитания и одним из входов последующего блока вычитания, входы логического блока ИЛИHF. соединены с выходами соответствующих блоков деления, выход блока
ИЛИ-HF. соединен с вторим входом дополнительного блока суммирования, первый вход которого соединен с выходом блока суммирования, а выход дополнительного блока суммирования соединен с входом индикатора.