Устройство фазирования импульсов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи и является дополнительным к изобретению по а.с. № 978376. Цель изобретения - расширение диапазона частот фазирования уст-ва без увеличения количества ступеней линии задержки (ЛЗ) и объема коммутатора. . Устр-во содержит задающий генератор 1, ЛЗ 2, коммутатор 3, реверсивный счетчик (ЕС) 4, фазовый дискриминатор 5, синхронизатор 6, блок сравнения фаз 7, злементы ИЛИ 8, И 9 и блок переменной задержки (БПЗ) 10. БПЗ 10 состоит из элемента задержки 11 и переключателя 12. Фаза выходного сигнала устр-ва подстраивается под сигнал синхронизатора 6. В зависимости от управляющего кода, поступающего со старших разрядов PC 4, коммутатор 3 пропускает одну из задержанных ЛЗ 2 последовательностей. В БПЗ 10 прошедшая последовательность задерживается в соответствии с управляющим кодом, поступающим с младщих разрядов PC 4. Сигнал расфазирования изменяет код PC 4. В результате изменяется фаза последовательности импульсов на выходе устройства. Если совпадают фазы исходного сигнала и сигнала со среднего отвода ЛЗ 2, то сигнал со среднего отвода ЛЗ 2 проходит через БПЗ 10 без задержки, 1 з,п, ф-лы, 1 ил. с сл

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

1, 11 4 Н 04 L 7 02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

1lO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 978376 (2i) 3836477/24-09 (22) 02.01.85 (46) 15.09.87. Бюл. II 34 (72) Б.П.Алексеев и А.Е.Кальной (53) 62 1.394.662(088.8) (56) Авторское свидетельство СССР

9 997788337766, кл. Н 04 L 7/02, 1980. (54) УСТРОЙСТВО ФАЗИРОВАНИЯ ИМПУЛЬСОВ (57) Изобретение относится к электросвязи и является дополнительным к изобретению по а.с. У 978376. Цель изобретения — расширение диапазона частот фаэирования уст-ва беэ увеличения количества ступеней линии задержки (ЛЗ) и объема коммутатора.

Устр-во содержит задающий генератор

1, ЛЗ 2, коммутатор 3, реверсивный счетчик (РС) 4, фазовый дискриминатор

5, синхронизатор 6, блок сравнения

„„SU„„1338092 A 2 фаз 7, элементы ИЛИ 8, И 9 и блок переменной задержки (БПЗ) 10. БПЗ 10 состоит иэ элемента задержки 11 и переключателя 12. Фаза выходного сигнала устр-ва подстраивается под сигнал синхронизатора 6. В зависимости от управляющего кода, поступающего со старших разрядов РС 4, коммутатор 3 пропускает одну иэ задержанных ЛЗ 2 последовательностей. В БПЗ 10 прошедшая последовательность задерживается в соответствии с управляющим кодом, поступающим с мпадших разрядов РС 4.

Сигнал расфазирования изменяет код PC

4. В результате изменяется фаза последовательности импульсов на выходе устройства. Если совпадают фазы исходного сигнала и сигнала со среднего отвода ЛЗ 2, то сигнал со среднего отвода ЛЗ 2 проходит через БПЗ 10 без задержки. 1 з.п. ф-лы, 1 ил.

Изобретение относится к электросвязи, а именно к передаче дискретной информации, и может использоваться для тактовой синхронизации цифрового

5 сигнала.

Цель изобретения — расширение диапазона частот фазирования устройства без увеличения количества ступеней линии задсржки и объема коммутатора. 0

На чертеже дана схема предлагаемого устройства.

Устройство фазирования импульсов содержит задающий генератор 1, линию

2 задержки, коммутатор 3, реверсивный счетчик 4, фазовый дискриминатор

5, синхронизатор 6, блок 7 сравнения фаэ, элемент ИЛИ 8, элемент И 9 и блок 10 переменной задержки, в состав которого входят элемент 11 задержки и 2О переключатель 12.

Устройство фазирования импульсов работает следующим образом.

Исходным сигналом, под который подстраивается фаза выходного сигнала 25 устройства, является сигнал на выходе синхронизатора. Последовательность импульсов с задающего генератора 1 поступает на вход линии 2 задержки, с отводов которой последовательности тех же, но сдвинутых по фазе импульсов поступают на информационные входы коммутатора 3. На его выход проходит последовательность, поступающая на информационный вход, который соответствует коду, подаваемому на управляющие входы коммутатора 3 с выходов старших разрядов реверсивного счетчика 4. Эта последовательность импульсов поступает на блок 10 пере 40 менной задержки, где в соответствии с управляющим сигналом (сигналами), поступающим с младшего разряда (разрядов) реверсивного счетчика 4, также задерживается. С выхода блока 10

45 переменной задержки последовательность импульсов поступает на вход фазового дискриминатора 5, где происходит сравнение ее фазы с фазой исходного сигнала.

Полученный в результате сравнения сигнал расфаэирования поступает на управляющий вход реверсивного счетчика 4, который в соответствии с ним производит, вычитание или добавление единицы при поступлении каждого им55 пульса исходного сигнала на его счетный вход. Тогда код на выходе реверсивного счетчика 4 изменяется, что влечет за собой однозначно ему соответствующее изменение фазы последовательности импульсов на выходе устройства и на входе фазового дискриминатора 5. При этом прежде всего изменяется задержка в блоке 10 переменной задержки. Когда его действие в сторону увеличения или уменьшения исчерпывается, происходит переключение коммутатора 3 на пропускание последовательности, поступающей с предыдущей или последующей ступени линии 2 задержки.

Таким образом, устанавливается соответствие фаз последовательности импульсов на выходе устройства с исходным сигналом. Одновременно с этим в, блоке 7 сравнения фаз постоянно срав ниваются фазы последовательности импульсов на среднем отводе линии 2 задержки и исходного сигнала. В случае их совпадения на выходе блока 7 сравнения фаз появляется сигнал, который поступает через элемент ИЛИ 8 на установочный вход реверсивного счетчика 4, устанавливая его в состояние, соответствующее пропуску через коммутатор 3 последовательности со среднего отвода линии 2 задержки и прохождению ее через блок переменной задержки беэ задержки. При этом фаза последовательности импульсов на выходе последнего совпадает с фазой исходного сигнала. Такая работа блока 7 сравнения фаз в устройстве позволяет осуществлять фазирование как на низкой частоте, когда полностью используется вся линия задержки, так

I и на высокой частоте, когда используется только ее часть °

Кроме того, если реверсивный счетчик 4 достигает состояния, соответствующего пропуску через коммутатор 3 последовательности с первого или последнего отвода линии 2 задержки, а фаза последовательности с ее среднего отвода не совпадает с фазой сигнала на выходе синхронизатора 6 со следующим шагом устройство обязательно переходит на пропускание последовательности, поступающей на последний вход коммутатора 3. Так как он объединен со средним его входом, на выход коммутатора 3 поступает последовательность импульсов со среднего отвода линии Z задержки. При этом элемент И 9 обнаруживает это состояние реверсивного счетчика 4 и через элепромежуток времени между ближ. ними фронтами и срезами имтояние, соответствующее пропусканию через коммутатор 3 этой же последовательности но через его средний инФ

1

1 формационный вход, т.е. в исходное состояние.

Таким образом, шаг, соответствующий переходу от последовательности, поступающей с первого или последнего отвода линии 2 задержки, к последовательности, поступающей с ее среднего отвода, является обычным шагом в процессе поддержания фазирования.

Благодаря этому линия 2 задержки 1б Ф о р может иметь на два звена задержки меньше, чем в устройстве без элемента 1.

И 9, а устройство фазирования будет сов и устойчиво работать и в том случае, ч а если разность фаз между последователь-2О расши ностями на среднем выходе линии 2 эа- ния у держки и на ее первом и последнем ства выходах меньше периода частоты задаю- ма ко щего генератора 1 на величину задерж- ной з ки на одной ступени линии 2 задержки. 26 тора пульсов, промежуток времени между моментом прихода на информационный вход коммутатора 3 или переключателя 12 фронта или среза импульсов последовательности, проходящей через него, и моментом изменения кода на его управляющих входах. м у л а и з о б р е т е н и я д(" ( где д — величина изменения фазы при переключении;

Составитель В.Евдокимова

Редактор Т.Лазаренко Техред В.Кадар Корректор М.Шароши

Заказ 4147/57 Тираж 638 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 з 133809 мент ИЛИ 8 устанавливает его в сосУстройство фазирования импульсов может работать в интервале частот, ограниченном по низкой частоте величиной времени задержки линии 2 задерж-ЭО ки, а по высокой частоте — быстродействием устройства.

При переключении задержки коммутатором 3 и переключателем 12 для норЪ мальной работы устройства в каждом из них должно выполняться следующее условие:

Устройство фаэирования импульо авт. св. Ф 978376, о т л и— ю щ е е с я тем, что, с целью рения диапазона частот фазировастройства без увеличения количеступеней линии задержки и объеммутатора, введен блок переменадержки, при этом выход коммутаподключен к второму входу фазового дискриминатора через блок переменной задержки,--к управляющему входу которого подключен выход младшего раз. ряда реверсивного счетчика.

2. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что, блок переменной задержки выполнен в виде последовательно соединенных элемента задержки и переключателя, другой вход которого объединен с входом элемента задержки и является информационным входом блока переменной задержки, управляющим входом которого является управляющий вход переключателя, выход которого является выходом блока переменной задержки °