Устройство дискретной фазовой синхронизации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи . Цель изобретения - повышение точности синхронизации при высоких скоростях манипуляции входного сигнала . Устр-во содержит опорный г-р 1, блок добавления-вычитания (ВДВ) 2, делители 3 и 8 частоты, фазовый дискриминатор 4, эл-т ИЛИ 5, блок привязки (БП) 6 импульсов коррекции, формирователь 7 управляющих импульсов и БП 9 тактовых импульсов. В момент совпадения двух сигналов на входах БЕД 2, на его выходе формируется импульсная последовательность (П) с исключенным импульсом, из которой делитель 3 формирует выходную тактовую П. В процессе компенсации отставания фазы тактовой П осуществляется добавление импульса коррекции с сохранением без изменения импульсной П. В процессе компенсации опережения фазы тактовой П осуществляется добавление импульса коррекции за счет запрета исключения очередного тактового импульса г-ра 1. Цель достигается введением делителя 8 и БП 9. 2 ил. i ел

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1338097 (51)4 Н 04 L 7/04

jf3, ; 13! эИЫЛИ1.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3884471/24-09 (22) 15.04,85 (46) 15.09.87. Бюл. М 34 (72) P.Â.Æèðíoâ (53) 621.394.662(088.8) (56) Авторское свидетельство СССР

_#_I 39 1750, кл. Н 04 L 7/04, 1972.

Авторское свидетельство СССР

У 1062880, кл. Н 04 L 7/02, 1982. (54) УСТРОЙСТВО ДИСКРЕТНОЙ ФАЗОВОЙ

СИНХРОНИЗАЦИИ (57) Изобретение относится к электросвязи. Цель изобретения — повышение точности синхронизации при высоких скоростях манипуляции входного сигнала. Устр-во содержит опорный r-p 1, блок добавления-вычитания (БДВ) 2, делители 3 и 8 частоты, фазовый дискриминатор 4, эл-т ИЛИ 5, блок привязки (БП) 6 импульсов коррекции, формирователь 7 управляющих импульсов и БП 9 тактовых импульсов. В момент совпадения двух сигналов на входах

БВД 2, на его выходе формируется импульсная последовательность (П) с исключенным импульсом, иэ которой делитель 3 формирует выходную тактовую

П. В процессе компенсации отставания фазы тактовой П осуществляется добавление импульса коррекции с сохранением беэ изменения импульсной П. В процессе компенсации опережения фазы тактовой П осуществляется добавление импульса коррекции эа счет запрета исключения очередного тактового импульса г-ра 1. Цель достигается введением делителя 8 и БП 9. 2 ил.

Таким образом, вторые триггеры

13 и 21 блоков 6 и 9 привязки синфазно генерируют два импульса длительностью, равной периоду тактовой последовательности импульсов с дополнительного выхода опорного генератора

1. Поступая на элемент "Запрет 18 непосредственно и через первый элемент И 15 (фиг. 2 «) формирователя 7 они блокируют друг друга (фиг. 2л).

Таким образом, осуществляется добавление импульса коррекции с сохранением без изменения импульсной последовательности (фиг. 2a).

133809

Изобретение относится к электросвязи и может быть использовано для фазовой коррекции сигналов тактовой частоты по принимаемым сигналам. с

Цель изобретения — повышение точности синхронизации при высоких скоростях манипуляции входного сигнала.

На фиг. 1 представлена схема предложенного устройства, на фиг. 2 эпюры сигналов в характерных точках устройства.

Устройство содержит опорный генератор 1, блок 2 добавления-вычитания, делитель 3 частоты, фазовый дискрими- 15 натор 4, элемент ИЛИ 5, блок 6 привязки импульсов коррекции, формирователь

7 управляющих импульсов, дополнительный делитель 8 частоты, блок 9 привязки тактовых импульсов.

Блок 6 привязки импульсов коррекции содержит первый 10 и второй 11 элементы И, первый 12 и второй 13 триггеры, элемент ИЛИ 14.

Формирователь 7 управляющих импульсов содержит первый 15 и второй

16 элементы И, триггер 17, элемент

"Запрет" 18, элемент ИЛИ 19.

Блок 9 привязки тактовых импульсов содержит первый 20 и второй 21 триггеры.

Устройство работает следующим образом.

В исходном состоянии на входе устройства сигнал отсутствует, триггер

17 формирователя 7 находится в таком положении, при котором с его выхода на входы вторых элементов И 11 и 16 блока 6 привязки и формирователя 7 поступает напряжение уровня "1", с выходов первых и вторых триггеров 12, 13 и 20, 21 блоков 6 и 9 привязки поступает напряжение уровня "0

Импульс с выхода дополнительного делителя 8 частоты воздействует на

45 вход первого триггера 20 блока 9 привязки, который изменяет свое состояние (фиг. 2a i). Очередной импульс с дополнительного выхода опорного генератора 1 (фиг. 2 Е) возвращает первый

50 триггер 20 в исходное состояние. Задним фронтом импульс с выхода первого триггера 20 изменяет состояние второго триггера 21, который генерирует импульс, длительностью равный периоду тактовой частоты (фиг. 2 d) кото55 рый проходит через элемент "Запрет"

18 и элемент ИЛИ 19, на второй вход блока 2 добавления-вычитания, на

7 2 первый вход которого поступает импульсная последовательность с первого выхода опорного генератора 1. В момент совпадения этих двух сигналов на входе блока 2 добавления-вычитания отсутствует один импульс (фиг.

2е). Импульсная последовательность с исключенным импульсом на выходе делителя 3 частоты формирует выходную тактовую последовательность.

В процессе компенсации отставания фазы тактовой последовательности импульс с выхода фазового дискриминатора 4 воздействует на триггер 17 так, что его потенциал уровня "1" открывает первые элементы И 10 и 16 блока 6 привязки и формирователя 7 для прохода импульса коррекции фазы. Кроме того, импульс с выхода фазового дискриминатора 4 через элемент ИЛИ

5 воздействует также на первый триггер 12, изменяя его состояние на время, определяемое разностью времен появления импульса коррекции с выхода фазового дискриминатора 4 и импульса восстановления в исходное положение первого триггера 20 (фиг. 2х, y,q, где — импульс коррекции с выхода фазового дискриминатора, — потенциал на выходе триггера 17, и — импульс привязки триггера 20). Импульс с выхода дополнительного делителя

8 изменяет состояние первого триггера 20, который переходит в исходное состояние при воздействии на его вход импульса с дополнительного выхода опорного генератора 1. При этом задним фронтом импульс первого триггера 20 изменяет состояние второго триггера 21 и через первый элемент

И 10 и ИЛИ 14 — состояние первого триггера 12, который задним фронтом изменяет состояние второго триггера 13.

3 133809

В процессе компенсации опережения фазы тактовой последовательности импульс со второго выхода фазового дис— криминатора 4 изменяет состояние триггера 17 так, что его потенциал

"1" открывает вторые элементы И 11 и 16 блока 6 привязки и формирователя 7. Этот импульс коррекции с фазового дискриминатора 4 через элемент

ИЛИ 5 изменяет состояние первого 10 триггера 12 блока 6 привязки. Этот триггер 12 возвращается в исходное состояние за счет последующего воздействия на его другой вход импульса с дополнительного выхода опорного ге- 1g нератора 1, прсицедшего через второй элемент И 11 блока 6 привязки и элемент ИЛИ 14. Импульс с выхода первого . триггера 12 блока 6 привязки своим задним фронтом изменяет состояние 20 второго триггера 13 блока 6 привязки, на выходе которого появляется импульс с длительностью, равной периоду тактовой частоты опорного генератора 1.

Этот импульс поступает через второй 25 элемент И 16 и элемент ИЛИ 19 формирователя 7 на блок добавления-вычитания 2, запрещая прохождение очердного тактового импульса (фиг. 2м,н, о,л, р, где м — импульс с выхода фазо-ЗО вого дискриминатора 4, н — выход триггера 17, o — импульс с выхода первого триггера 12, и — выходной сигнал коррекции второго триггера 13, р — выходная последовательность). Та35 ким образом, осуществляется добавление импульса коррекции эа счет запре7 4

Формула изобретения

Устройство дискретной фазовой синхронизации, содержащее последовательно соединенные опорный генератор, блок добавления-вычитания, делитель частоты, фазовый дискриминатор, элемент ИЛИ, блок привязки импульсов кор. рекции и формирователь управляющих импульсов, выход которого подключен к другому входу блока добавления вычитания, о т л и ч а ю щ е е с я тем, что, с целью повышения точности синхронизации, введены дополнительный делитель частоты и блок привязки тактовых импульсов, при этом выход опорного генератора через дополнительный делитель частоты подключен к одному из входов блока привязки тактовых импульсов, к другому входу которого, объединенному с управляющим входом блока привязки - импульсов коррекции, подключен дополнительный выход опорного генератора, первый выход блока привязки тактовых импульсов подключен к дополнительному входу блока привязки, к первому и второму дополнительным управляющим входам которого подключены соответствующие входы формирователя управляющих импульсов, к первому и второму управляющим входам которого подключены соответствующие выходы фазового дискриминатора, а второй выход блока прив язки тактовых импульсов подключен к соответствующему входу формирователя управляющих импульта исключения очередного тактового импульса опорного генератора 1. сов, 1338097

Ф4 фэ ф3 4э

СУ ЧЬ % c» W Ь

Составитель А.Андрианов редактор Т.Лазаренко Техред В.Кадар Корректор В.Бутяга

Заказ 4 147/57 Тиразк 638 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4