Цифроаналоговый амплитудный модулятор

Иллюстрации

Показать все

Реферат

 

Изобретение м.б. использовано при построении специализированных цифроаналог-овых устр-в синтеза сложных сиг налов. Цель изобретения - повышение б1)1строде11ствия. Модулятор содержит преобразователь 1 код частота . сумматоры 2, 3 и 7, блок инверторов 4, формирователи 5 и 6 последователь нос теГ), декодирующиГ блок 8. Путем фазового сдвига двух треугольных функций, к-рый определяется управляющим двоичным кодом, реализуется аппаратно-цифровая амплитудная модуляция трапецеидальной функции, спектральный состав к-рой в узкой полосе можно считать блпзкпм монохроматическому сигналу. Модуляция происходит на ди фовом ургчвне, что гарантир5 ет высокч ю и устойчивость к дестабилизирующим факторам , скоростные св-ва молул ггора определяются только гкор ч:тным11 свойствами используемььч JUM-MM . пл-топ, чем подтверждается пс вьппеиие быс гродействия. 2 ил. f. (J

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (11) А1 (5)) 4 H 04 L 27/04

5(;>(;()." Ù 1) g 1), ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕПЬС 0ВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3922407/Z4-09 (22) 28.06.85 (46) 15.09.87. Люл. h"" 34 (72) Е.Л. Андреев, 11.Ф, Ким, О.H. Короткова и Л.И. Куренщиков (53) 621.394.61(088.8) (56) Авторское свидетельство СССР

)1 43221, кл. H О! I, 27/04, 1977. (54 ) 1(ИФРОАНАЛО1 ОВЫЙ АМ11ЛИТУДНЬЙ

МОДУЛЯТОР (57) Изобретение м.б ° использовано при построении специализированных цифроаналогoB»tx ;cTp-â синтеза слож— ных сигна:to«. lie»»ü изобретения повышение быстродействия. Модулятор содержит г»реобразоиател». 1 код частота, сумматоры ", 3 и 7, блок 4 инверторов 4, формирователи 5 и б последовательностей, декодиру»ощий блок 8. 11утем фазовс го сдвига двух треугольных функций, к-рый определяется управляющим двсичным кодом, реализуется аппаратно-цифровая амплитудная модуляция трапецеидальной функции, спектра»»нный состав к-рой в узкой полосе мс ж»»о считать 6J11» t t.»ted монохроматическому сигналу. Моду:»яция происходит на цифровом уровне, что гарантирует высокую ro tttt c òь и устойчивость к дестабилизирунщ»»м факторам, скорост»нн св — на л»оду.»я гора определяются то:»ько .t t рi Lòtt»ttttt свойствами испо»»ьзуел»» Lt .t„ãt t . з. »-т«н, <О чем подтверждается»» »з».»»и». »Ittt бь»с гpo— действия. 2 и.».

13 38105

Изобретение Отн<и (т< я к рлдис— технике и I(Ifp<>B<>ft »ычис:(и тельной технике и может быть и(пользовано пРи постРоении сf(eftffai»faffPoffaffffhlf( цифроанллс г< вых у< тр< йств синтеза сложных сигналов.

Цель изобретения — повышение быстродействия мсду (ятора. !!а фиг, 1 и 3обрлжена структурнотройстчл; нл

НИЯ, ПОЯСНЯН>электрическая схема ус фиг. 2 — эпюры нлпряже щие его работу.

Устрсйство содержит тель 1 код — частота, рой 3 суммлт(ры, блок пер»ь(й 5 и»торой г> ф > преобрлзовл11ервый 2 и втоинверторон, рмировлтели по< .(е I< I< l TE . Il нос гей, трет ий сумматор 7 и,(еко >ирун>щий блок 8, Мс дулятор рлГ>с т(1ет следун>щим оГРЛЗОМ. !!(3»торь(х информационных вхОдлх установлен двоичный код частоты 1, определяющий Iлстоту модулируемого ко:(ебания. Цл первых информлционш>х

»ходлх уста»о»лен д»оичный код амп:IИ ) д(1 вь>Хс> (fl(> t О IC<>JI < 6 a Hff>I К, В клчестве преоГ>разо»ателя 1 код — члстотл испоч> 3уегся цифровой блок на базе накопительного суммлтс>— рл, с.с дс !»I(;Iff(el (> n — разрядный комби—

НЛЦИОННЫй СУММЛтОР И РЕГИСТР, ВЫХОдами кот(>p<>1 я»лян тся и-выходов

Y (I = Y„. + iF (m

Y о

N = 2

31о срлннение описьп3ает дискретную пилообразную функцин> с амплитудой N » крути нои нлрастаюше(о участкл 3л один такт (фиг . л, линия

-«-О-)

Цл 1<ыходе перного сумма f (fp:f 2

ПОЛУ ЧЛН>1 H ЧИС >l> Н> ПО(..>l(. ((О»Л те (ьн(с гь как ре:3ультлт суммирования ко Ia Х ffil tf(.ðfff fõ инф(>рмлционных I31«>— длх < Y (f ) по м<>,(улн> Е, апрс((епяемун> сра13пс ни< м регистрл.

Сс г.(л< но алгоритму работы преобрл— зовлте:(я 1 к<лд — члстотл нл 13ь(ходлх формируется 1исло(зая пил<>обрлзнля последовательность, котс>рун> M(>æflî 3 a1Iffc if T»» Виде с р 1»н ения

E -f (i) = Y„+ iF + h;(m<1(1N) (Фиг. 2а, линия — + — + — ). !!л»I,IXр 1 О сумматора 3 происходит (3нл 1 гичнля процедурл, HJIÓ÷åfføll f » Рс Iv>f T тате инверсии н блоке 4 инверторов, с добавлением единицы в и-й разряд

313 и нл вход переноса младшего разряда (i) (фиг. 2л, линия — > — f-- ).

Если иа выходе и-ого разряда сумматора 2(3) действует высокий потенциал, то последовательность на выходах !

5 формирователя 5(6) поспедовлтельнсстей Отрицает входную, т.е. налицо нелинейное преобразование, которое опи<ывается следующим соотношением

2p, . г! (i), при g (i) - N/2

Х(i)

В(1) — 1. при g(i) — N/2

В результате на»ыходах формирователя 5(с>) последовательностей э5 получают треугольные числовые последа»ательности соот»етственно Х +(1,> и

Х (i).

Такое не:(инейное преобразование для случая, когда входная последовлт ельность — пилообразная функция, формирует дискретную треугольную функцию, модуль крутизны которой равен Е за Один такт, л непрерывный лна:(ог изменяется от минус 1/2 до

1 плюс

Учитывая абсолютную идентичность

40 преобразования как для последовательности д, так и для (", палучлют на выходах первого 5 и второго с> формирователей последовательностей две дискретные треугольные функции

45 соответственно Х, и Х, сднинутые на флзовые углы, рлвные по модупю и противоположные по знаку, соответственноо +,р и †(р(фиг. 26), которые пропорциона (ьнь1 коду К на первых информационных входах.

Заключительным этапом формиронания дискретного сигнала является

cJf(,æåHèå двух последовательностей

Х и Х на третьем сумматоре 7, 1(л выходе которого получан>т

7. (i) = Х,(i)+ Х (1) 13 .30105

pOIIOI» yp(>IIIIe кук1 т(»чность билизирующим с аналоговой

А = 2(к — -) r 4

20

Резу»»ьтат сложения дает дискретN ную смещенную на вЂ, — 1 трапецеидлл»2 ную функцию, непрерынньп» аналог с которой имеет модуль крутизны сплдающего и нарлстлющего участков, равный

2F за такт, и амплитуду трапеции, равную (фиг. 2в) .

Из последнего выражения следует, что амплитуда трапеции приямо пропорциональна коду К на первых информационных входах. Таким образом, получают дискретную трапецеилальную функцию с частотой, определяемой кодом F и амплиту дой,,изменяющейся по закону изменения К.

Для перехода к не»iðåðh»I»ному сигH;\ лу в декодирующем блоке 8 осуществляется цифроаналоговое преобразование, при этом результирующий сигнал Irpeобретает вид ступенчатой функции (фиг. 2в, пунктирная линия). При необходимости с.глаживания результирующего сигнллл на выходе устанавливается полосоной фильтр, настроенный на главную гармонику трлпецеидальной функции, Таким образом, путем фазового сдвига двух треугольных функций, которьп» определяется управляющим двоичнь»м кодом, pea:»изуется аппаратноцифровая амп »итудная модуляция трапецеидальной функции, спектральный соcтан котoð(.й н узкoй полосе можно считать б.»изким монохроматическому сигналу. Б резус»ьтлте модуляция (перемножение моцулирующей функции «ecymeго ко»»(.блння) происходит на цифЧТО ГЛР;»»»Т»»!1, C T НЫ((1— и yc т(1»»ч»»»»ос 1 » к;»с(т,» флкторлм по (-рл»»»»с»»»»»( модуля»»»»е»» . Б то же время скоростные с нойс тнл»(»;»у. »чтор; определяк1тся то» ко ск(1рос т»»»,г«»»

cнойствами испол» зуемых»с гических элементов, что подтверждлет но»»ышение быстродейств»»я.

Фор мул аизобретени я

Цифроаналоговьп» амплитудньп» м(дулятор содержащий первый, нтор(»»» и третий сумматоры, перньп» и второй формирователи последователь»»остей и декодирующий блок, причем первые входы первого сумл»л»орл являются первыми информационными нх(»дами модулятора, о т .л и ч а ю шийся тем, что, с целью повышения быстродействия, в него введены б.ior(иннерторов и преобразователь кол — частота, выходы которых псдклкчены соответственно к первым входам втор("o сумматора и вторым входлм первого сумматора, выходы которого, а также выходы второго сумматора через соответственно первьп» и второй формирователи последонл те пьнос тей»»одк»»н— чены к входам третьего суммлт(рл, выход KoTopoIQ I»oui(JII(»чен к входлм декодирующего блока, ных(л преобразователя код — частота и(дк:II(I«e»» к вторым входам второго суммлторл, входы блока инверторов соединень» ( первыми информационными входами модулятора, вторыми инфо рмационными входами и выходом которого являются соответственно входь» пре(брлзонлтеля код — частота и выход цекоцирующего блока.

13381(1 >

/%//

/(/

/,j /

2 42 6, б 1О

zp ( т—

1г 1М

В

1

1

>

1

-1, г г, > > 1 1

1 1 > 1

/,1

1

1

1 > г>

1 1

1

I !

1 |

>

1! (1

1

1 (1

>->

--1

02>4

10 I 12

Cue 2

Редактор А. Огар

Заказ 41 8/58 Тираж 638 Подписи>>е

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Ж-З >, Москва, Раушскав наб., д. 4/>

Производственно полиграфическое 11p c IIlpHII T>IP, Г . > ж Г>>р>>Л, у>> . Ill»>I II I »,> >I, / j/

/ *///g/

1 /

Составитель О. Андрушко

Техред И.Попович Еоррек TI>l> JI. 1>ескид