Устройство для регулирования температуры

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике , в частности к устройствам для регулирования температуры в термостатах радиотехнических устройств, Устройство содержит два датчика температуры 1 и 1 , два компаратора 2 и 2, два ключевых элемента 3 и 3 и обеспечивает снижение коммутационных помех за счет введения блока приоритета 7 и реализации временной логической задержки включения одного из нагревателей при помощи генератора импульсов 6, регистра 8, логических элементов И и элементов ИЛИ 10,, 10,.,, 10 и соответствующих связей выходов компаратора с входами блока приоритета, а также взаимных связей блока приоритета, логических элементов и регистра. 1 з.п. ф-лы, 2 ил. (Л со оо со СП

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„ 1 339510 A1 (51) 4 G 05 D 23/19

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2 1) 38547 1 9/24-24 (22) 08.02.85 (46) 23,09.87. Бюл. № 35 (72) С.А»Куст и И.А.Форафонтов (53) 621.555.6 (088.8) (56) Авторское свидетельство СССР № 474797, кл. G 05 D 23/19, 1973. (54) УСТРОЙСТВО ДЛЯ РЕГУЛИРОВАНИЯ

ТЕМПЕРАТУРЫ (57) Изобретение относится к автоматике, в частности к устройствам для регулирования температуры в термостатах радиотехнических устройств.

Устройство содержит два датчика тем-. пературы 1 и 1, два компаратора

2„ и 2, два ключевых элемента 3

7 и 3 и обеспечивает снижение коммуг тационных помех за счет введения блока приоритета 7 и реализации временной логической задержки включения одного из нагревателей при помощи генератора импульсов 6, регистра 8, логических элементов И 9„ — 9 и элементов ИЛИ 10,, 10, 10 и соответствующих связей выходов компаратора с входами блока приоритета, а также взаимных связей блока приоритета, логических элементов и регистра.

1 з.п. ф-лы, 2 ил.

1 133

Изобретение относится к автоматике, в частности к устройствам регулирования температуры в термостатах радиотехнических устройств.

Цель изобретения — снижение коммутационных помех.

На фиг.1 представлена схема устройства; на фиг,2 — схема блока приоритета.

Устройство содержит датчики 1, и

17 температуры, первый 2, и второй

27 компараторы, ключевые элементы

3, и 3, нагреватели 4, и 4, источник 5 йостоянного напряжения, генератор 6 импульсов, блок 7 приоритета, регистр 8, первый 9,, второй 97, третий 9 и четвертый 9 элементы И, первый 10Ä, второй 10 и третий 10

2 элементы ИЛИ.

Блок 7 приоритета (фиг.2) содержит два элемента И 11, и 11, два инвертора 12 и 12 и элемейт 13 за1 2 держки, причем первый вход блока приоритета соединен с первым входом первого элемента И 11, выход которого подключен к первому выходу блока 7 приоритета и через второй инвертор 127 к первому входу второго элемента И 11 ; выход которого соединен с вторым выходом блока 7 приоритета и через первый инвертор 12, с вторым входом первого элемента Й 11, причем второй вход блока 7 приоритета через элемент 13 задержки соединен с вторым входом второго элемента И 117

Устройство работает следующим образом.

В исходном состоянии фактическая температура ниже термостатируемой, и при включении напряжения питания источника 5 постоянного напряжения первый 1 и второй 1 датчики тем1 7 пературы одновременно выдают сигналы включения первого 4, и второго 4 нагревателей. Срабатывают первый 2

1 и второй 27 компараторы и на обоих входах блока 7 приоритета одновременно появляются сигналы логической единицы, которые разблокируют первый 9„, второй 97, третий 9 и четвертый 9 элементы И, Так как в исходном состоянии все разряды регистра 8, выполненного в виде регистра сдвига, находятся в состоянии нуля, то нулевой уровень с выхода старшего (и — го) разряда ре9510 2 гистра 8 запрещает второй 9 и тре7 тий 9 элементы И.

Алгоритм работы блока 7 приоритета таков, что при любой комбинации

5 сигналов на его входах на выходах блока 7 приоритета не может присутствовать более одной единицы, При одновременном поступлении на оба входа блока 7 приоритета единиц сначала срабатывает в единицу первый элемент И 11„ блока 7 приоритета.

Затем появившийся нуль на выходе второго инвертора 127 закрывает второй элемент И 117 блока 7 приоритета.

Величина " задержки элемента 13 задержки назначается заведомо больше суммы задержек распространения сигнала в первом элементе И 11„, втором инверторе 12 и втором элементе И

117 блока 7 йриоритета. Поэтому на выходе первого элемента И 11 блока

7 приоритета устанавливается сигнал логической единицы, а на выходе вто2, рого элемента И 11 — сигнал логического нуля. Нули на выходах третьего 9, и четвертого 9 элементов И определяют нуль на выходе второго элемента ИЛИ 107 и нулевое напряжение на втором нагревателе 41

Единицы на обоих входах первого элемента И 9, определяют единицу на его выходе и единицу на выходе первого элемента ИЛИ 10,, что соответствует открыванию ервого ключевого

35 элемента 3, и подаче напряжения на первый нагреватель 4, Одновременно единица на первом (верхнем) выходе блока 7 приоритета йриводит к появлению единицы на вы40 л ходе третьего элемента ИЛИ 0> и, следовательно на информационном Эвходе регистра 8.

Импульсы с выхода генератора 6 импульсов, поступая на синхровходе

С регистра 8, записывают единицу с

Р-входа в разряды регистра 8. Причем каждый очередной тактовый импульс записывает единицу в очередной разряд РеIистра 8. Поэтому с поступанием n-ro импульса сдвига единица появляется в старшем (n-M) разряде регистра 8, Задержка появления единицы в старшем разряде регистра 8 выбирается исходя из необходимой временной разницы включения первого 4„ и второго 4 нагревателей и определяется произведением периода следования

1339510 тактовых импульсов на число исполь" зуемых разрядов регистра 8.

Единицы на обоих входах третьего элемента И 9 приводят к срабатыва3 5 нию второго элемента ИЛИ 10, открыванию второго ключевого элемента 3 и включению второго нагревателя 4 что означает разнесение во времени моментов включения первого 4, и вто- 10 рого 4 нагревателей и, следовательно, снижению уровня коммутационных помех.

При достижении температурой терморегулятора уровня термостатируемые сигналы с первого 1, и второго 1 датчиков температуры приводят к отключению первого Z„ 2 компараторов и, следовательно, к отключенио первого 4„ и второго 4 нагревателей.

Нули на обоих выходах блока 7 приоритета приводят к появлению нуля на выходе третьего элемента ИЛИ 10 и на D-входе регистра 8. 25

3а и тактовых импульсов регистр

8 принимает исходное нулевое состоя-. ние. Период следования импульсов с выхода генератора выбирается заведомо ниже постоянной времени термостатируемого объема. Поэтому за время обнуления регистра 8 сдвига первый

1„ и второй 1 датчики температуры не успеют выдать очередной сигнал на включение обогрева.

Использование изобретения позволит снизить уровень коммутационных помех при включении устройства.

Формула из обретения 40

1. Устройство для регулирования температуры, содержащее два датчика температуры, два нагревателя, два ключевых элемента, первый компаратор, источник постоянного напряжения, генератор импульсов и регистр, причем один из датчиков температур подключен к входу первого компаратора, а выходы ключевых элементов через соответствующие нагреватели подключены к выходу источника постоянного напряжения, о тлич ающе е ся тем, что, с целью снижения коммутационных помех, устройство содержит второй компаратор, блок приоритета, четыре элемента И и три элемента ИЛИ, причем другой датчик температуры подключен к входу второго компаратора, выход первого компаратора соединен с первым входом блока приоритета и одним из входов первого и второго элементов И, выход второго компаратора соединен с вторым входом блока приоритета и одним из входов третьего и четвертого элементов И, другой вход первого элемента И соединен с первым выходом блока приоритета и одним из входов первого элемента ИЛИ, другой вход которого подключен к второму выходу блока приоритета и другому входу четвертого элемента И, выход первого элемента ИЛИ соединен с информационным входом регистра, синхровход которого связан с выходом генератора импульсов, а выход регистра подключен к другим входам второго и третьего элементов И, входы второго элемента ИЛИ соединены с выходами первого и второго элементов И, а входы третьего элемента ИЛИ соединены с выходами третьего и четвертого элементов И, выходы второго и третьего элементов ИЛИ подключены к входам соответствующих ключевых элементов.

2. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок приоритета содержит два элемента И, два инвертора и элемент задержки, причем первый вход блока приоритета подключен к одному из входов первого элемента

И, а второй вход блока приоритета через элемент задержки соединен с одним из входов второго элемента И, другой вход первого элемента И соединен через один из инверторов с выходом второго элемента И и вторым выходом блока приоритета, а другой вход второго элемента И соединен через другой инвертор с выходом первого элемента И и первым выходом блока приоритета.

Составитель Г.Крейман

Техред М.Ходанич Корректор N,Äåì÷èê

Редактор В.Петраш

Заказ 4218/36 Тираж 863 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва Ж-35, Раушская наб,, д,4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4