Устройство для раздельного управления тиристорными группами непосредственного преобразователя частоты
Иллюстрации
Показать всеРеферат
Изобретение относится к электротехнике и может быть использовано и непосредственных преобразователях частоты. Цель изобретения - повышение надежности и упрощение. Блокировка выходных сигналов триггера 3 во время установки его в одно из устойчивых состояний исключает ложные срабатывания триггера, что в сочетании с временной селекцией входных импульсов элементами задержки 11 и 12 спада импульса обеспечивает поме- - .озашищенность устройства. 2 ил. S СО Х 00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (51)4 Н 02 M 5 22
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
И А BTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3978832/24-07 (22) 21. 11.85 (46) 23,09.87. Бюл. Ф 35 (71) Научно-исследовательский, проектно-конструкторский и технологический институт силовой полупроводниковой техники (72) В.Ф. Краилин и Е,Г. Подобедов (53) 621.316.727(088.8) (56) Авторское свидетельство СССР
Ф 261547, кл, H 02 M 5/22, 1970.
Авторское свидетельство СССР
9 1010715, кл. Н 02 М 7/22, 1983. (54) УСТРОЙСТВО ДЛЯ РАЗПЕЛЬНОГО УПРАВЛЕНИЯ ТИРИСТОРНЫИИ ГРУППА1Я НЕПОСРЕДСТВЕННОГО ПРЕОБРАЗОВАТЕЛЯ ЧАСТОТЫ (57) Изобретение относится к электротехнике и может быть использовано непосредственных преобразователях частоты. Цель изобретения — повышение надежности и упрощение. Блокировка выходных сигналов триггера 3 во время установки его в одно из устойчивых состояний исключает ложные срабатывания триггера, что в сочетании с временной селекцией входных импульсов элементами задержки 11 и
12 спада импульса обеспечивает поме-.озащищенность устройства, 2 ил, Изооретение относится - . эл= ê ;р:технике и может быть испо.(f>.о:3а«о для раздельного управления «евоеp,«ственным преобразователе. : часто-ы, Цель изобретения — павы:((е«ile «3дежности работь:: и упрolgef:.и:.. ус-гргйства.
На фиг. 1 представле«а:ь>ункдиональная схема устройства; «а фиг 2 - 10 временные диаграммы. пояс«:I.)(((1>е работу устройства, УСтройство дл(я раас(ель«ого управления тиристорными группами « †ïoñðå,,— ственного преобразователя часто-.ы, (, содержит первый 1 и второй 2 з(eae«i задержки фронта. импульса, хо,;:ы кзт:)— рых соединены с прямым и и«верс«ыч выходами соответственно RS -..рис(ера 3, первый 4 и второй 5 =-леме:ò(f И-НЕ, первый вход первого элемента И-HE предназначен для подключения к иг.— точнику сигнала, разГ>еша(ск(его формирование пОложительнО{ О,1р -)oj.y«f«pHo да выходного напряже«ия, первый вхон второго элемента Vi-HE пред(аз«а(ei« для подключения к источник>" сиг«а (а> разрешаю(цего формирование зтрипаг ;i>" ного Ц„ полупериод". Нь*.ход«ого -.апряжения, вторые входы пер«ого и второго элементов И-HE соеди«е«ы ме;;(ду собой и подключены ("(выходу элемента ИЛИ 6, входы ко->оро-.з -..редназначены для подклк):{ения «дат чикам состояния тиристоров фазы )реобразователя, f I .(;, i. Е>:" 1 Г « > " .ьх(>t) è г()p- 1» ", е.(;,:«т> —,! — 1= ржки с(1;:(с! «м >> 1 : ->" » !.)if . пус т:, н - (",{ - т -;р;-;г>11;
:=.«-(Е . а;)Ь(КС,;(Е -;-(Е,. г г»."> и «е г к !".::> !!), ->(! (р;! --(в .>, a»ик«с Ос .тоя«;! s фи к с и руlo -. «) > l! о I >:. II (е
Наталя, Гри это!«« ""; и ef);:f.-.::.
". ретье{ " з,—: ме«та И вЂ” 111 ",p;:;- . . ii> ги« Р .. к ая {:, (ин «{(а «а::;) )(я::f! :: н шаюцая форм«l)о«ë«èe
f(:.1-"периг:;.а пы:::;(!О) О .г;)аз с я;I" Е fc. l:р((l! Я . «{(«Р>> ))ОМ вЂ”,>Х() -1.> -„- Р -, !)
Л И H: (,Ti, . Гтву(1 1, И
---"-. (T)>-*- В>«;-- - > д(=-I>).1>ðe i) - -/ --" .,в,-) { e- »> f!f (o . o",,> (-">и,; l
1 ?, фиг,2, К8- риг)-F l !. 1C» >f >f(. i (:. I.l:.:. c(i, r
fа!!ряж(l,((е " f>>l : и :
ll;! И«-»(-РГ «;,:., >
>{-"- (Я)С:11(1« !(>-::i "P В >Г >! >IÕГ
:, г! >РО ге -, -{В ° ie fl -,: .>,; -),, >.> ! .!>(У 1 :." . -1!. 3- ° 1 . l. - » ) 1 >>Pi;
Устройство догслнительнз (({аабже«(; первым ? H вторым 8 элементами И,. третьим 9 и четвертым ;0 элементами
И-HE («первым 1 и втopb(ff I 2;s: еже«тами задержки спа;3 >мпульса. при«ем первый вход третьего 3 fell;-,«,т-а И-. = Е подключен к прямому . ыходу К8 -тр:-ггера 3, а выход — к иервс>му входу элемента И 7, второй вход кот-»poãс подключен к выходу (;BpBO(3: емекта
11 задержки спада импульсa. вь{хо. —, первогo элемента H 7 {(o f(лю,(е>. к 8.. входу RS — триггера 3,, первый вход -e гвертого элемента И-HI.". 10 подключен « инверсному выходу RS--триггера 3, а выход — к первому входу элемента И 8, второй вход которого подключен к выходу второго элемента 12 задержки спада импульса, выход второго элемента И 8 подключен к R-входу RSтриггера 3, выход первого элемента
И-НЕ 4 подключен к входу первого элемента 11 задержки спада импульса и « :{P !> "iv« .". .с..::,.:,.::::" — е:,"
Пус:ть )-;:-, и(>!! i . "--:, «:, ){ j
- а;(г т >;.11«:.г
f 1o(> -:, iT>! е т {1 >)х(-; (- т) в с> ),>. >- ход з.! >. (: с > в. (. i и-.-. (- 1-;";1-. Од.{ — э .. д; -,) {(. - . —.— а). >::! а с выхо {а .*:ламel. гв
Т
t > -- t< (кр (»a>f . o>, В момент времени t:, происходи-, переключение триггера 3 по входу
=ладом импульса с
И 7 (,кривая " 10)
3 устанавли(зается
8=-0,R=1,Q
ПОСЛЕ ПЕ)ЗЕКЛЮЧ
«а выходе элемент
Выхог.,а элемента при этом триг —.-p в с ос..тояние. кс гда
1„Q = О. ения триггера 3 а И-HE 9 образу-""ò,ñÿ
1339816
40 нулевой потенциал (кривая U 8), который, поступая на вход элемента И 7, вызывает в свою очередь появление на выходе последнего также нулевого потенциала, который, поступая на
S-вход триггера 3, блокирует сигнал помехи. Единичный уровень напряжения .с прямого выхода триггера 3 (кривая
U 10) поступает на вход элемента 1 10 задержки фронта импульса, который производит задержку импульса на время Т > = t < — t> (кривая И 14) . В момент времени t на первом выходе устройства образуется единичный уровень 15 напряжения I, разрешающий формирование положительного полупериода выходного напряжения преобразователя.
В результате на выходе преобразо-. вателя появляется ток и логический 20 сигнал с выхода элемента ИЛИ 6 приобретает значение О. В момент tS снимается блокировка с элемента 7, так как на выходе элемента И-НЕ 9 образуется логическая единица. 25
Начиная с момента tS триггер 3 находится в режиме хранения информации (S = R = 1) и подготовлен к переключению по R-входу.
В момент времени t триггер 3 по К-входу переключается спадом импульса с выхода элемента 8 во второе устойчивое состояние, когда S
=1, R=O, Q=O, Q=1. После переключения триггера 3 нулевой потенциал с выхода элемента И-НЕ 10, поступая на вход элемента И 8, блокирует сигнал помехи по R-входу. Единичный уровень напряжения с инверсного выхода триггера 3 (кривая U 14), поступает на вход второго элемента 2 задержки фронта импульса, который производит задержку импульса на время Т вЂ” t (кривая И 15).
В момент времени t на втором вы ходе устройства появляется единичный уровень напряжения, разрешающий формирование отрицательного I„ полупериода выходного напряжения преобразователя.
В дальнейшем работа устройства раздельного управления протекает аналогично рассмотренному. Блокировка выходных сигналов триггера 3 во время установки его в каждое из двух устойчивых состояний исключает ложные срабатывания триггера в моменты времени t — t» что в сочетании с примененной временной селекцией входных импульсов элементами 11 и 12 задержки спада импульса обеспечивает высокую помехозащищенность устройства.
Таким образом, изобретение позволяет повысить надежность работы и упростить схему устройства для раздельного управления тиристорными группами непосредственного преобразователя частоты.
Формула и з обретения
Устройство для раздельного управления тиристорными группами непосредственного преобразователя частоты, содержащее первый и второй элементы задержки фронта импульса, входы которых соединены с прямым и инверсным выходами RS-триггера соответственно, первый и второй элементы
И-НЕ, первый вход первого элемента
И-НЕ предназначен для подключения к источнику сигнала, разрешающего формирование положительного полупериода выходного напряжения, первый вход второго элемента И-НЕ предназначен для подключения к источнику сигнала, разрешающего формирование отрицательного полупериода выходного напряжения, вторые входы первого и второго элементов И-НЕ соединены между собой и подключены к выходу элемента ИЛИ, входы которого предназначены для подключения к выходам датчиков состояния тиристоров фазы преобразователя, о т л и ч а ю щ е е— с я тем, что, с целью упрощения и повышения надежности работы устройства, оно снабжено первым и вторым элементами И, третьим и четвертым элементами И-НЕ и первым и вторым элементами задержки спада импульса, причем первый вход третьего элемента И-НЕ подключен к прямому выходу
RS-триггера, а выход — к первому входу первого элемента И, второй вход которого подключен к выходу первого элемента задержки спада импульса, выход первого элемента И подключен к S-входу RS-триггера, первый вход четвертого элемента И-НЕ подключен к инверсному выходу RS-триггера, а выход — к первому входу второго элемента И, второй вход которого подключен к выходу второго элемента задержки спада импульса, выход второго элемента И подключен к R-входу RS1339816
U2 а о <
Фиа2
Составитель С. Станкевич
Техред М.Дидык
Корректор С, Шекмар
Редактор Н. Тупица
Подписное
Заказ 4241/52 Тираж 659
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4, триггера, выход первого элемента
И-НЕ подключен к входу первого элемента задержки спада импульса и второму входу третьего элемента И-НЕ а
5 выход второго элемента И-HE подключен к входу второго элемента задержки спада импульса и второму входу четвертого элемента И-НЕ,