Цифровой накопитель

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано в качестве формирователя дискретной сетки частот, а также для функционального преобразования информации . Целью изобретения является повьшение быстродействия. Цифровой накопитель содержит управляющий регистр 1, группу элементов И 2, генератор 3 тактовых импульсов, входной регистр 4, комбинационные сумматоры 5 и 6, элемент И 7, элемент НЕ 8, выходной регистр 9, входные шины 10 и 11 и выходную шину 12. Входы регистров 1 и 4 подключены к входным шинам 10 и 11 соответственно, выходы управляющего регистра 1 соединены с первыми входами элементов И 2 группы, вторые входы которых подключены к первому входу элемента И 7 и выходу переноса комбинационного сумматора 5, первая группа входов которого соединена с выходной шиной 12 и выходами регистра 9, вторая группа входов подключена к выходам регистра 4, а выходы суммы соединены с первой группой входов комбинационного сумматора 6, вторая группа входов которого подключена к выходам элементов И 2 групп, а выходы суммы соединены с информационными входами регистра 9, вход синхронизации которого подключен к выходу элемента НЕ 8, вход которого соединен с вторым входом элемента И 7 и выходом генератора 3 тактовых импульсов. Сущность изобретения заключается в том, что введение в состав устройства второго комбинационного сумматора, элементов И, НЕ и группы элементов И позволяет организовать изменение емкости цифрового накопителя при срабатывании его узлов только по импульсам тактового генератора, что существенно повышает быстродействие устройства. 2 ил. (Л со 4 СА: 4 10. С г

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 С 06 Р 7/68

Ксp AsAgqg y г

I, l3 „, ц() <843467ц, д с

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ .ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 4037218/24-24 (22) 17.03.86 (46) 07.10.87. Бюл. Ф 37 (72) В.Н.Максимович и В.Б.Дудыкевич (53) 681.3(088.8) (56) Майоров С.А., Новиков Г.И. Принципы организации цифровых машин. Л.:

Машиностроение, 1974, с. 152, рис. 4.45а.

Авторское свидетельство СССР

Р 1169164, кл. Н 03 К 25/00, 1985. (54) ЦИФРОВОЙ НАКОПИТЕЛЬ (57) Изобретение относится к вычислительной технике и может быть использовано в качестве формирователя дискретной сетки частот, а также для функционального преобразования информации. Целью изобретения является повышение быстродействия. Цифровой накопитель содержит управляющий регистр

1, группу элементов И 2, генератор 3 тактовых импульсов, входной регистр

4, комбинационные сумматоры 5 и 6, элемент И 7, элемент НЕ 8, выходной регистр 9, входные шины 10 и 11 и выходную шину 12. Входы регистров 1 и

4 подключены к входным шинам 10 и 11 соответственно, выходы управляющего. SU 1343411 А1 регистра 1 соединены с первыми входами элементов И 2 группы, вторые входы которых подключены к первому входу элемента И 7 и выходу переноса комбинационного сумматора 5, первая группа входов которого соединена с выходной шиной 12 и выходами регистра 9, вторая группа входов подключена к выходам регистра 4, а выходы суммы соединены с первой группой входов комбинационного сумматора 6, вторая группа входов которого подключена к выходам элементов И 2 групп, а выходы суммы соединены с информационными входами регистра 9, вход синхронизации которого подключен к выходу элемента НЕ 8, вход которого соединен с вторым вхо- ® дом элемента И 7 и выходом генератора

3 тактовых импульсов. Сущность изоб- Ц ф ретения заключается в том, что введение в состав устройства второго комбинационного сумматора, элементов И, НЕ и группы элементов И позволяет организовать изменение емкости цифрового накопителя при срабатывании его СГь) узлов только по импульсам тактового генератора, что существенно повышает (ф быстродействие устройства. 2 ил. юМ

1343411

Изобретение относится к вычислительной технике и может быть использовано в качестве формирователя дискретной сетки частот,, а также для функционального преобразования инфор5 мации.

Цепь изобретения — повьш ение быстродействия цифрового накопителя.

На фиг. 1 приведена структурная схема цифрового накопителя; на фиг.2— временные диаграммы его работы.

Накопитель содержит управляющий регистр 1, группу элементов И 2, генератор 3 тактовых импульсов, входной регистр 4, комбинационные сумматоры 5 и 6, элемент И 7, элемент HE 8, выходной регистр 9, входные 10 и 11 и выходную 12 шины. ходы регистров 1 и 4 подключены 20 к шинам IO и 11 соответственно, выходы регистра 1 соединены с входами элементов И 2, другие входы которых подключены к первому входу элемента

И 7 и выходу переноса сумматора 5, 25 первая группа входов которого соединена с выходной шиной 12 и выходами регистра 9, вторая группа входов подключена к выходам регистра 4, а выходы суммы соединены с первой группой входов сумматора 6, вторая группа входов которого подключена к выходам элементов И 2, а выходы суммы соединены с информационными входами регистра 9, вход синхронизации которого

35 подклкчен к выходу элемента НЕ 8, вход которого соединен с вторым входом элемента И 7 и выходом генератора 3 тактовых импульсов.

На фиг.2 приведены следующие временные диаграммы: а — последовательность тактовых импульсов на выхоце генератора 3 с частотой следования

f,; б — изменение цифрового значения на выходах регистра 9, в — изменение цифрового значения на выходах сумматора 5; r — сигналы на выходе переноса сумматора 5; д — изменение цифрового значения на выходах сумматора 6. ж — импульсы со средней частоЭ

50 той следования f на выходе элемента И 7.

Накопитель работает следующим образом.

Запись результатов суммирования

55 сумматорами 5 и 6 в регистр 9 производится по передним фронтам тактовых импульсов,, поступающих на его вход синхронизации с выхода элемента НЕ 8, что соответствует задним фронтам импульсов на выходе генератора 3. При отсутствии сигнала на выходе переноса сумматора 5 на выходах элементов

И 2 фиксируется нулевое значение кода. В этом случае содержимое регистра 9 возрастает с каждым периодом тактовой частоты f на постоянную величину А, равную значению числа на шине 11. При появлении сигнала на выходе переноса сумматора 5 открываются элементы И 2 и число В с шины 10 поступает на вторую группу входов сумма— тора 6.

Тактовый импульс, следующий с вы— хода генератора 3 при наличии сигнала на выходе переноса сумматора 5, проходит через элемент И 7 на выход устройства. Этот же импульс, прошедший через элемент НЕ 8, записывает в регистр 9 разницу (С;, ) между результатом суммирования чисел А и В с предыдущим состоянием регистра 9 (С.) и и ! числом 2, равным емкости сумматоров

5 и 6, где n — число их выходных двоичных разрядов (фиг.2б) . После этого на выходе переноса сумматора 5 появляется уровень логического нуля, элементы И 2 закрываются и возобновляется вышеописанный процесс накопления числа А в регистре 9.

Дополнительное суммирование числа

В в момент наличия сигнала на выходе переноса сумматора 5 эквивалентно снижению емкости накопителя без изменения характера процесса накопления. Выбирая различные значения числа В, можно изменять рабочую емкость

Р цифрового накопителя в пределах г=q — в, где Q = 2 — полная емкость накопи-!! теля.

Среднее значение частоты импульсов на выходе элемента И 7 определяется выражением

А . А

f = — Е р 0 q . В о

Формула изобретения

Цифровой накопитель, содержащий генератор тактовых импульсов, входной и управляющий регистры, входы которых подключены к первой и второй числовым шинам накопителя соответственно, первый комбинационный сумматор и

1343411

Р 15

Е5 е

10

Фиа2

Составитель В.Березкин

Техред Л.Сердюкова

Редактор П.Гереши

Корректор М. Максимишинец

Заказ 4824/49

Тираж 672

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб ., д . 4/5

Подписное

Производственно-полиграфическое предприятие, r . Ужгород, ул. Проектная, 4 выходной регистр, выходы которого соединены с выходной шиной накопителя . и первой группой входов первого комбинационного сумматора, о т л и ч а— ю шийся тем, что, с целью повышения быстродействия, в него введены второй комбинационный сумматор, элемент И, элемент НЕ и группа элементов И, первые входы которых подключе- 1О ны к выходам входного регистра, а вторые входы соединены с первым входом элемента И и выходом переноса первого комбинационного сумматора, вторая группа входов которого подключена к выходам входного регистра, а выходы суммы соединены с первой группой входов второго комбинационного сумматора, вторая группа входов которого подключена к выходам элементов И группы, а выходы суммы соединены с информационными входами выходного регистра, вход синхронизации которого подключен к выходу элемента НЕ, вход которого соединен с вторым входом элемента И и выходом генератора тактовых импульсов.