Устройство для контроля цифровых блоков
Иллюстрации
Показать всеРеферат
Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и локализации неисправных узлов в них. Целью изобретения является повьшение достоверности контроля за счет обеспечения контроля уровней входных сигналов . Устройство содержит генератор 1 тестов, группы 2 входов-выходов, мультиплексоры 3, 4, 5, формирователь 6 сигналов режима аналогового контроля, блок 7 индикации, аналоговый мультиплексор 8 контролируемых сигналов, блоки памяти 9, 10, сигнатурный анализатор 11, блок 12 управления, двухпороговый компаратор 13 напряжений, формирователь 14 опорного напряжения верхнего порога, блок 15 памяти, формирователь 16 опорного напряжения нижнего порога, блок 17 сравнения сигнатур, сумматоры 18, 19 по модулю два, IК-триггер 20, D-триггер 21, .элемент 22 задержки, элемент И 23. В предлагаемом устройстве при контроле временных последовательностей цифровых сигналов методом сигнатурного анализа одновременно осуществляется контроль уровня цифровых сигналов по Ф (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК ду 4 G 06 F 11/26
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМ .Ф СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ.(21) 4051351/24-24 (22) 07.04.86 (46) 07.10.87. Бюл. ¹ 37 (72) Г.В.Бакай, Е.M.Зильберман, В.Л.Рейзин, Г.Л.Рубинштейн и С.Я.Ховтун (53) 681.3(088.8) (56) Авторское свидетельство СССР № 1120338, кл. G 06 F 11/26, 1983.
Авторское свидетельство СССР
¹ 1269139, кл. G 06 F 11/26, 08.10.85. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ
БЛОКОВ (57) Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и локализации неисправных узлов в них. Целью изобретения является повышение достоверности контроля за счет обеспечеÄÄSUÄÄ 1343417 А1 ния контроля уровней входных сигналов. Устройство содержит генератор 1 тестов, группы 2 входов-выходов, мультиплексоры 3, 4, 5, формирователь 6 сигналов режима аналогового контроля, блок 7 индикации, аналоговый мультиплексор 8 контролируемых сигналов, блоки памяти 9, 10, сигнатурный анализатор 11, блок 12 управления, двухпороговый компаратор 13 напряжений, формирователь 14 опорного напряжения верхнего порога, блок 15 памяти, формирователь 16 опорного напряжения нижнего порога, блок 17 сравнения сигнатур, сумматоры 18, 19 по модулю два, 1К-триггер 20, D-триггер 21, элемент 22 задержки, элемент И 23.
В предлагаемом устройстве при контроле временных последовательностей цифровых сигналов методом сигнатурного анализа одновременно осуществляется контроль уровня цифровых сигналов по
1343417
Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и локализации неисправных узлов в них.
Цель изобретения — повышение досто верности контроля за счет обеспечения контроля уровней вход|ь)х сигналов.
На фиг.l представлена структурная схема устройства; на фиг.2-4 — структурные схемы соответственно блока управления, блока сравнения сигнатур и двухпорогового компаратора напряжений.
Устройство (фиг.l) содержит генератор 1 тестов, выход стимуляции 2а, синхровход 2б, группу информационных входов 2в, группы входов "Стоп", ."Пуск" и синхронизации 2г, 2д и 2е соответственно, мультиплексоры 3-5 сигналов "Стоп", "Пуск" и синхронизации соответственно, формирователь 6 сигналов режима аналогового контроля, блок 7 индикации, аналоговый мультиплексор 8 контролируемых сигналов, первый и второй блоки 9 и 10 памяти, сигнатурный анализатор 11, блок 12 управления, двухпороговый компаратор
13 напряжений, формирователь 14 опорного напряжения верхнего порога U третий блок 15 памяти, формирователь
16 опорного напряжения нижнего порога U„, блок 17 сравнения сигнатур, нn сумматоры 18 и 19 по модулю два, lK-триггер 20, D-триггер 21, элемент
22 задержки, элемент И 23.
Формирователь 6 сигналов режима аналогового контроля состоит из генератора 24 и триггера 25.
Сигнатурный анализатор 11 состоит .из формирователя 26 измерительного интервала и регистра 27 сдвига с обратными связями (РСОС).
Позициями 28-30 обозначены информационные входы мультиплексоров сиг— налов Стоп", "Пуск" и синхронизации соответственно.
Далее позициями обозначены 31
10 упрямой выход генератора 24; 32 — ин% версный выход генератора 24, являющийся первым выходом формирователя 6;
33-35 — группы адресных входов мультиплексоров сигналов Стоп", пПускп и синхронизации соответственно; 36—
38 — входы "Стоп", "Пуск" и синхронизации сигнатурного анализатора ll;
39 — информационный вход регистра 27;
40-43 †. адресные входы соответственно блока 7 индикации, мультиплексора 8, блоков памяти 9 и 10; 44 — вход сброса регистра 27; 45 — группа выходов управляющей информапии блока 12 управления; 46-48 — первый, второй и тре25 тий входы компаратора 13; 49 группа адресных входов третьего блока
15 памяти; 50 — стробирующий выход сигнатурного анализатора ll; 51 -установочный вход сигнатурного анализаЗ0 тора 11; 52 — синхровход регистра 27;
53 и 54 — первая и вторая группы информационных входов блока 17; 55 и
56 — первая и вторая группы информационных выходов третьего блока 15 па35 мяти; 57 и 58 — соответственно управляющий и установочный входы блока 12 управления; 59, 60 и 61, 62 — первые я вторые входы сумматоров 18 и 19 по модулю два соответственно; 63 — вы40 ход равенства блока 17 сравнения сигверхнему и нижнему порогам, характерным для той или иной элементной базы контролируемых цифровых блоков. В случае несоответствия установленному уровню хотя бы одного бита сформированная сигнатура будет отличаться от эталонной.. Устройство позволяет наряду с контролем временных последовательностей цифровых сигналов осуществлять одновременно контроль их единичных и нулевых уровней любого стандартного вида, кроме того, имеется возможность контроля в широких пределах величины постоянных или квантованных по времени аналоговых наПряжений любой полярности, что существенно повышает достоверность контроля цифровых блоков. 4 ил., l табл.
1343417 натур; 64 — информационный выход устройства; 65 — вход начальной установки устройства.
Блок 12 управления (фиг.2) содержит блок 66 сравнения кодов, счетчик 67, переключатели 68 и 69, элемент 70 задержки и элемент ИЛИ 71, Позицией 72 обозначен выход блока 66,. позицией
73 — вход сброса счетчика 67. 10
Блок 17 сравнения сигнатур (фиг.3) содержит запоминающее устройство (ЗУ)
74 эталонных сигнатур и компаратор
75 кодов.
Двухпороговый компаратор 13 15 (фиг.4) напряжений содержит компаратор 76 верхнего порога и компаратор
77 нижнего порога.
Устройство работает следующим. об разом. 20
Генератор 1 тестов вырабатывает стимулирующие сигналы, которые через выходы стимуляции 2а устройства по— ступают в контролируемый цифровой блок. Для обеспечения синхронности 25, стимулирующих сигналов с контролируемыми и управляющими сигналами, формируемыми контролируемым цифровым блоком, из последнего через синхровход 2б устройства в генератор 1 З0 поступает опорный синхронИзирующий сигнал. При этом на информационные входы 2в устройства и далее на входы и мультиплексора 8 поступают вырабатываемые контролируемым цифровым бло- З5 ком контролируемые сигналы, представляющие собой определенные временные последовательности цифровых сигналов,постоянные или квантованные по времени аналоговые напряжения. Через 40 входы 2г, 2д, 2е устройства от контролируемого цифрового блока на входы
28-30 мультиплексоров 3-5 поступают наборы управляющих сигналов. Контроль работоспособности или диагностирова- 45 ние цифрового блока осуществляется путем поочередной автоматической проверки поступающих на него временных последовательностей цифровых сигналов с одновременным контролем их единич- 50 ных и нулевых уровней и постоянных или аналоговых напряжений.
В блоке 12 управления переключателем 69 устанавливают номер того контролируемого сигнала, с которого долж- 55 на начинаться проверка цифрового блока, а переключателем 68 — номер последнего проверяемого контролируемого сигнала.
При подаче импульса на вход 65 начальной установки устройства триггеры 20 и 21 сбрасываются, формирователь 26 измерительного интервала и
РС0С 27 сигнатурного анализатора 11 устанавливаются в исходное состояние ожидания запускающего сигнала. Задним фронтом импульса начальной установки на входе 58 блока !2 управления в счетчик 67 записывается начальный код, поступающий с первого переключателя 69 (начального номера контролируемого сигнала). Указанный код с выхода счетчика 67 поступает на группу
45 выходов управляющей информации блока 12 управления и далее на входы
40-43, 49 и 54 соответственно блока
7 индикации, мультиплексора 8 контролируемых сигналов, первого 9, второго
10 и третьего 15 блоков памяти и блока 17 сравнения сигнатур. На входе
72 блока 66 сравнения кодов при этом сигнал отсутствует. Для четкой работы устройства длительность сигнала на— чальной установки должна быть больше величины задержки элемента 70 блока
12 управления.
При этом в мультиплексоре 8 открыт канал, соответствующий установленному номеру контролируемого сигнала, по которому выбранный для проверки контролируемый сигнал U поступает на вход 47 двухпорогового компаратора
13 напряжений. С выходов 55 и 56 третьего блока 15 памяти на формирователи 14 и 16 поступают коды величин опорного напряжения для верхнего и нижнего порогов соответственно. Выбранные опорные напряжения верхнего порога Uáï и нижнего порога Нп пода ются соответственно на входы 46 и 48 двухпорогового компаратора 13, осуществляющего сравнения контролируемого сигнала U с опорными напряжениями U u U „и. В таблице приведено состояние инверсного 59 и прямого 61 выходов компаратора 13 для различных полярностей и соотношений величин
U нп
1343417
Состояние выходов двухпорогового компаратора
Соотношение величин контролируемого сигнала и опорных напряжений прямого 61 инверсного 59
Для отрицательных сигналов
Для отрицательных сигналов
Для положительных сигналов
Для положительных сигналов
HUHï (lUõ! (1U ä!
IU„I (I U„ï l
IV„t !П,„(0
С выхода второго блока 10 памяти
20 на входы управления полярностью формирователей 14 и 16, а также на входы 60 и 62 сумматоров 18 и 19 вьдает— ся сигнал "О", если контролируемый сигнал положителен, или сигнал "1" 25 в случае отрицательной полярности контролируемого сигнала. На адресные входы 33-35 мультиплексоров 3-5 поступает код выбора набора управляющих сигналов, записанный в соответствующей данному номеру контролируемого сигнала ячейке первого блока памяти.
На входы 36-38 сигнатурного анализатора 11 поступают соответствующие управляющие сигналы "Стоп", "Пуск"
35 и синхронизации, относящиеся к данному контролируемому сигналу. При поступлении сигнала "Пуск" на вход 37 сигнатурного анализатора 1! он проходит на формирователь 26 измеритель- 4О ного интервала, который переходит в состояние измерения и вырабатывает импульс установки, поступающий на вход 44 начальной установки регистра
27. При этом в формирователе 26 бло- 4 кируется воздействие управляющих сигналов "Пуск", поступающих на вход 37, разрешается прием сигналов "Стоп", поступающих на вход 36„ и вырабатывается измерительный (временной) строб, разрешающий прохождение управляющих сигналов синхронизации с входа 38 сигнатурного анализатора 11 на синхровход С PCOC 27 и через синхровыход
52 на С-вход IK-триггера 20.
При этом, если уровень U всех нулевых битов контролируемой последова- тельности, поступающей на вход 47 двухпорогового компаратора 13, меньше опорного напряжения U Нп нижнего порога, поступающего с формирователя 16 на вход 48 компаратора 13, а уровень
Uy, всех единичных битов контролируемой последовательности больше опорного напряжения U > верхнего порога, поступающего с формирователя 14 на вход
46 компаратора 13, то независимо от полярности цифровых сигналов, представляющих контролируемую.последовательность, на выходе IK-триггера 20 будет последовательность, по времени повторяющая контролируемую, а по уровню единиц и нулей выраженная,в уровнях ТТЛ (ИМС серий 155, 133, 533).
Исключение влияния полярности контролируемых сигналов достигается за счет сумматоров 18 и 19 по модулю два, первые входы которых подключены к соответствующим выходам 59 и 61 двухпорогового компаратора 13 напряжений. При положительной полярности контролируемых сигналов из второго блока 10 памяти на вторые входы 60 и
62 сумматоров 18 и 19 подается "0" и сигналы на выходах указанных сумматоров повторяют сигналы на их первых входах. Если же на вторые входы этих сумматоров подается "1", что имеет место при контроле последовательностей, представленных отрицательными сигналами, то на выходах сумматоров будут сигналы, инвертированные по отношению к сигналам на первых входах этих сумматоров.
Сигналами синхронизации в РСОС 27 записывается поток данных, поступаю-. щих с выхода IK-триггера 20 на ин" формационный вход 39 сигнатурного анализатора 11, Поступающий с выхода
7 13434 . мультиплексора 3 на вход 36 сигнатурного анализатора.11 сигнал "Стоп" переводит формирователь 26 в состояние ожидания нового запускающего сигнала Пуск . При этом прекращается
11 II 5 формирование измерительного строба, в связи с чем .запрещается прохождение импульсов синхронизации на соответствующий РСОС 27 и С- вход IK-тригге-; ра 20.
После окончания измерительного интервала код состояния РСОС 27, т.е. сигнатура (К-разрядное двоичное число), через группу 53 выходов сигнатур- 5 ного анализатора 11 поступает на группу входов блока 17 сравнения сигнатур и далее на вторую группу информационных входов компаратора 75 ко дов, на первую группу информационных входов которого поступает эталонная сигнатура, записанная в соответствующей проверяемому контролируемому сигналу ячейке ЗУ 74 эталонных сигнатур блока 17 сравнения сигнатур. 25
Если сформированная сигнатура соответствует эталонной,™что имеет место при соответствии контролируемой последовательности цифровых сигналов заданным требованиям по уровням еди- Зц ничных и нулевых битов и их временной расстановке, то с выхода 63 блока 1? сравнения сигнатур считывается сигнал "!", в противном случае "О".
Этот сигнал поступает на D-вход триг35 гера 21, запись информации в которой осуществляется задним фронтом измерительного строба, поступающего из сигнатурного анализатора 11 через выход, 50 на С-вход триггера 21.
Если сигнатура первого контролируемого сигнала правильная, т.е. соответствует эталонной, то D-триггер
21 переключится в состояние "1" и на вход элемента И 23 и на информацион- 45 ный выход 64 устройства поступит разре1пающий потенциал. При этом задним фронтом измерительного строба через элемент 22 задержки и элемент И 23 увеличивается на единицу содержимое 5О счетчика 67 блока 12 управления, что соответствует установлению на выходах
45 блока 12 управления кода следующего номера контролируемого сигнала. 55
При этом в мультиплексоре 8 закрывается канал прохождения предыдущего контролируемого сигнала и открывается канал прохождения следующего конт17 8 ролируемого сигнала. На адресные входы 33-35 мультиплексоров 3-5 поступает код выбора набора управляющих сигналов, с выходов 55 и 56 третьего блбка 15 памяти на формирователи 14 и 16 поступает код выбора опорных напряжений соответственно верхнего и нижнего порогов, с выхода второго ) блока 10 памяти на формирователи 14 и 16 и входы 60 и 62 сумматоров 18 и
19 поступает "1" или "О" с ЗУ 74 эталонных сигнатур блока 17 сравнения сигнатур, — считывается сигнатура, соответствующая номеру следующего контролируемого сигнала. Цикл измерения повторяется и, если сигнатура второго контролируемого сигнала правильная, то аналогичным образом устройство переходит к проверке третьего сигнала и т.д. Если сигнатуры всех сигналов правильные, то счетчик 67 от начального состояния последовательно проходит через все состояния до последнего. После проверки последнего контролируемого сигнала, если его сигнатура правильная, счетчик 67 переключается в состояние, когда на его выходах устанавливается код, равный коду, набранному на втором переключателе 68. При этом на выходе 72 блока 66 сравнения кодов вырабатывается сигнал, который через элемент 70 задержки и элемент ИЛИ 71 поступает на вход 73 начальной установки счетчика 67, и цикл контроля повторяется сначала.
Если поступающий на вход 47 двухпорогового компаратора 13 контролируемый сигнал U представляет собой постоянное или квантованное по времени аналоговое напряжение положительной полярности, то он в компараторе
13 сравнивается с положительными опорными напряжениями верхнего У.пп и нижнего П„п порогов, поступающими на входы 46 и 48 соответственно. При вснп l < ® х (U вп T.e. zorPa контролируемый сигнал в норме, на выходах 59 и 61 компаратора 13 устанавливаются сигналы "1". Так как одновременно из второго блока 10 памяти на входы 60 и 62 сумматоров 18 и 19 поступает "О", то на выходах этих сумматоров появляются сигналы "1", которые поступают на К-вход и I-вход триггера 20.
Для Б„ отрицательной полярности формируются U „и Uz< тоже отрицатель13434 ной полярности. В этом случае при
/U„„ / (/П „ / (/U, / на выходах
59 и 61 компаратора 13 устанавливаются сигналы "0" но за счет того, что
5 при этом на входы 60 и 62 сумматоров
i8 и 19 из второго блока 10 памяти выдается "1", на выходах сумматоров
18 и 19 по модулю два и К- и I-входах триггера 20 снова устанавливаются сигналы "1".
При контроле постоянных или квантованнь1х по времени аналоговых напряжений в качестве сигналов Пуск", "Стоп и синхронизации, управляющих 15 работой сигнатурного анализатора 11, используются выходные сигналы формирователя 6, которые поступают на один из заранее выбранных входов соответствующих мультиплексоров 4-5.
При этом .управляющие сигналы синхронизации снимаются с инверсного выхода
32 генератора 24, а сигналы "Пуск" и
"Стоп" — с выхода счетного триггера
25 формирователя б.. В результате при 25 проверке любого контролируемого сигнала, представленного в виде постоянного или аналогового напряжения любой полярности, формирователем 26 сигнатурного анализатора 1 вырабаты- 30 вается один и тот же измерительный строб, разрешающий прохождение только двух импульсов синхронизации на
РСОС 27 и С-вход IK — триггера 20. Так как при /U нц / а /U >/ (/U !!z / на входах К и Т триггера. 20 стоит "1", то его состояние будет изменяться каждый раз при поступлении на С-вход импульса синхронизации. Таким образом, в течение измерительного интер- р вала на входе 39 сигнатурного анали затора 11 будет определенная двоичная последовательность, в результате чего на выходе 53 сигнатурного анализатора будет формироваться сигнату- 45 ра 00...010, одна и та же для всех постоянных или аналоговых U<, находящихся в пределах установленных порогов. Укаэанная сигнатура должна быть записана в качестве эталонной в соот- 5О ветствующих ячейках ЗУ 74 блока 17 сравнения сигнатур.
При несоответствии U „ норме, т.е.
/U z / > /U Ä / или /U „ / (И „и /, сигналы на выходах 59 и 61 компарато- 55 ра 13 и соответственно на К- и входах триггера 20 будут в противофазе ("0" и "1™ или "1" и "0"). В результате вид двоичной последователь!
7 !
0 ности на информационном входе 39 сигнатурного анализатора 11 изменится, а сформированные последним сигнатуры 00...011 для /Uх / > /V» / или 00...000 для /U „ / c /U „„ / будут отличаться от эталонной. Таким образом, при проверке любого постоянного или аналогового напряжения результирующая сигнатура может быть только трех видов: 00...010 для
U„, / < /П„ / ,>
/О z / (/о „ /, анализ которых позволяет получать дополнительную информацию о состоянии контролируемого напряжения.
Если в процессе проверки сигнатура контролируемого сигнала оказывается неправильной (отличной .от эталонной),то на выходе 63 блока 17 сравнения сигнатур устанавливается сигнал "0", который записывается в
D — триггер 21, и на вход элемента И
23 и на информационный выход 64 устройства поступает запрещающий потенциал. Прохождение счетных импульсов через элемент И 23 на счетчик 67 через управляющий вход 57 блока 12 управления запрещено и на выходе 45 блока 12 управления остается код номера сигнала, который классифицирован как неисправный. Блок 7 индицирует номер этого контролируемого сигнала .или непосредственно номер соответстI вующей отказавшей части контролируемого блока. Таким образом, в случае неработоспособности контрлируемого цифрового блока обеспечивается оперативная информация о месте повреждения, вплоть до номеров отказавших частей (узлов) или микросхем с целью их замены.
Использование предложенного устройства для контроля и диагностирования цифровых и цифро-аналоговых блоков позволяет за счет осуществления им наряду с автоматическим контролем временных последовательностей цифровых сигналов методом сигнатурного анализа одновременного контроля их
"единичных" и "нулевых" уровней любых стандартных перепадов (ТТЛ, КМОП, ЭСЛ), а также обеспечения им возможности контроля в широких пределах постоянных или квантованных-по времени аналоговых напряжений любой полярности, существенно повысить достоверность контроля цифровых и цифро-аналоговых блоков.
ll 13434 формула изобретения
Устройство для контроля цифровых блоков, содержащее генератор тестов, 5 аналоговый мультиплексор контролиру-емых сигналов, сигнатурный анализатор, блок управления, блок индикации, блок сравнения сигнатур, элемент И, элемент задержки, D-триггер, первый l0 блок памяти и три мультиплексора управляющих сигналов, причем выход и синхровход генератора тестов соединены соответственно с информацион— ным выходом и синхровходом устройст- )5 ва, группа информационных входов аналогового мультиплексора контролируемых сигналов образует группу информационных входов устройства, входы "Пуск, Стоп" и синхронизации сиг- 2р натурного анчизатора соединены с выходами соответствующих мультиплексо— ров управляющих сигналов, информационные входы которых образуют группу информационных входов устройства, стро- 25 бирующий выход сигнатурного анализатора соединен с синхровходом Э-триггера и с входом элемента задержки, выход которого соединен с первым входом элемента И, выход которого подклю- зц чен к синхровходу блока, управления, выход D-триггера является выходом признака ошибки устройства и подключен к второму входу элемента И, информационный вход D-триггера соединен З с выходом равенства блока сравнения сигнатур, первая группа информационных входов которого соединена с группой информационных выходов сигнатурного анализатора, группа выходов бло- 10 ка управления соединена с группой адресньгх входов аналогового мультиплексора контролируемых сигналов, группой входов блока индикации, второй группой информационных входов блока срав- 45 нения сигнатур и группой адресных входов первого блока памяти, первая, вторая и третья группы информационных выходов которого соединены с группами адресных входов соответствующих муль- 5О типлексоров управляющих сигналов, вход начальной установки устройства соединен с установочными входами сигнатурного анализатора, блока управ17 12 ления и входом установки в "0 0-триггера, о т л и ч а ю.щ е е с я тем, что, с целью повышения достоверности контроля эа счет обеспечения контроля уровней входных сигналов, устройство содержит формирователи опорных напряжений верхнего и нижнего порогов, двухпороговый компаратор напряжений, первый и второй сумма. торы по модулю два, IK-триггер, формирователь сигналов режима аналогового контроля, второй и третий блоки памяти, группы ад— ресных входов которых соединены с группой выходов блока управления, первая и вторая группы информационных выходов третьего блока памяти подклшчены к группам информационных входов формирователей опорных напряжений, выходы которых соединены соответственно с первым и вторым информационными входами двухпорогового компаратора напряжений, третий информационный вход которого соединен с выходом аналогового мультиплексора контролируемых сигналов, инверсный и прямой выходы двухпорогового компаратора напряжений соединены с первыми входами первого и второго сумматоров по модулю два соответственно, выходы первого и второго сумматоров по модулю два подключены соответственно к К- и I-входам IK-триггера, вторые входы сумматоров по модулю два соединены с информационным выходом второго блока памяти и входами управления полярностью формирователей опорных напряжений, синхровход IK-триггера соединен с синхровходом сигнатурного анализатора, информационный вход которого подключен к выходу IK-триггера, первый и второй входы установки в "0" которого соединены соответственно с входом начальной установки устройства и выходом элемента задержки, второй информационный вход третьего мультиплексора управляющих сигналов соединен с первым выходом формирователя сигналов режима аналогового контроля, второй выход которого подключен к вторым информационным входам первого и второго мультиплексоров управляющих сигна— лов.
1343417
Составитель С.Старчихин
Техред M.Дидык Корректор С.Черни
Редактор Е.Папп
Заказ 4825/50 Тираж 672 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113635, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4