Запоминающее устройство с контролем информации при записи

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и может быть использовано для контроля записи информации в запоминающее устройство. Цель изобретения - повьшение надежности устройства. Устройство содержит накопитель 1, блок 2 местного управления, блок 3 контроля, регистр 4 числа, распределитель 5 импульсов формирователь 6 сигналов записи, элемент И 7, регистр 8 адреса, дешифратор 9 адреса, одновибратор 14, формирователь 15 выходных сигналов,триггер 16, счетчик 18 адреса ячеек памяти , элементы И 19 и 22, счетчик 20 адреса блоков памяти, блок 21 поразсравнения. В устройстве осуществляется последовательная передача информации по каждому адресу через определенный интервал времени, равный периоду опроса всех абонентов. 1 ил. с $ (Л (Z ю

А2

СОЮЗ СОВЕТСКИХ

COLlHAËÈÑÒÈ×ЕСНИХ

РЕСПУБЛИК

„„Я0„„1343444 (59 4 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 1262574 (21) 4047830/24-24 (22) 02.04.86 (46) 07.10.87. Бюл. ¹ 37 (7 1) Рижское производственное объединение ВЭФ им, В.И,Ленина (72) 10.С.Студнев, Т.А.Новикова и Ф.А.Фукс (53) 681.327 (088.8) (56) Авторское свидетельство СССР № 1262574, кл. G 11 С 29/00, 1985. (54) ЗАПОМИНАК6!ЕЕ УСТРОЙСТВО С КОНТРОЛЕМ ИНФОРМАЦИИ ПРИ ЗАПИСИ (57) Изобретение относится к вычислительной технике и может быть использовано для контроля записи информации в запоминающее устройство.

Цель изобретения — повышение надежности устройства. Устройство содержит накопитель 1, блок 2 местного управления, блок 3 контроля, регистр

4 числа, распределитель 5 импульсов формирователь 6 сигналов записи, элемент И 7, регистр 8 адреса, дешифратор 9 адреса, одновибратор 14, формирователь 15 выходных сигналов,триггер 16, счетчик 18 адреса ячеек памяти, элементы И 19 и 22, счетчик 20 адреса блоков памяти, блок 2 1 поразрядного сравнения. В устройстве осуществляется последовательная передача информации по каждому адресу через определенный интервал времени, равный периоду опроса всех абонентов.

1 ил.

25

1

134

Изобретение относится к вычислительной технике, может быть использовано для контроля записи информации в запоминающее устройство и является усовершенствованием устройства по авт. св. N - 1262574, Цель изобретения — повышение надежности устройства.

На чертеже изображена функциональная схема запоминающего устройства.

Устройство содержит накопитель 1, блок 2 местного управления, блок 3 контроля, регистр 4 числа„ распреде— литель 5 импульсов, формирователь 6 сигналов записи, элемент И 7, регистр

8 адреса и дешифратор 9 адреса. Кроме того, обозначены входы 10 и 11, выход

12 ре"-ультата сравнения и выход 13 кода записанного числа устройства.

Устройство также содержит одновибратор 14 формирователь 15 выходных сигналов, триггер 16, имеющий вход

17, счетчик 18 адреса ячеек памяти, первый элемент И 19, счетчик 20 адреса блоков памяти, блок 21 поразрядного сравнения и второй элемент И 22, Устройство работает следующим образом.

Установка в исходное состояние при подаче питания производится выходным сигналом распределителя 5, .устанавливающего начальное состояние регистра 8 адреса и счетчиков 18 и 20.Управляющие импульсы с входа 10 устройства через блок 2 местного управления поступают на вход распределителя 5, работающего в режиме повторяющихся циклов. В течение каждого цикла распределитель 5 формирует сигнал переключения ацреса и последовательность команд анализа поступившей информации, В начале. цикла формируется сигHBJI переключения адреса, поступающий как импульс отсчета на вход регистра 8 адреса, младшие разряды с выхода которого поступают на адресные входы накопителя 1, а старшие — на вход дешифратора 9, формующего сигналы обращения к конкретному блоку памяти накопителя 1.

Во втором такте, цикла производится запись входной информации в регистр 4 числа и ее трансляция наинформационные входы накопителя i и входы блока 3 контроля, При этом на выходе накопителя 1 .присутствует информация, ранее записанная по адре3444 2 су, поступившему из регистра 8, Сравнение вновь поступившей (входной) информации и предыдущей (выходной) информации накопителя 1 производится в блоке 3 контроля в течение этого же второго цикла.

Третьим тактом цикла разрешается трансляция результата сравнения через элемент И 7 на вход одновибратора 14 и далее через формирователь 15 на выход 12 устройства. Если входная информация не совпадает с выходной, сигнал о выхода блока 3 контроля, транслируемый элементом И 7, запускает одновибратор 14, сигнал с выхода которого разрешает трансляцию информации с выхода регистра 4 числа на выходы 13 устройства. Таким образом, осуществляется передача не всей информации, записанной в накопитель

1, а только ее изменение, Результат сравнения (сигнал о несовпадении информаций) поступает на вход блока 2 местного управления, запрещая поступление управляющих импульсов в распределитель 5. Таким образом обеспечивается его остановка и прекращается анализ на время передачи, Помимо этого сигнал о несовпадении информаций поступает на управляющий вход. триггера 16, который, срабатывая, формирует сигнал на вход формирователя 6 сигналов записи и разрешает прием импульса соответствующей команды из распределителя 5, Результат сравнения, поступивший на выход 12 устройства, может использоваться как сигнал контроля или как сигнал, управляющий работой запоминающего устройства с источниками пе. редачи и приема информации, Четвертым тактом цикла формируется команда записи, поступающая на информационный вход формирователя 6 сигналов записи. При совпадении информации о наличии команды записи с сигналом обращения к блоку памяти накопителя

1, поступающего с выходов.дешифратора 9, на выходе формирователя 6 появляется команда записи входной информации в блок накопителя 1, т.е, входная информация, отличная от ранее записанной по данному адресу и переданная на выход 13 устройства, записывается в накопитель 1 и появляется на его выходах, что воспринимается блоком 3 контроля как сов1343444 мент И 19, который формирует импульс отсчета на счетчик 20, Сигналы с выа ходов счетчиков 18 H 20 постоянно

5 сравниваются с выходами формировая телей младших и старших адресных в- .разрядов регистра 8 (не показаны).

Так как счетчик 18 получает импульс отсчета один раз за период опроса всех абонентов, следовательно, совпадение адресов на блоке 2 1 происхоя дит один раз за период, т.е. сигнал последовательной передачи на выходе элемента И 22 формируется также один — 15 раз за период опроса всех абонентов.

При этом количество передач внутри периода не меняется, так как адрес объекта, по которому произойдет передача, принадлежит множеству адресов

2р опрашиваемых объектов, т,е. скорость передачи информации практически не меняется. В то же время произойдет последовательная передача информации о каждом объекте. падение информации. Сигнал с выхода блока 3 снимается.

По окончании работы одновибратор

14 запрещается выдача информации на выходы 12 и 13 устройства, снимаетс запрет с входа блок 2 местного упра ления и сигнал с управляющего входа триггера 16.

В результате под воздействием уп равляющего импульса формируется пятый такт цикла работы распределител

5, устанавливающий триггер 16 в исходное состояние, Следующий управляющий импульс фор мирует следующий цикл работы распределителя 5 с анализом сигналов, поступивших по новому адресу, сформированному как двоичное число, большее предыдущего на единицу.

В случае возникновения сбоя по пе редаче информации, когда при несовпадении входной и выходной информации накопителя 1 информация на выходе 13 и сигнал на выходе 12 устройства не появляются, триггер 16 остается в исходном состоянии, запись изменения информации в накопитель не происходит. Таким образом, в случае сбоя останова всего устройст- 30 ва не происходит, а информация передается при повторных обращениях к данному адресу.

Если при проведенном анализе входная и выходная информации накопителя 35

1 совпадают, сигнал .на выходе блока 3 контроля не появляется, передача информации на выход 13,устройства и запись информации в накопитель 1 не производятся, так как на входе форми- 4р рователя 6 сигналов записи отсутствует разрешающий сигнаЛ с выхода триггера 16.

После пятого такта поступившим управляющим импульсом открывается новый 45 цикл работы, регистр 8 адреса переводится в новую адресную позицию, в которой устройство работает по описанному алгоритму.

Во время каждого периода опроса всех абонентов при обращении к последнему блоку памяти накопителя 1 с последнего выхода дешифратора 9 адреса на вход счетчика 18 формируется импульс отсчета, сигналы с выходов разрядов которого поступают на элеВНИИПИ Заказ 4828/51 Т

Произв.-полигр. пр-тие, г. формула изобретения

Запоминающее устройство с контролем информации при записи по авт. св.

Р 1262574, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены счетчик адреса ячеек памяти, счетчик адреса блоков памяти, блок поразрядного сравнения, первый и второй элементы И, причем счетный вход счетчика адреса ячеек памяти подключен к последнему выходу дешифратора адреса, установочные входы счетчика адреса ячеек памяти и счетчика адре.са блоков памяти соединены с одним из выходов распределителя импульсов, выходы разрядов счетчика адреса ячеек памяти соединены с входами первого элемента И, выход которого подключен к счетному входу счетчика адреса блоков памяти, входы первой группы блока поразрядного сравнения соединены соответственно с выходами разрядов счетчика адреса ячеек памяти и счетчика адреса блоков памяти, входы второй группы блока поразрядного сравнения соединены с выходами регистра адреса, выходы блока поразрядного сравнения подключены к входам второго элемента И., выход которого соединен с управляющим входом блока контроля. ираж 589 Подписное

Ужгород, ул. Проектная, 4