Цифровой трехфазный генератор
Иллюстрации
Показать всеРеферат
А1 (19) (li) (5(> 4 Н 03 В 27/00
I г1 а
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Аипд ф г :. / ;" Ю с-.-. -" 4 -- (/ „." СОЦИАЛИСТИЧЕСКИХ ; -®й д®.- РЕСПУБЛИК с" «
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4064070/24-09 (22) 28.04.86 (46) 07.1.0.87. Бюл. !(р 37 (71) Львовский политехнический институт им. Ленинского комсомола (72) В.M Âàíüêî, О.M.Äîðîíèíà и Г.Н.Лавров (53) 621.373.42 (088.8) (56) Авторское свидетельство СССР !!р 1019579,кл. Н 03 В 27/00,25.03.82.
Авторское свидетельство СССР (р 1290471,кл. Н 03 В 27/00, 1984 ° (54) ЦИФРОВОЙ ТРЕХФАЗНЫЙ ГЕНЕРАТОР (57) Изобретение относится к радиотехнике и связи и обеспечивает уменьшение нелинейных искажений выходных сигналов. Цифровой трехфазный генератор содержит опорный генератор 1, делитель частоты 2, счетчики 3, 6, 8, блок постоянного запоминания 4, блок установки 5 кода фаз, ЦАП 7, мультиплексоры 9, 15, блок выборки-хранения 10 дешифратор 11, блок установки 12 кода амплитуд, делитель кодов 13 и блок формирования 14 сдвигов фаз. Коэф. пересчета счетчика 3 равен шести. Импульсы с его третьего разряда поступают на счетные входы счетчиков 6, .8. Суммарный коэф. пересчета счетчиков 6, 8 равен числу уровней дискретизации выходного синусоидального сигнала за период. На выходах мультиплексора 9 в первые три такта устанавливаются коды со счетчика 8, а в последующие три такта — со счетчика 6. Эти значения кодов устанавливаются соответственно в
1 и !V тактах мультиплексора 15, работой которого управляют коды с первого и второго разрядов счетчика 3.
Во ll, V, !!! и Vl тактах коды на выходах мультиплексора 15 задает блок формирования i4. В результате с мультиплексора 1б коды адресов фаз поступают на блок постоянного запоминания 4, а коды знаков поступают на
ЦАП 7. Установка необходимой амплитуды выходного сигнала производится с помощью дешифратора 11 и блока установки 12. 1 ил.
1 343541
Изобретение относится к радиотех— нике и связи, измерительной технике и может быть использовано при испытаниях и исследованиях различных cuci) тем, а также для калибровки и наладки измерительных приборов и стендов.
Цель изобретения — уменьшение нелинейных искажений выходных сигналов.
На чертеже представлена структур- 10 ная электрическая схема цифрового трехфазного генератора.
Цифровой трехфазный генератор содержит опорный генератор 1, дели- .15 тель 2 частоты, первый счетчик 3„ блок 4 постоянного запоминания, блок 5 установки кода фаэ, второй счетчик 6, цифроаналоговый преобразователь 7, третий счетчик 8, первый 20 мультиплексор 9, блок 1О выборки-хранения, дешифратор 11, блок 12 устанонки кода амплитуд, делитель 13 кодов, блок 14 формирования сдвигов фаз, второй мультиплексор 15.
Цифровой трехфазный генератор работает следующим образом.
Последовательность тактовых импульсов с выхода опорного генератора 1 через делитель 2 частоты посту- 30 пает на первый счетчик 3, коэффициент пересчета которого равен шести.
Импульсы с третьего разрядного выхода первого счетчика 3 поступают на счетные входы второго 6 и третьего 8 счетчиков, каждый раз изменяя их состояние на единицу. Суммарный коэффициент пересчета счетчиков 6 и 8 равен числу уровней дискретизации выходного синусоидального сигнала за период.
На выходах первого мультиплексора 9 в первые три такта устанавливаются значения кода с разрядных выходов счетчика 8, а в последующие три 4 такта — значения кодов с разрядных выходов счетчика 6. Зти значения кодов устанавливаются соответственно в первом и четвертом тактах на выходах второго мультиплексора 15, работой 0 которого управляют первый и второй разрядные выходы счетчика 3.
Во втором, пятом, третьем и шестом тактах значение кода на выходах второго мультиплексора 15 определяет блок 14 формирования, в результате чего на выходах второго мультиплексора 15 имеют место коды адресов фаэ, поступающие на вход блока 4 постоянного запоминания, и коды знаков, поступающие на вход цифрол пало гово го преобразователя 7.
Коды с выходов блока 4 постоянного запоминания воступают на информационные входы делителя 13 кодов, управляемого блоком 12 установки кода амплитуд. Установка необходимой амплитуды выходных сигналов производится посредством управления блоком 12 установки и дешифратором 11, в результате чего полученные на выходах делителя 13 кодов значения преобразуются при помощи цифроаналогового преобразователя 7 и блока 10 выборки-хранения в напряжения выходного сигнала. формула изобретения
Цифровой трехфазный генератор, содержащий последовательно соединенные опорный генератор, делитель частоты, первый счетчик, первый, второй и третий разрядные выходы которого соединены с соответствующими входами дешифратора, последовательно соединенные блок установки кода амплитуд, вход которого соединен с выходом де дифратора, делитель кодов, цифроаналоговый преобразователь и блок выборки-хранения, последовательно соединенные блок установки кода фаэ, второй счетчик и первый мультиплексор, а также третий счетчик, выход старшего разряда которого соединен с входом установки начального состояния второго счетчика, а выходы других разрядов — с соответствующими входами первого мультиплексора, блок постоянного запоминания, выход которого соединен с информационным входом делителя кодов, при этом третий разрядный выход первого счетчика соединен со счетными входами второго и третьего счетчиков и управляющим входом первого мультиплексора, выход дешифратора соединен с управляющим входом блока выборки-хранения, о т л ич а ю шийся тем, что, с целью уменьшения нелинейных искажений выходных сигналов, введены последовательно соединенные блок формирования сдвигов фаз и второй мультиплексор, первый выход которого соединен со знаковым входом цифроаналогового преобразователя, а второй выход — с адресным входом блока постоянного эа13435 1
Составитель А.Стомахин
Техред М.Дицык
Редактор И.Горная
Корректор А. Тяско
Заказ 4836/56 Тираж 901 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 поминания, разрядпый вход блока формирования сдвигов фаз и второй информационный вход второго мультиплексора соединены с разрядным выходом первого мультиплексора, а первый и второй адресные входы второго мультиплексо— ра соединены соответственно с первым и вторым разрядными выходами первого счетчик», причем управляющий вход блока формирования сдвигов фаз соединен с вторым разрядным выходом первого счетчика.