Пересчетное устройство
Иллюстрации
Показать всеРеферат
Пересчетное устройство содержит регистр 1, дешифратор 2, шифратор 3, N элементов ИЛИ-И 2 4.1-4.N, формирователь 5 взаимно сдвинутых импульсов управления, элементы задержки 6.1-6.N, элементы ИЛИ-НЕ 7, 10, элемент ИЛИ 8, N элементов И 9.1-9.N, 11, входную шину 12, шину сброса 13. Изобретение повьш1ает достоверность функционирования пересчетного устройства . 3 ил. /fer/J (fiUZ.f
СОЮЗ СОЕЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУ БЛИН
nf> 4 И 03 К 23/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ
t м
°
ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (2 1) 4056056/24-2 1 (22) 18.04 ° 86 (46) 15.10,87. Бюл. Ф 38 (72) Е.А,Евсеев, В.А.Ойкин и Ю.А.Плужников (53) 62 1.374(088.8) (56) Авторское свидетельство СССР
Р f015500, кл. Н 03 К 23/02, 1981.
Авторское свидетельство СССР
N 1169163, кл. Н 03 К 21/40, 1984.
„„SU,, 1345341 - А 1 (54) ПЕРЕСЧЕТНОЕ УСТРОЙСТВО (57) Пересчетное устройство содержит регистр 1, дешифратор 2, шифратор 3, N элементов ИЛИ-И 2 4.1-4.N формирователь 5 взаимно сдвинутых импульсов управления, элементы задержки
6.1-6,N элементы ИЛИ-HE 7, 10 элемент ИЛИ 8, N элементов И 9.1-9.N, 11, входную шину 12, шину сброса 13.
Изобретение повышает достоверность функционирования пересчетного устройства. 3 ил.
1 1345341 2
Изобретение относится к импульсной технике и может быть использовано в измерительных и вычислительных устройствах.
Целью изобретения является повышение достоверности функционирования пересчетного устройства.
На фиг.1 представлена функциональная схема пересчетного устройства; 10 на фиг.2 — функциональная схема формирователя взаимно-сдвинутых импульсов управления; на фиг.3 — временная диаграмма, поясняющая его работу, Устройство (фиг.1) содержит ре- 15 гистр 1, дешифратор 2, шифратор 3, N элементов 2ИЛИ-И 4,1-4.N, формирователь 5 взаимно сдвинутых импульсов управления, элементы 6,1-6.N задержки, первый элемент ИЛИ-НЕ 7, 20 элемент ИЛИ 8, N элементов И 9.1-9.М, второй элемент ИЛИ-НЕ 10, элемент
И 11, входную шину 12, шину 13 сброса. Формирователь 5 взаимно сдвинутых импульсов управления содержит элементы задержки 14-16, элементы HE 17 и 18, элементы И 19-21.
Первый выход формирователя 5 веаимно сдвинутых импульсов управления подключен через элемент ИЛИ-НЕ 7 3() к управляющему входу дешифратора 2.
Каждый из выходов дешифратора 2 соединен с соответствующим элементом 6 задержки и первым входом соответствующего элемента И 9, Первый выход дешифратора 2 соединен через элемент
ИЛИ 8 с первыми входами первого и второго элементов ИЛИ первого элемента 2ИЛИ-И 4.1, выходы дешифратора 2, начиная со второго, подключе- 4р ны к первым входам первого и второго элементов ИЛИ соответствующего элемента 2ИЛИ-И. Выходы каждого предыдущего элемента 6 задержки подключены соответственно к вторым вхо- 4 дам последующего элемента И 9 и к второму входу...первого элемента ИЛИ последующего элемента 2 ИЛИ-И. Вторые входы второго элемента ИЛИ всех элементов 2ИЛИ-И подключены к второму выходу формирователя 5 взаимно сдвинутых импульсов управления. Выходы элементов 2ИЛИ-И соединены с соответствующими входами шифратора 3„ выходы которого подключены к соответствующим установочным входам регистра 1. Выходы регистра 1 соединены с соответствующими входами дешифратора 2. Выходы элементов И 9 подключены через второй элемент
ИЛИ-HE 10 к первому входу элемента
И 11, второй вход которого соединен с третьим выходом формирователя 5 взаимно сдвинутых импульсов управления, вход которого соединен с входной шиной 12, Вторые входы элементов ИЛИ-НЕ 7, ИЛИ 8 подключены к шине 13 сброса. В формирователе 5 взаимно сдвинутых импульсов управления (фиг.2) вход элемента задержки 14 соединен с входной шиной блока и с-первым входом элемента И 19.
Первый выход элемента задержки 14 соединен с входом элемента 15 задержки и с первым входом элемента
И 20. Второй выход элемента 14 задер. жки соединен с входом элемента 16 за,цержки и через элемент НЕ 17 — с вторым входом элемента И 19, выход которого соединен с первым выходом формирователя 5 взаимно сдвинутых импульсов управления. Выход элемента 15 задержки подключен через элемент НЕ 18 к второму входу элемента
И 20 и к первому входу элемента И
21. Выход элемента И 20 соединен с вторым выходом формирователя 5 взаимно сдвинутых импульсов управления.
Выход элемента задержки 16 соединен с вторым входом элемента И 21, выход которого соединен с третьим выходом формирователя 5 взаимно сдвинутьгх импульсов управления.
Устройство работает следующим образом.
В исходном состоянии на шину 13 подается импульс сброса положительной полярности. При этом на выходе элемента ИЛИ-HE 7 появляется отрицательный импульс, поступающий на управляющий вход дешифратора 2 и запрещающий на время действия импульса выдачу сигналов с выходов дешифратора. Одновременно импульс сброса поступает через элемент ИЛИ 8 на первые входы (из двух пар входов) .:" элемента ИЛИ-И 4.1, а с его выхода— на первый вход шифратора 3. При этом с выходов шифратора 3 в регистр 1 занесен код исла "0" (триггеры всех, разрядов регистра 1 установятся в нулевое состояние), По окончании импульса сброса на шине 13 на выходе элемента ИЛИ-HE 7 и, соответственно, на управляющем входе дешифратора 2 появится высокий (разрешающий) потенциал, после чего сигнал с пер3
13 вого выхода дешифратора 2, соответствующий нулевому состоянию регистра
1, начнет подаваться через элемент
ИЛИ 8 и элемент 2 ИЛИ-И 4.1 на пер— вый вход шифратора 3, а с его выходов — на соответствующие установочные входы регистра 1, подтверждая нулевое состояние регистра 1.
Таким образом, в исходном состоянии на первом, втором и третьем выходах формирователя 5 взаимно сдвинутых импульсов управления низкие потенциалы, на выходе элемента
ИЛИ-НЕ 7 высокий потенциал. Высокий потенциал первого выхода дешифратора 2 поступает через элемент ИЛИ 8 и элемент ИЛИ-И 4.1 на первый вход шифратора 3, при этом сигналами с его выходов подтверждается нулевое. состояние регистра 1. Высокий потенциал первого выхода дешифратора 2 поступает также на первый вход элемента И 9.1, закрытого по другому входу, и через элемент задержки
6.1 — на второй вход элемента И 9.2 и на второй вход первой пары входов элемента 2ИЛИ-И 4.2, подготавливая
его к пропусканию первого входного (счетного) импульса. На выходах элементов И 9.1-9.N низкие потенциалы, а на выходе элемента ИЛИ-НЕ 10 и, соответственно, на первом входе элемента И 11 высокий потенциал.
По каждому импульсу, поступающему на входную шину 12, и, соответственно, на вход формирователя 5 взаимно сдвинутых импульсов управления на первом, втором и третьем его выходах формируется по одному импульсу,сдвинутых относительно друг друга и перекрывающихся во времени. На временной диаграмме работы формирователя
5 взаимно сдвинутых импульсов управления (фиг.3) приняты следующие обозначения: — время задержки сигнала на первом выходе элемента .14 задержки; — время задержки сигнала на втором выходе элемента 14 задержки и время задержки элемента 15 задержки; — время задержки элемента
16 задержки.
Сигнал с входа формирователя 5 взаимно сдвинутых импульсов поступает на вход элемента задержки 14 и на первый вход элемента И 19, на
45341 втором входе которого имеется высокий потенциал с выхода элемента НЕ
17. Элемент И 19 открывается, форми5 руя передний фронт импульса на первом выходе формирователя 5. Через время сигнал с первого выхоЗад, да элемента задержки 14 поступает на вход элемента 15 задержки и на первый вход элемента И 20> который открывается, формируя передний фронт импульса на втором выходе формирователя 5. Через время относи а 1 тельно входного импульса появляется
15 импульс на втором выходе элемента
14 задержки, который поступает на вход элемента НЕ 17 и на вход элемента 16 задержки. При этом закрывается элемент И 19, формируя задний фронт импуЛьса на первом выходе формирователя 5, а через время
Ь
За q сигнал с выхода элемента задержки поступает на второй вход элемента И 21, который открывается, 25 формируя передний фронт импульса на третьем выходе формирователя 5. Через время Г „ относительно сигЗа нала на входе элемента 15 задержки сигнал с его выхода через элемент
3р НЕ 18 поступает на второй вход элемента И 20 и на первый вход элемента И 21, которые закрываются, формируя задний фронт импульсов соответственно на втором и третьем выходах
35 формирователя 5
Таким образом, с поступлением импульса на вход формирователя 5 на
его первом и втором выходах формируются импульсы длительностью
40 Импульс на втором выходе отстает от импульса на первом выходе на время ". а . На третьем выходе форз" *1 мирователя 5 также формируется импульс, который начинается после окон45 чания импульса на первом выходе через время „ и заканчивается
3 одновременно с импульсом на втором выходе, С поступлением на входную шину
50 12 перво-о счетного импульса одновременно импульс с первого выхода формирователя 5 взаимно сдвинутых . импульсов управления поступает через элемент ИЛИ-НЕ 7 на управляющий вход дешифратора 2, запрещая на время sa* выдачу сигналов с его выходов. При этом снимается положительный потенциал с объединенных первых входов элемента 2ИЛИ-И 4.1, с его выхо1345341 да и, соответственно, с первого входа шифратора 3.
Через время „„, несколько
"*1 превьппающее общее время прохождения (отпускания) сигнала через элемент
ИЛИ-НЕ 7. пешиФпатоп 2. элементы ИЛИ
8,2ИЛИ-И 4.1,шифратор З,импульс с второго выхода формирователя 5 поступает на объединенные вторые входы вторых пар 1р входов элементов 2ИЛИ-И 4. 1-4.N.Ïðè этом открывается элемент 2ИЛИ-И 4.2, так как на втором его входе первой пары входов присутствует положительный потечциал с выхода элемента задерж- 15 ки 6. 1. Время задержки элементов задержки 6.1-6 Л выбирается равным или несколько большим величины
+ „, . Импульс с выхода
*1 3с1,42 элемента ИЛИ-И 4.2 поступает на вто- 2р рой вход шифратора 3, при этом с выходов шифратора 3 в регистр 1 занесен код чйсла "1"..
По окончании импульса на первом выходе формирователя 5 (на управля- 25 ющем входе дешифратора 2) сигнал с второго выхода дешифратора 2 (соответствующий коду числа "1" в регистр
1) подается на первый вход элемента
И 9.2, на вход элемента задержки 6„2 дд и на первые входы элементов ИЛИ элемента 2ИЛИ-И 4.2 при наличии импульса на втором входе второго элемента ИЛИ. Поэтому по окончании импульса на втором выходе формирователя 5 и на втором входе второго элемента ИЛИ элемента 2ИЛИ-И 4.2 последний остается открытым, сигнал с его выхода продолжает поступать на второй вход шифратора 3, подтверждая в 4О регистре код числа "1". Положительный потенциал с второго выхода дешифратора 2 открывает элемент И 9.2 (на время действия сигнала на выходе элемента задержки 6.1), выходной 45 импульс которого поступает через элемент ИЛИ-НЕ 10 на первый вход элемента И 11 и закрывает его. Поэтому импульс с третьего выхода формирователя 5 не проходит на выход элемента И 11.
Через время „ + от момента появления сигнала на втором выходе дешифратора 2 сигнал с выхода элемента задержки 6.2 поступает на второй вход первой пары входов элемента 2ИЛИ-И 4.3, подготавливая
его к пропусканию второго счетного импульса.
С приходом второго входного счетного импульса импульс с первого выхода формирователя 5 запрещает выдачу сигнала со второго выхода дешифратора 2. Снимается сигнал с первых входов элементов ИЛИ элемента
2ИЛИ-И 4.2 и, соответственно, с второго входа шифратора 3. Импульс с второго выхода формирователя 5 открывает элемент 2ИЛИ-И 4.3 и с его выхода поступает на третий вход шифратора 3, при этом в регистр 1 заносится код числа "2".
По окончании импульса на первом выходе формирователя 5 сигнал с третьего выхода дешифратора 2 подается на первый вход элемента И 9,3, на вход элемента задержки 6.3 и на первые входы элементов ИЛИ элемента
2ИЛИ-И 4.3. По окончании импульса на втором выходе формирователя 5 элемент 2ИЛИ-И 4.3 остается открытым, сигнал с его выхода продолжает поступать на третий вход шифратора 3.
Сигнал с третьего выхода дешифратора 2 открывает элемент И 9.3, выходной импульс которого через элемент
ИЛИ-НЕ 10 закрывает по первому входу элемент И 11, поэтому импульс с третьего выхода формирователя 5 не проходит на выход элемента И 11.
Сигнал с выхода элемента задержки 6 ° 3 поступает на второй вход первой пары входов элемента 2ИЛИ-И 4.4, подготавливая его к пропусканию третьего счетного импульса и т.д.
Таким образом, с поступлением на входную шину 12 каждого счетного импульса, содержимое регистра 1 уве-личивается на единицу. Код числа, соответствующий порядковому номеру входного счетчика импульса, заносится в регистр 1 по переднему фронту импульса с второго выхода формирователя 5 взаимно сдвинутых импульсов управления при прохождении его через соответствующий элемент 2ИЛИ-И на соответствующий вход шифратора 3 и подтверждается затем за счет прохождения через соответствующий открытый элемент 2ИЛИ-И сигнала с соответствующего выхода дешифратора
2. Непрерывное наличие сигнала на выходе соответствующего элемента
2ИЛИ-И на одном из входов шифратора 3 и на соответствующих установочных входах регистра 1 исключает возможность возникновения сбоев в реги7 1345341 стре 1 как в динамическом, так и в статическом режимах работы устройства.
При отсутствии неисправностей в
5 регистре 1 импульсы, поступающие поочередно с выходов элементов
И 9.1-9.N через элемент ИЛИ-НЕ 10, каждый раз закрывают по первому входу элемент И 11, поэтому соответству- 10 ющие им импульсы с третьего выхода формирователя 5 на выход элемента И
11 проходить не будут. В случае отказа одного из триггеров регистра 1, когда с поступлением сигнала на его 15 установочный вход состояние триггера не изменяется на противоположное, нарушается последовательность появления сигналов на выходах дешифратора 2. В результате с поступ- 2р лением очередного счетного импульса на входную шину 12 импульс на выходе соответствующего элемента И 9 отсутствует, йоэтому очередной импульс с третьего выхода формировате- 25 ля 5 пройдет на выход элемента И 11, сигнализируя о неисправности регистра 1. формулаизобретения
Пересчетное устройство, содержащее регистр, N элементов И, элемент
ИЛИ, первый элемент ИЛИ-НЕ, дополнительный элемент И, о т л и ч а ю— щ е е с я тем, что, с целью ловы = щения достоверности функционирования, в него введены дешифратор, шифратор, N элементов 2ИЛИ-И, N элементов задержки, второй элемент ИЛИ-НЕ и формирователь взаимно сдвинутых импульсов управления, первый выход которого соединен через первый элемент
ИЛИ-HF с управляющим входом дешифратора, каждый из N выходов которого подключен к соответствующим элементу задержки и первому входу соответствующего элемента И, выходы дешифратора, начиная с второго, соединены с первыми входами первого и вто рого элементов ИЛИ соответствующего элемента 2ИЛИ-И, первый выход дешифратора соединен с первым входом элемента ИЛИ, выход которого соединен с первыми входами первого и второго элементов ИЛИ первого элемента
2ИЛИ.-И, выход каждого предыдущего элемента задержки подключен соответственно к второму входу последующего элемента И и к второму входу первого элемента ИЛИ последующего элемента 2 ИЛИ-И, выход последнего элемента задержки соединен с вторым входом первого элемента ИЛИ первого элемента 2 ИЛИ-И, вторые входы элементов ИЛИ всех элементов 2ИЛИ-И подключены к второму выходу формирователя взаимно сдвинутых импульсов управления, выходы элементов 2ИЛИ-И соединены с соответствующими входами шифратора, выходы которого подклю3п чены к соответствующим установочным входам регистра, выходы которого соединены с соответствующими входами дешифратора, выходы N элементов И подключены через второй элемент
ИЛИ-НЕ к первому входу дополнительного элемента И, второй вход которого соединен с третьим выходом формирователя взаимно сдвинутых импульсов, вход которого соединен с вход4 ной шиной устройства, при этом вторые входы элемента ИЛИ и первого элемента ИЛИ-HE подключены к шине сброса устройства.
1345 l41
8xod ишиме
1Г фиг2
Pf + 7госГЯ
6ЬГ 5
Составитель П ° Смирнов
Техред И.Попович
Редактор M. Недолуженко
Корректор С.Черни, Заказ 4932/55 Тираж 899
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Подписное
Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4