Устройство для прогнозирования состояния дискретного канала связи

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике электросвязи. Цель изобретения - расширение функциональных возможностей за счет прогнозирования ошибок для любого интервала времени. Устр-во содержит блок 1 выявления ошибок, п делителей , п накопителей , суммирующий счетчик 4, формирователь 5 временных интервалов, дешифратор 6, реверсивный счетчик 7, умножитель 8 частоты, вентиль 9, счетчик 10 тактов, два эл-та И 14 и 15, эл-т запрета 18, дополнительные дешифратор 11, суммирующий счетчик 12, реверсивный счетчик 13, два эл-та И, эл-т запрета 18, п делителей ,, п накопителей 17, -17 . 1 табл. 1 ил. (Л 00 ел со 1Ч

СОК)3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

А2 (19) (11) 3 46 (5D 4

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1003362 (21) 4068626/24-09 (22) 01.04.86 (46) 15.10.87. Бюл. ¹ 38 (75) 3.П.Валюжинич (53) 621.317(088.8) (56) Авторское свидетельство СССР

¹1003362, кл. H 04 В 3/46, 1981. (54) УСТРОЙСТВО ДЛЯ ПРОГНОЗИРОВАНИЯ

СОСТОЯНИЯ ДИСКРЕТНОГО КАНАЛА СВЯЗИ (57) Изобретение относится к технике электросвязи. Цель изобретения — расширение функциональных возможностей за счет прогнозирования ошибок для любого интервала времени. Устр-во содержит блок 1 выявления ошибок, и делителей 21-2, и накопителей 31 -3

fly суммирующий счетчик 4, формирователь 5 временных интервалов, дешифратор 6, реверсивный счетчик 7, умножитель 8 частоты, вентиль 9, счетчик 10 тактов, два эл-та И 14 и 15, эл-т запрета 18, дополнительные дешифратор 11, суммирующий счетчик 12, реверсивный счетчик 13, два эл-та И, эл-т запрета 18, и делителей 16 -16„, и накопителей

17, -17„. 1 табл. 1 ил.

60 2 тельного суммирующего счетчика 12, имеют следующие значения: на первый

) 1

) 2 3 на первый вход,d.S

dS

t+ (+1

1 13453

Изобретение относится к технике электросвязи, может быть использовано для оперативного и достоверного контроля состояния каналов связи при передаче дискретной информации и явля5 ется усовершенствованием изобретения по авт. св. У 1003362.

Цель изобретения — расширение функциональных возможностей путем прогно- 10 зирования ошибок для любого интервала времени.

На чертеже представлена электрическая структурная схема предлагаемого устройства для прогнозирования состояния дискретного канала связи.

Устройство содержит блок 1 выявления ошибок, и делителей 2,-2„, и нако пителей 3 -3, суммирующий счетчик 4, формирователь 5 временных интервалов, *2 дешифратор 6, реверсивный счетчик 7, умножитель 8 частоты, вентиль 9, счетчик 10 тактов, дополнительный дешифратор 11, дополнительный суммирующий счетчик 12, дополнительный ревер- 25 сивный счетчик 13, первый и второй элементы И 14 и 15, и дополнительных делителей 16„ -16„, и дополнительных накопителей 17, -17 и элемент запре! Р та 18.

ЗО

Устройство работает следующим образом.

Делители 2 -2„ имеют коэффициент деления К /Q,.ãäå К вЂ” число ошибок обнаруженное блоком 1 выявления ошибок за t интервал времени. Дополнительнйе . делители 16.,-16„ имеют коэффициент деления Б /ц, где S — ожидаемое количество ошибок íà t+1 интервале времени; Q — - коэффициент деления, соответствующий весовому коэффициенту а

=1/Р, 0<сс 1. В делителях 2 вЂ,2„ и дополнительных делителях 16„ -16„ устанавливается единое значение коэффициента деления g =1/1-Ф.

Сигналы "Ошибка", обнаруженные блоком 1 выявления ошибок, по сигналам формирователя 5 временных интервалов, переписываются на суммирующий вход реверсивного счетчика 7 через делитель 2 в накопитель 3, Очеред50 ным сигналом тактовой частоты из формирователя 5 временных интервалов сигналы ошибок из накопителей 3,-3„ считываются на первый вход суммирующего счетчика 4, параллельно. на дели- 55 тель 2, и дополнительный делитель 16, Число сигналов, подаваемых на входы суммирующего счетчика 4 и дополнивход m.,— Ê /Q ЫК,; на второй вход тп =а К, / =д-(1-са) К .1, на третий вход m =о К /t1 =д.(1-д4 К; на (и+1)-й вход m„,,=сА(1-д) К

Суммирующий счетчик 4 осуществляет суммирование количества подаваемых на его входы сигналов. С выхода сум-.. мирующего счетчика 4 в дешифратор 6 выдается число сигналов S», представляющее собой экспоненциальную среднюю динамического ряда на момент t и используемую в качестве прогнозируемой оценки частности ошибок в канале свя1-2

» 8 =ш +m +шз+ ° ° .+m

9 3 h+s =о

Х (1-d-)К

На основе порога дешифратора 6 и величины Б формируется сигнал, соот-, ветствующий оценке канала связи.

Реверсивный счетчик 7 на основе сравнения фактического и прогнозированного числа ошибок на +1 измерительном интервале изменяет коэффициент деления счетчиков в сторону уменьшения или увеличения, Величина Я поступает на сигнальный вход первого дополнительного суммирующего счетчика 12. Тактовые импульсы с формирователя 5 временных интервалов с частотой Й поступают на вход управляемого умножителя 8 частоты, на выходе которого тактовые импульсы с частотой

1 f, где 1 — номер временного интервола, на котором необходимо определить количество ошибок (1=:2,3,...q). Тактовыми импульсами частоты 1f сигналы

"Ошибка" из дополнительного накопителя 174 считываются на первый вход дополнительного суммирующего счетчика 12 и параллельно на второй дополнительный накопитель 1 через второй дополнительный делитель 16 с перемен2 ным коэффициентом,t1.

Число сигналов, подаваемых на входы дополнительного суммирующего счетчика 12 и его выходные значения, представлены в.таблице. на второй вход (1-сОS, ф .(1-с )S, Ы S,, 1345360 на третий вход на выходе сумматора S,„

ВНИИПИ Заказ 4932 5 Тираж 635

Подписное

Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4

В дополнительном дешифраторе 11 ожидаемое количество ошибок сравнивается с установленным пороговым значением числа ошибок для классифици- 15 руемых состояний канала. В зависимости от достигнутого порога на выходе дополнительного дешифратора 11 формируется сигнал, соответствующий оценке канала связи. Счетчик 10 тактов по 20 приходу 1 тактового импульса с выхода формирователя 5 временных интервалов открывает второй элемент И 15, и фактическое значение количества ошибок на С+1 интервале времени поступает 25 на суммирующий вход дополнительного реверсивного счетчика 13, на отрица-. тельный вход которого поступает спрограммированное количество ошибок с выхода суммирующего счетчика 4 через 30 открытый первый элемент И 14. Дополнительный реверсивный счетчик 13 на основе сравнения фактического и спрограммированного числа ошибок Hà t+1 интервале изменяет коэффициент деления дополнительных делителей 16 -16 и в сторону их уменьшения или увеличения.

Вентиль 9 предназначен для исключения попадания сигнала с выхода до- 40 полнительного суммирующего счетчика

12 на вычитающий вход реверсивного счетчика 7, а элемент запрета 18— для исключения попадания сигнала суммирующегб счетчика 4 на вход дополни- 45 тельного делителя 16 при появлении сигнала формирователя 5 временных интервалов.

Формула и з о б р е т е н и я

Устройство для прогнозирования состояния дискретного канала связи

50 по авт. св. 9 1003362, о т л и ч а ющ е е с я тем, что, с целью расширения функциональных возможностей за счет прогнозирования ошибок для любого интервала времени, введены умножитель частоты, вентиль, элемент запрета, дополнительный суммирующий счетчик, первый элемент И и дополнительный дешифратор, последовательно соединенные счетчик тактов, второй элемент И и дополнительный реверсивный счетчик, п-цепей, каждая иэ кото-: рых состоит из последовательно соединенных дополнительного делителя и дополнительного накопителя, другие выходы,цополнительных накопителей объединены и соединены с выходом умножителя частоты, выходы дополнительных накопителей и-цепей подключены к соответствующим входам дополнительного суммирующего счетчика, а выходы дополнительного накопителя каждой (n-i)-й цепи подключены к первому входу дополнительного делителя каждой последующей цепи, втбрые выходы дополнительных делителей второй и каждой последующей цепи подключены к соответствующим вторым входам дополнительных делителей каждой предыдущей цепи, выход дополнительного суммирующего счетчика подключен к входу дополнительного дешифратора, к первому входу умножителя частоты, к первому входу элемента запрета и через первый элемент И к другому входу дополнительного реверсивного счетчика, выходы которого подключены к соответствующим входам дополнительного делителя п-цепи, выход формирователя временных интервалов подключен к входу

1 .счетчика тактов, к второму входу умножителя частоты и к второму входу элемента запрета, выход которого соединен с первым входом дополнительного делителя частоты первой цепи и через вентиль с выходом дополнительного суммирующего. счетчика, выход блока выявления ошибок подключен к второму входу второго элемента И, первый вход которого соединен с другим входом первого элемента И, а выход дополнительного дешифратора является дополнительным выходом устройства.