Когерентный демодулятор сигналов двукратной относительной фазовой манипуляции

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи . Цель изобретения - повышение помехоустойчивости. Для достижения этой цели в устройство, содержащее полосовой фильтр 1, компаратор 2, блоки 9 и 13 синхронизации по несущей и по тактам, опорный генератор 12, блок 14 формирования интервалов обработки сигнала, блок 16 регистров сдвига и декодирующий блок 17, введены инвертор 3, блок 4 выделения импульсов, три ключа 5, 6 и 7, блок, 8 формирования корректирующих импульсов , формирователь 10 опорных импульсных последовательностей, блок 11 выделения моментов манипуляции и решающий блок 15. Устройство по ф-лы отличается выполнением формиро- I вателя 10. Даны ил. выполнения блоков 4 и 11 выделения, формирователя 10 и решающего блока 15. 1 з.п.ф-лы, 5 ил. с $ (Л с фиеЛ

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

А1 (19) (11) (5)) 4 Н 04 L 27/22

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4003947/24-09 (22) 07.01.86 (46) 15.10.87. Бюл. Ф 38 (72) С.Т.Юртаев и Н.А.Роспутько (53) 621.376.52(088.8) (56) Vilyo О. Hentinen,Posi P. Laino

and Risto N. Larkilanti А Digital

Demodulator for PSK Signals.

JEEE Transactions in Communications,, 1973, VCOM-21, У 12, р. 1352-1360. (54) КОГЕРЕНТНЫЙ ДЕМОДУЛЯТОР СИГНАЛОВ

ДВУКРАТНОЙ ОТНОСИТЕЛЬНОЙ ФАЗОВОЙ МАНИПУЛЯЦИИ (57) Изобретение относится к электросвязи. Цель изобретения — повьппение помехоустойчивости. Для достижения этой цели в устройство, содержащее полосовой фильтр 1, компаратор 2, блоки 9 и 13 синхронизации по несущей и по тактам, опорный генератор

12, блок 14 формирования интервалов обработки сигнала, блок 16 регистров сдвига и декодирующий блок 17, введены инвертор 3, блок 4 выделения импульсов, три ключа 5, 6 и 7, блок

8 формирования корректирующих импульсов, формирователь 10 опорных импульсных последовательностей, блок

11 выделения моментов манипуляции и решающий блок 15. Устройство по п 2 ф-лы отличается выполнением формиро1 вателя 10. Даны ил. выполнения блоков 4 и 11 выделения, формирователя

10 и решающего блока 15. 1 з.п.ф-лы, 5 ил.

1345369

Решающий блок содержит первый и второй суммирующие счетчики 31 и 32, и первый и второй триггеры 33 и 34.

Блок вьделения моментов манипуляции содержит первый и второй D-триггеры 35 и 36 и элемент 2-2И-2ИЛИ-НЕ37.

Демодулятор работает следующим образом.

Сигнал двукратной относительной фазовой манипуляции поступает на вход полосового фильтра 1 и после фильтрации — на вход компаратора 2.

Компаратор 2 срабатывает в моменты времени, соответствующие переходу сигнала через ноль и тем самым форми50

Изобретение относится к электросвязи и может быть использовано в .системах передачи дискретной информации.

Цель изобретения — повышение помехоустойчивости, На фиг. 1 изображена структурная электрическая схема предлагаемого демодулятора, на фиг. 2 — структур- 1ð ная электрическая схема блока вьделения импульсов, на фиг. 3 — структурная электрическая схема формирователя опорных импульсных последовательностей; на фиг. 4 — структур- 15 ная электрическая схема решающего блока, на фиг. 5 — структурная электрическая схема блока выделения моментов манипуляции.

Когерентный демодулятор сигналов 2р двукратной относительной фазовой ма;нипуляции содержит полосовой фильтр

1, компаратор 2, инвертор 3, блок 4 вьделения импульсов, первый, .второй и третий ключи 5-7, блок 8 формиро- 25 вания корректирующих импульсов, блок

9 синхронизации по несущей, формирователь 10 опорных импульсных последовательностей, блок 1 1 вьделения моментов манипуляции, опорный генератор 12, блок 13 синхронизации по тактам, блок 14 формирования интервалов обработки сигнала, решающий блок 15, блок 16 регистров сцвига, декодирующий блок 17.

Блок вьделения импульсов содержит

> первый, второй, третий и четвертый элементы 4И-НЕ 18-21, первый и второй элементы 2И-HE 22 и 23.

Формирователь опорных импульсных 4р последовательностей содержит инвертор 24, первый, второй, третий, четвертый и пятый D-триггеры 25-29, элемент 2-2И-2ИЛИ-НЕ 30. рует из аналогового фазоманипулированного сигнала последовательность импульсов, манипулированных по фазе, которая поступает непосредственно и через инвертор 3 на входы блока 4 вьделения импульсов. На третий, четвертый, пятый, шестой и седьмой входы поступают опорные импульсные последовательности P -P с формировате5 ля 10 опорных импульсных последовательностей. Опорные импульсные последовательности формируют из одной когерентной с сигналом частоты f нее вырабатываемой блоком 9 синхронизации по несущей. В результате стробирования импульсов прямого и инверсного фазоманипулированного сигнала на выходах блока 4 выделения импульсов появляются импульсы, однозначно характеризующие фазу принятого сигнала.

Для более точного вынесения решения о приеме той или иной фазы учитывается длительность импульса на выходах блока 4 вьделения импульсов. С этой целью на вторые входы ключей 5 и 6 подаются импульсы с второго выхода блока

9 синхронизации по несущей, частота которых во много раз выше частоты опорной импульсной последовательности

Р», а на первые входы управления ключей 5 и 6 поступают импульсы с выходов блока 4 вьделения импульсов °

В результате на входы суммирующих счетчиков 31 и 32 решающего блока 15 поступают пакеты импульсов, количество которых в пакете характеризует длительность импульсов на выходе блока 4 выделения импульсов. Суммирующие счетчики 3 1 и 32 в решающем блоке 15 на интервале суммирования, задаваемого блоком 14 формирования интервала обработки сигнала, производят подсчет количества импульсов и как только их число превышает определенное, наперед заданное значение, срабатывают триггеры 33 и 34, фиксирующие результат счета, По состоянию триггеров 33 и 34 в конце посылки фазоманипулированного сигнала можно судить о приеме определенной фазы.

Вследствие того, что принимаемая информация заложена в разности фаз предыдущей и последующей посылок, необходимо зафиксировать кодированное значение фаз предыдущей и последующей посылок и произвести операции декодирования. Эти операции осуществляют блоком 16 регистров сдвига и де1345369 кодирующим блоком 17. Для обе.печения согласованной работы решающего блока 15 и блока регистрации по тактам, на вход которого поступают импульсы с блока 11 вьделения моментов манипуляции, временное положение которых указывает на моменты скачкообразного изменения фазы демодулированного сигнала, вьделение этих моментов производится стробированием импульсов на выходах блока 4 выделения .импульсов при помощи опорных импульсных последдвательностей Р6 и Р7, вырабатываемых формирователем

10 опорных импульсных последовательностей с последующим суммированием результатов стробирования в элементе

2-2И-2ИЛИ-НЕ 37 по импульсам, с выхода которого и подстраивается блок

13 синхронизации.по тактам. В блоке

14 формирования интервала обработки сигнала импульсов тактовой частоты формируется временной интервал работы суммирующих счетчиков 31 и 32 и формируются импульсы предустановки фиксирующих триггеров 33 и 34 в . начале .каждой обрабатываемой посылки, а также формируется временный интервал работы ключа 7, пропускающий на вход блока 9 синхронизации по несущей корректирующие импульсы, наименее подверженные воздействию помехи. формула изобретения

1. Когерентный демодулятор сигналов двукратной относительной фазовой манипуляции, содержащий полосовой фильтр, выход которого соединен свходом компаратора, опорный генератор, первый и второй выходы которого подключены к первому и второму входам блока синхронизации по несущей и к первому и второму входам блока синхронизации по тактам, выход которого соединен с входом блока форми- . рования интервалов обработки сигнала, блок регистров сдвига, выходы которого подключены к соответствующим входам декодирующего блока, о тл и ч а ю шийся тем, что, с целью повышения помехоустойчивости, введены три ключа, инвертор, решающий блок, блок вьделения моментов манипуляции, блок формирования корректирующих импульсов, блок вьделения импульсов и формирователь опорных

55 импульсных пс ñëåäoâàòåëüíîñòåé, с первого по пятый выходы которого соединены соответственно с первым по пятый входами блока вьделения импульсов, первый выход которого соединен с первым входом блока вьделения моментов манипуляции и с первым входом первого ключа, выход которого подключен к первому входу решающего блока, первый выход которого соединен с первым входом блока регистров сдвига, второй вход которого подключен к второму выходу решающего блока, второй вход которого подключен к выходу второго ключа, первый вход которого подключен к второму входу блока выделения моментов манипуляции и второму выходу блока выделения импульсов, шестой вход которого подключен к выходу инвертора, вход. которого подключен к выходу компаратора, седьмому входу блока выделения импульсов и входу блока формирования корректирующих импульсов, выход которого соединен с первым входом третьего ключа, выход которого соединен с третьим входом блока синхронизации по несущей, первый выход которого соединен с входом формирователя опорных импульсных последовательностей, шестой.иседьмой выходы которого соединены соответственно с третьим и четвертым входами блока вьделения моментов манипуляции, выход. которого соединен с третьим входом блока синхронизации по тактам, выход которого соединен с третьим входом блока регистров сдвига, третий и четвертый входы решающего блока подключены соответственно к первому и второму выходам блока формирования интервалов обработки сигнала, третий выход которого соединен с вторым входом третьего ключа, второй выход блока синхронизации по несущей соединен с вторыми входами первого и второго ключей, при этом блок выделения импульсов содержит четыре элемента

4И-НЕ и два элемента 2И-НЕ, первые входы которых подключены к выходам соответственно первого и второго элементов 4И-НЕ, первые входы которых соединены с первыми входами третьего и четвертого элементов

4И-НЕ, выходы которых соединены с вторыми входами соответственно первого и второго элементов 2И-НЕ, второй вход первого элемента 4И-НЕ

5 1345369 6 соединен с вторым входом четвертого элемента 4И-НЕ, третий вход которого подключен к третьему входу третьего элемента 4И-НЕ, второй вход которого соединен с вторым входом второго элемента 4И-НЕ, третий вход которого подключен к третьему входу первого элемента 4И-НЕ, четвертый вход которого соединен с четвертым . входом третьего элемента 4И-НЕ, четвертый вход третьего элемента 4И-НЕ подключен к четвертому входу четвертого элемента 4И-НЕ, первый вход которого является первым входом блока выделения импульсов, вторым, третьим, четвертым, пятым„шестым и седьмым входами которого являются соответственно третий вход первого элемента 4И-НЕ, третий вход третьего элемента 4И-НЕ, второй вход четвертого элемента 4И-НЕ, второй вход второго элемента 4И-НЕ, .первый вход четвертого элемента 4И-НЕ и четвертый вход первого элемента 4И-НЕ, первым и вторым выходами блока выделения импульсов являются выходы соответст— венно первого и второго элементов

2И-HE блок выделения моментов манипуляции содержит два D-триггера и элемент 2-2И-2ИЛИ-НЕ, первый и второй входы которого подключены к единичным выходам соответственно первого и второго D-триггеров, инверсные выходы которых соединены соответственно с третьим и четвертым входами элемента 2-2И-?ИЛИ-НЕ, выход которого является выходом блока выделения моментов манипуляции, первым, вторым, третьим и четвертым входами которого являются соответственно D-входы и

С-входы первого, второго D-триггеров, решающий блок содержит два триггера и первый и второй суммирующие счетчики, выходы которых соединены с С-входами соответственно первого и второго триггеров, R-входы которых объединены, D-вход первого триггера соединен с инверсным выходом первого триггера, D-вход второго триггера соединен с инверсным выходом второ; о триггера, первый вход первого сумьырующего счетчика соединен с первым входом второго суммирующего счетчика

5 и является треть им входом решающего блока, первым и вторым входами которого являются первые входы соответственно первого и второго суммирующих счетчиков, первым и вторым выходами решающего блока являются единичные выходы соответственно первого и второго триггеров.

2. Демодулятор по п. 1, о т л-и ч а ю шийся тем, что формирователь опорных импульсных последова— тельностей содержит элемент 2-2И-2ИЛИ-НЕ, пять D-триггеров и инвертор, выход которого соединен с Свходом первого Р-триггера, одиночный

-выход которого соединен с D-входом второго D-триггера, С-входом третьего

D-триггера и С-входом четвертого Dтриггера, единичный выход которого соединен с первым входом элемента

2-2И-2ИЛИ-НЕ, второй вход которого подключен к единичному входу третьего D-триггера и D-входу четвертого

D-триггера, инверсный выход которого

30 соединен с D-входом третьего D-триггера и с третьим входом элемента

2-2И-2ИЛИ-НЕ, четвертый вход которого подключен к инверсному выходу третьего .D-триггера, инверсный выход первого 0-триггера соединен с D-вхо35 дом пятого D-триггера и D-входом первого D-триггера, выход элемента

2-2И-2ИЛИ-НЕ подключен к С-входу пятого D-триггера, С-вход второго D триггера соединен с входом инвертора и является входом формирователя опорных импульсных последовательностей, с первого по седьмой выходами которого являются соответственно еди45 ничный и инверсный выходы третьего

D-триггера, едининый и инверсный выходы четвертого П-триггера, единичный и инверсный выходы пятого Dтриггера и единичный выход второго

D-триггера.

1345369

1345369

Составитель О. Геллер

Техред Л. Сердюкова Корректор Л. Пилипенко

Редактор С.Лисина

Заказ 4933/56

Тираж 635 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Производственно-полиграфическое предприятие, r, Ужгород, ул. Проектная, 4