Устройство формирования импульсов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к средствам связи и может быть использовано в качестве передатчика электрических сигналов через кабельную магистраль. Цель изобретения - увеличение быстродействия и расширение функциональных возможностей - достигается за счет обеспечения четьфех режимов работы устройства. З лучшение энергетических характеристик достигается за счет уменьшения сквозного тока. Для этого в устройство дополнительно введены логический расширитель 16, два транзистора 17 и 18 и резисторы 19 - 25. Кроме того, устройство со держит транзисторы 1 и 2, 7 и 8 и 11 и 12 разного типа проводимости, шины 3 и 4 источника питания,резисторы 5и6и12и14, выходную шину 9, конденсаторы 13 и 15, шину 26. В устройстве значительно ослаблены выбросы тока при переключении транзисторов в результате введения узлов рассасывания тока разряда базы. 1 ил. (Л с: оЗ

СО)ОЗ СО8ЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУ БЛИН (19) (11) (51) 4 Н 03 К 5 01

ОПИСАНИЕ ИЗОБРЕТЕНИЯ(-.:

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ СССР

f10 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4001680/24-21 (22) 03.01.86 (46) 23 ° 10.87. Бюл. ¹ 39 (72) О.И. Зайцев (53) 621.373(088,8) (56) Бол Дж. и др. Схема преобразования логических уровней. — Электроника, т. 53, № 20(598), 1980, с. 73.

Авторское свидетельство СССР

¹ 797058, кл. Н 03 К 5/01, 1981. (54) УСТРОЙСТВО ФОРМИРОВАНИЯ ИМПУЛЬСОВ (57) Изобретение относится к средствам связи и может быть использовано в качестве передатчика электрических сигналов через кабельную магистраль.

Цель изобретения — увеличение быстродействия и расширение функциональных возможностей — достигается за счет обеспечения четырех режимов работы устройства. Улучшение энергетических характеристик достигается за счет уменьшения сквозного тока. Для этого в устройство дополнительно введены логический расширитель 16, два транзистора 17 и 18 и резисторы

19 — 25. Кроме того, устройство со держит транзисторы 1 и 2, 7 и 8 и

11 и 12 разного типа проводимости, шины 3 и 4 источника питания,резисторы 5 и 6 и 12 и 14, выходную шину

9, конденсаторы 13 и 15, шину - 6. В устройстве значительно ослаблены выбросы тока при переключении транзисторов в результате введения узлов рассасывания тока разряда базы. 1 ил.

1 1347

Изобретение относится к промышленности средств связи и может быть использовано в качестве передатчика электрических сигналов через кабельную магистраль.

Целью изобретения является увеличение быстродействия, увеличение функциональных возможностей за счет обеспечения четырех режимов работы, улучшение энергетических характеристик за счет уменьшения сквозного тока.

На чертеже приведена электрическая принципиальная схема устройства.

Устройство формирования импульсов содержит транзисторы 1 и 2 разных типов проводимости, эмиттеры которых соединены соответственно с положительной 3 и отрицательной 4 шинами источника питания, а базы подключены к первым выводам соответствующего первого 5 и второго б резисторов, третий 7 и четвертый 8 транзисторы выходного каскада разного типа прова- 25 димости, коллекторы которых соединены соответственно с положительной 3 и отрицательной 4 шинами источника питания, базы их соединены между собой, эмиттеры их соединены между собой.и подключены к выходной шине 9 устройства, пятый 10 и шестой 11 транзисторы разных типов проводимости, база пятого транзистора 10 подключена к первому выводу третьего резистора 12 и первой обкладке первого конденсатора 13, база шестого транзистора 11 подключена к первому выводу четвертого резистора 14 и первой обкладке второго конденсатора 15.

Кроме того, устройство содержит логический расширитель 16, седьмой

17 и восьмой 18 транзисторы, пятый

19, шестой 20, седьмой 21, восьмой

22, девятый 23, десятый 24 и одиннадцатый 25 резисторы, причем первый 45 и второй : входы логического расшири" теля 16 подключены соответственно к первой 26 и второй 27 входной шинам устройства, а первый и второй выходы логического расширителя 16 соединены с базами соответствующего седьмого

17 и восьмого 18 транзисторов, эмиттер седьмого транзистора 17 подключен через шестой резистор ?О к общей шине второго источника питания, кал- 55 лектор седьмого транзистора 17 соединен с второй обкладкой первого конденсатора 13 и с первым выводом пя170 г того резистора 19, второй вывод которого подключен к второму выводу третьего резистора 12, первому выводу первого резистора 5 и эмиттеру пятога транзистора 10, коллектор которо-, го подключен к второму выводу первого резистора 5 и соединен с эмиттером первого транзистора 1, коллектор которого подключен через девятый резистор 23 к базе третьего транзистора 7 и первому выводу одиннадцатого резистора 25, второй вывод которого соединен с выходной шиной 9 устройства, эмиттер восьмого транзистора 18 подключен через седьмой резистор 21 к положительной шине 26 второго источника питания, коллектор восьмого транзистора 18 соединен с второй обкладкой второго конденсатора

15 и с первым выводом восьмого резистора 22, второй вывод которого подключен квтарому выводу четвертого резистора 14, первому выводу второго резистора 6 и эмиттеру шестого транзистора 11, коллектор которого под-. ключен к второму выводу второго резистора 6 и соединен с эмиттером второго транзистора 2, коллектор которога подключен через десятый резистор

24 к базе четвертого транзистора 8.

Устройство работает следующим образом.

Если на шине 27 логического расширителя 16 присутствует логическая

"1", то напряжение на первом и втором выходах соответствует напряжению на шине 26. При присутствии логической "1" на шине 26 управляющей транзистор 17 открывается и переходит в режим стабилизации тока, определяемого напряжением на ега базе и нсминалом резистора 20. Транзистор 18 закрыт. В этом случае транзистор 1 открывается и переходит в состояние насыщения, а транзистор 2 запирается. На выходе устройства формирования импульсов присутствует напряжение, близкое к +Е„. При приходе на шину 26 логического "G наоборот в режим генератора тока перехоцит транзистор 18, а транзистор 17 запи рается. Транзистор 2 открыт и насыщен, а транзистор 1 заперт. На выходе устройства напряжение, близкое к -Е, При приходе на шину 26 логическага "0" на втором выходе устанавливается напряжение логи еской "1", а на первом выходе — логического "01 . з 13

Таким образом, транзисторы 17, 18, 1 и 2 запираются, а выходной каскад фактически отключается от шин 3 (+Е„) и 4 (-E„), а напряжение íà его выходе соответствует напряжению "земли" за счет резистора 25 обратной связи и нагрузки, подключенной своим вторым выводом к земле

При генерации однополярных импульсов фиксируется напряжение на шине

26, а управление осуществляется по шине 27, При логическом "0" на шине 27 на выходе устройства присутствует напряжение, близкое к напряжению 0 В. При приходе на шину 27 логической "1" напряжение на выходе устройства (на нагрузке) зависит от напряжения на шине 26. При присутствии на шине 26 логической "1" устройство генерирует импульсы положительной полярности, а при логическом "0" — импульсы отрицательной полярности.

Время включения транзистора в ключевом режиме на порядок превышает время его выключения без применения специальных мер рассасывания заряда базы. Указанное устройство снабжено двумя узлами для рассасывания заряда базы переключающих транзисторов 1 и

2. Например, открыт транзистор 17, а транзистор 18 закрыт. Ток транзистора 17 зависит от +Е„ и практически равен току базы транзистора 1 (номинал резистора 5 достаточно велик).

Транзисторы 10 и 11 закрыты, так как потенциал их базы равен потенциалу. эмиттера за счет наличия резисторов

12 и 14 и того, что по постоянному току базы этих транзисторов оборваны от коллекторов транзисторов 17 и 18.

Ток, протекающий через резистор 19, создает падение напряжения 1,2

1,5 В,.независимое от напряжения питания. При изменении состояния на шине 26 (при условии что на шине 27 логическая "1") транзистор 17 закрывается, а транзистор:. 18 переходит в активный режим, т.е. потенциал на коллекторах транзисторов 17 и 18 повьппается (за счет того, что эти транзисторы разного типа проводимости).

В момент выключения транзистора 17 потенциал на базе транзистора 10 по-. вьппается за счет того,что его база соединена с коллектором транзистора

17 через конденсатор (непосредственная связь по переменному току), а

47170 эмиттер — через резистор, на котором падает напряжение 1,2-1,5 В, транзистор 10 открывается и база транзистора 1 оказывается подключенной к шине

3 (+Е„) через насыщенный транзистор

10, т.е. транзистор 1 закрывается на порядок быстрее, чем если бы заряд базы рассасывался через резистор 5. В это же время повьппение потенциала на базе транзистора 11 приводит к его еще большему запиранию (за счет его проводимости р-и-р типа) и не влияет на включение транзис15 тора 2.

При следующем изменении состояния на шине 26 эа счет уменьшения потенциала на коллекторах транзисторов

17 и 18 открывается транзистор 11

20 (аналогично открыванию транзистора

10 с учетом его противоположного типа проводимости), а запертый транзистор 10 еще больше запирается, т.е. при помощи транзистора 11 транзистор

2 выключается быстрей, а транзистор

10 не мешает включению транзистора

1. При переключении схемы транзисторы

10 и 11 открываются на время, не превышающее 0 5 времени минимальной длительности импульса входного сигнала

30 за счет выбора номинала конденсаторов 13 и 15, и к моменту каждого изменения состояния на входе транзисторы 10 и 11 всегда заперты. Указанные, узлы разряда базы переключающих тран. зисторов практически не увеличивают Г потребление энергии схемой в целом и значительно повышают ее быстродействие.

Известный недостаток всех схем с

40 наличием транзисторов 1 и 2, заключающийся в том, что во время переключения они могут одновременно проводить, что вызывает выбросы тока питания, величина которых может превьппать

45 номинальный ток нагрузки более чем в три раза, значительно ослаблен введением узлов рассасывания разряда базы и включением резисторов 23 и 24 °

Указанные резисторы значительно ограничивают возможный сквозной ток и практически не влияют на величину выходного сопротивления и напряжения эа счет большого коэффициента усиления выходных транзисторов 7 и 8.

"Формула изобретения

Устройство формирования импульсов, содержащее первый и второй транзисто1347170

Составитель В. Чижиков

Техред И,Попович Корректор M. Демчик

Редактор И. Шулла

Заказ 5127/51

Тираж 899 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий .

1 13035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ры разных типов проводимости, эмиттеры которых соединены соответственно с положительной и отрицательной шинами источника питания, а базы подключены к первым выводам соответствующего первого и второго резисторов, третий и четвертый транзисторы выходного каскада разного типа проводимости, коллекторы которых соединены соответ, ственно с положительной и отрицательной шинами источника питания, базы их соединены между собой, эмиттеры их соединены между собой и подключены к выходной шине устройства, пятый и; шестой транзисторы разных типов проводимости, база пятого транзистора подключена к первому выводу третьего резистора и первой обкладке первого конденсатора, база шестого транзистора подключена к первому выводу четвертого резистора и первой обкладке второго конденсатора, о т л и ч а ющ е е с я тем, что, с целью увеличения быстродействия, увеличения функциональных возможностей эа счет обеспечения четырех режимов работы, улучшения энергетических характеристик за счет уменьшения сквозного тока, в него введены логический расширитель, седьмой и восьмой транзисторы, пятый:и шестой, седьмой и восьмой, девятый и десятый и одиннадцатый резисторы, причем первый и второй входы логического расширителя подключены соответственно к первой и второй входным шинам устройства, а первый и второй выходы логического расширителя соединены с базами соответствующего седьмого и восьмого транзисторов, эмиттер седьмого транзистора подключен через шестой резистор к общей шине второго источника питания, коллектор седьмого транзистора соединен с второй обкладкой пер5 вого:конденсатора и с первым выводом пятого резистора, второй вывод которого подключен к второму выводу третьего резистора, первому выводу первого.резистора и эмиттеру пятого транзистора, коллектор которого подключен к второму выводу первого резистора и соединен с эмиттером первого транзистора, коллектор которого подключен через девятый резистор к базе третьего транзистора и первому выводу одиннадцатого резистора, второй вывод которого соединен с выходной шиной устройства, эмиттер восьмого транзистора подключен через седьмой резистор к положительной шине второго источника питания, коллектор ,восьмого транзистора соединен с вто1

- рой обкладкой второго конденсатора и с первым выводом восьмого резистора, второй вывод которого подключен к второму выводу четвертого резистора, первому выводу второго резистора и эмиттеру шестого транзистора, коллектор которого подключен к второму выводу второго резистора и соединен с эмиттером второго транзистора, кол-.к лектор которого подключен через десятый резистор к базе четвертого транзистора, третий, пятый и седьмой

35 транзисторы одного типа проводимости, первый транзистор другого типа проводимости, при этом второй, третий, пятый, седьмой транзисторы имеют один

40 тип проводимости.