Устройство для выключения и перезапуска микропроцессора при сбоях питания
Иллюстрации
Показать всеРеферат
Изобретение относится к области цифровой вычислительной техники и автоматики и может быть использовано при построении устройств защиты микропроцессоров от сбоев питания или нарушения области допустимых значений величины напряжения источника питания. Цель изобретения - расширение области применения и повьшение надежности устройства. Цель достигается тем, что в устройство, содержащее первый пороговый элемент (компаратор ) 1, первый триггер 4 и генератор 3 импульсов, введены второй пороговый элемент 2, второй триггер 5, первый элемент И 6, второй элемент И 8, элемент И-НЕ 7, первьй 9 и второй 10 формирователи импульса (одновибраторы). 3 ил. W С /5
СОЮЗ СОВЕТСКИХ
СОЩМЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) Ai (51) 4 С 06 F 11 22
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Ь),"j„i,:» ..» ., ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
Н А BT0PCHOMV СВИДЕТЕЛЬСТВУ (21) 4086477/24-24 (22) 09.07.86 (46) 15. 11.87. Бюл. )t - 42 (72) В.С.Харченко, Г.Н.Тимонькин, В.П.Улитенко, С.Н.Ткаченко, Б.О.Сперанский и В.Г.Литвиненко (53) 681.326.7(088.8) (56) Авторское свидетельство СССР
И 106 1147, кл. G 06 F 11/22, 1982.
Авторское свидетельство СССР
)1» 1151972, кл, G 06 F 11/22, .1983. (54) УСТРОЙСТВО ДЛЯ ВЫКЛЮЧЕНИЯ И ПЕРЕЗАПУСКА МИКРОПРОЦЕССОРА ПРИ СБОЯХ
ПИТАНИЯ (57) Изобретение относится к области цифровой вычислительной техники и автоматики и может быть использовано при построении устройств защиты микропроцессоров от сбоев питания или нарушения области допустимых значений величины напряжения источника питания. Цель изобретения — расширение области применения и повышение надежности устройства. Цель достигается тем, что в устройство, содержащее первый пороговый элемент (компаратор) 1, первый триггер 4 и генератор 3 импульсов, введены второй пороговый элемент 2, второй триггер 5, первый элемент И 6, второй элемент
И 8, элемент И-НЕ 7, первый 9 и второй 10 формирователи импульса (одновибраторы). 3 ил.
1 13524
Изобретение относится к цифровои вычислительной технике и автоматике и может быть использовано при построении устройств защиты микропроцессоs> ров от сбоев питания или превышении им допустимо возможной величины.
Целью изобретения является расширение.обпасти применения устройства.,10
На фиг. 1 представлена функциональная схема устройства, на фиг. 2— принципиальная схема первого (а) и второго (6) компараторов, на фиг. 3временные диаграммы, поясняющие ðà- 1г> боту устройства.
Устройство содержит (фиг. 1) пороговые элементы (компараторы) 1 и 2, генератор 3 импульсов, триггеры 4 и 5, первый элемент И 6, элемент И-НЕ 7, второй элемент И 8, формирователи 9 и 10 импульсов (одновибраторы) вход 11 подтверждения установки микропроцессора, выход 12 сигнала отключения .питания микропроцес- 25 сора, выход 13 сигнала сброса микропроцессора, вход 14 контролируемого напряжения.
Компаратор 1 состоит из разрядного диода 15, ограничительного ре- 30 зистора 16 и зарядного конденсатора
17 (фиг, 2а), а компаратор 2 — иэ разрядного диода 18, ограничительного резистора 19, зарядного конденсатора 20 и гасящего резистора 21 (фиг. 26) °
Первый компаратор 1 (фиг, 2а) предназначен для контроля за появлением, сбоями и пропаданием контролируемого напряжения ° 40
Второй компаратор 2 (фиг. 26) предназначен для контроля за превышением контролируемым напряжением допустимой величины. Гасящий резистор 21 выбирается таким образом, чтобы по- 46 явление на выходе компаратора 2 сигнала логической единицы соответствовало предельно допустимому значению контролируемого напряжения (фиг,3а).
Первый элемент И 6 предназначен для управления блокировкой генератора 3 импульсов в случае пропадания, сбоя или превышения допустимого контролируемого напряжения.
Второй элемент И 8 предназначен для того, чтобы обеспечить блокировку переключения триггера 5 при колебаниях контролируемого напряжения возле допустимого значения.
92 2
Первый 9 и второй 10 одновибраторы предназначены для обеспечения необходимой задержки сигнала установки триггера 5 в нулевое состояние для того, чтобы исключить возможность появления на входах триггера 5 запрещенной комбинации "один-один", т,е. они необходимы для обеспечения надежного срабатывания триггера 5.
Устройство работает следующим образом.
В исходном состоянии на входе 14 отсутствует контролируемое напряжение, триггер 5 находится в нулевом состоянии. На выходах первого 1 и второго 2 компараторов присутствуют сигналы логического нуля, триггер 4 находится в единичном состоянии, на выходе 13 формируются импульсы сброса микропроцессора. Появление контролируемого напряжения на входе 14 не изменяет. состояние устройства, так как элемент И-НЕ 7 закрыт и с выхода 13 продолжают поступать импульсы сброса. После появления на входе 11 сигнала подтверждения установки от микропроцессора триггер 5 устанавливается в нулевое состояние, блокируя тем самым генератор 3 импульсов. !
При превышении контролируемым напряжением допустимой величины (фиг.
За) на выходе компаратора 2 появляется сигнал логической единицы. Поступая на единичный вход триггера 5, он устанавливает его в единичное состояние, на выходе 12 устройства появляется сигнал отключения питания микпроцессора. После возвращения напряжения питания к нормальной величине на выходе компаратора 2 вновь появляется сигнал логического нуля.По фронту этого сигнала одновибратор 9 (он выполняет функцию задержки) вырабатывает импульс, по заднему фронту которого одновибратор 10 также вырабатывает импульс, который обнуляет. триггер 5, снимая с выхода 12 сигнал отключения питания микропроцессора, и устанавливает в единичное состояние триггер 4, разблокируя тем самым генератор 3. На выход 13 устройства начинают поступать импульсы сброса микропроцессора. После появления на входе 11 сигнала подтверждения установки от микропроцессора триггер 4 вновь устанавливается в
3 135 нулевое состояние, в результате чего генератор 3 блокируется.
При понижении уровня контролируемого напряжения на выходе компаратора 1 появляется уровень логического нуля, которым триггер 4 устанавливается в единичное состояние, блокируя генератор 3. На выход 13 устройства начинают поступать импульсы сброса микропроцессора. Далее устройство работает аналогично описанному. формула изобретения
Устройство для выключения и перезапуска микропроцессора при сбоях питания, содержащее первый пороговый элемент, вход которого является входом устройства для подключения к источнику контролируемого напряжения, первый триггер, выходом соединенный с входом пуска генератора импульсов, выход которого является выходом устройства для подключения входа сброса микропроцессора, о т— л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены второй пороговый элемент, элемент И-НЕ, два элемента И, второй триггер и два фор2492 мирователя импульса, причем установочный вход первого триггера соединен с выходом первого элемента И, прямой вход которого соединен с выходом первого порогового элемента и первым прямым входом элемента И вЂ” НЕ, инверсный вход которого является входом устройства для подключения выхода сигнала подтверждения установки микропроцессора, выход и второй прямой вход элемента И-НЕ подключены соответственно к входу сброса первого триггера и инверсному выходу второго триггера, прямой выход которого является выходом устройства для подключения входа сигнала отключения питания микропроцессора, выход второго порогового элемента соединен с установочным входом второго триггера, инверсным входом второго элемента И и через первый формирователь импульса — с входом второго фор. мирователя импульса, выходом подклю25 ченного к прямому входу второго элемента И, выход которого соединен с входом сброса второго триггера и инверсным входом первого элемента И, вход второго порогового элемента является входом устройства для подключения к источнику контролируемого напряжения.
1352492 а
1t
I
Составитель В.Вертлиб
Редактор Ю. Середа Техред М. Ходанич Корректор В. Гирняк
Заказ 5567/49 Тираж 671 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, R-35, Раушская наб,, д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4