Синхронный детектор
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике , повьппает точность детектирования и увеличивает быстродействие. В устройство введен выходной дифференциальный усилитель 8, В каж;п(ый канал 1 и 2, состоящий из последовательно соединенных интегратора 3, разрядного ключа 4, выходного ключа 5, введен запоминающий элемент 6. Использование данного устройства с отдельными интеграторами 3 для положительных и отрицательных полуволн входного напряжения позволяет быстро и точно детектировать сигнал в широком диапазоне частот на фоне сильных импульсных и регулярных помех адди- : тивного характера. 1 нл.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (19) (11) А1 (51)4 Н 03 D 3 18
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ (21) 3790470/24-09 (22) 18,09.84 (46) 15.11.87, Бюл. Ф 42 (72) P. — À.Ä. Иванцив и С.Ф. Романюк (53) 621 ° 376.55 (088.8) (56) Авторское свидетельство СССР
У 657581, кл.. Н 03 D 3/18, 07.07.76.
Авторское свидетельство СССР
Ф 567199, кл. Н 03 D 3/18, 23.04.73. (54) СИНХРОННЫЙ ДЕТЕКТОР (57) Изобретение относится к радиотехнике, повышает точность детектирования и увеличивает быстродействие.
В устройство введен выходной дифференциальный усилитель 8. В каждый канал 1 и 2, состоящий из последовательно соединенных интегратора 3, разрядного ключа 4, выходного ключа
5, введен запоминакиций элемент 6.
Использование данного устройства с отдельными интеграторами 3 для положительных и отрицательных полуволн входного напряжения позволяет быстро и точно детектировать сигнал в широком диапазоне частот на фоне сильных импульсных и регулярных помех аддитивного характера. 1 ил.
30
1 135
Изобретение относится к радиотехнике и может быть использовано в устройствах автоматики и телемеханики для синхронного амплитудного детектирования.
Цель изобретения — повышение точности детектирования и увеличение быстродействия, На чертеже представлена функциональная электрическая схема синхронного детектора.
Синхронный детектор содержит два идентичных канала 1 и 2, каждый из которых состоит из последовательно соединенных интегратора 3, между входом и выходом которого включен разрядный ключ 4, выходного ключа 5 и запоминающего элемента 6, а также временной распределитель 7 управляющих импульсов и выходной дифференциальный усилитель 8.
Синхронный детектор работает следующим образом.
В данном устройстве разнесены во времени, процессы запоминания, обнуления информации и интегрирования нового значения напряжения. В течение положительного полупериода входного сигнала интегратор 3 первого канала 1 интегрирует напряжение сигнала. В конце положительного полупери" ода на выходе интегратора 3 устанавливается максимальное напряжение, пропорциональное эффективному значению входного сигнала в течение полупериода. В этот момент времени на управляющий вход выходного ключа 5 канала 1 поступает разрешающий сигнал с временного. распределителя 7 управляющих импульсов и ключ 5 замыкается, значение напряжения на выходе интегратора запоминается в запоминающем элементе 6. По окончании действия данного разрешающего сигнала от временного распределителя 7 на управляющий вход разрядного ключа 4 ка.— нала 1 поступает разрешающий сигнал.
Ключ ч замыкается, интегратор 3 разряжается и в нем удерживается нулевой уровень до следующего интегрирования положительной полуволны, т.е. на все время отрицательного полупериода входного напряжения.
В течение отрицательного полупериода входного сигнала аналогично работает канал 2.
ВНИИПИ Заказ 5575/55
Произв.-полигр. пр-тие, r
2613 2
Напряжение с запоминающих элементов 6 каналов 1 и 2 поступает на входы выходного дифференциального
5 усилителя 8 . выходное напряжение коЭ торого пропорционально эффективному значению входного сигнала.
Использование синхронного детектора с отдельными интеграторами для положительной и отрицательной полуволн входного напряжения позволяет быстро и точно детектировать сигнал в широком диапазоне частот на фоне сильных импульсных и регулярных помех аддитивного характера. По сравнению с известным синхронным детектором предлагаемый детектор отличается уменьшенной погрешностью коммутации и увеличенным быстродействием. В предлагаемом синхронном детекторе: максимальная задержка равна половине периода, в известном — периоду изме-. ряемого сигнала.
Формула изобретения
Синхронный детектор, содержащий два объединенных по входу идентичных канала, каждый из которых состоит из последовательно соединенных интегратора, между входом и выходом которого включен разрядный ключ, и выходного ключа, а также временной распределитель управляющих импуль-. сов, первый и второй выходы которого соединены с управляющими входами разрядных ключей первого и второго каналов, а третий и четвертый выходы— с управляющими входами выходных ключей первого и второго каналов, при этом объединенные входы каналов являются входом синхронного детектора, отличающийся тем, что, с целью повышения точности детектирования и увеличения быстродействия, в него введен выходной дифференциальный усилитель, а в каждый канал — запоминающий элемент, вход которого соединен с выходом выходного ключа, а выход — с одним из входов выходного дифференциального усилителя, причем вход интегратора является входом канала, а вход временного распределителя управляющих импульсов подключен к входу синхронного детектора.
Тираж 900 Подписное
Ужгород, ул. Проектная„ 4