Устройство синхронизации шумоподобных сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к технике связи. Цель изобретения - повышение помехоустойчивости приема шумоподобных,сигналов (ШПС) в условиях многолучевости, Устр-во содержит М каналов 1 обработки сигнала, обнаружитель 2 сигнала, линию задержки 3, формирователь 4 управляющих сигналов, М накопителей 5, коммутатор 6 и решающий блок 7. В момент обнаружения A/-W луча обнаружитель 2 оценивает его амплитуду и эта оценка поступает в первый канал 1 непосредственно, а в остальные каналы 1 через отводы линии задержки 3. В каналах 1 производится корреляционное сжатие посылок и преобразование ШПС в биполярный сигнал. Затем в накопителях 5 накапливается мощность всех лучей, превысивших порог обнарзтжения на интервале , равном времени памяти канала 1, и эти сигналы через коммутатор 6 поочередно подключаются к решающему блоку 7. Цель достигается введением обнар жителя 2, линии задержки 3 и коммутатора 6, с помощью которых . подстройка производится только по оценкам временного положения . Изменения амплитуды лучей, превысивших порог обнаружения, не сказываются на работе устр-ва синхронизации . 2 3,п. ф-лы, 3 ил. СО сд ю С35
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК ьц 4 Н 04 т 7/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 3991435/24-09 (22) 19.12.85 (46) 15.11,87. Бюл. Ф 42 (71) Всесоюзный заочный злектротех нический институт связи (72) Н.Т.Петрович и Л.В,СтрунскаяЗленко (53) 621.396.6 (088.8) (56) Авторское свидетельство СССР
N - 1146811, кл, Н 04 В 7/02, 1983 (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ НУМОПОДОБНЫХ СИГНАЛОВ (57) Изобретение относится к технике связи. Цель изобретения — повышение помехоустойчивости приема шумоподобных.сигналов (ШПС) в условиях ьяоголучевости. Устр-во содержит М каналов 1 обработки сигнала, обнаружи— тель 2 сигнала, линию задержки 3, формирователь 4 управляющих сигналов, 11 накопителей 5, коммутатор 6 и решающий блок 7. В момент обнаружения
„„Я0„„1352663 А1 луча обнарух<итель 2 оценивает его амплитуду и эта оценка поступает в первый канал 1 непосредственно, а в остальные каналы 1 через отводы линии задержки 3. В каналах 1 производится корреляционное сжатие посылок и преобразование ШПС в биполярный сигнал. Затем в накопителях 5 накапливается мощность всех лучей, превысивших порог обнаружения на интервале, равном времени памяти канала 1, и зти сигналы через коммутатор 6 поочередно подключаются к решающему блоку 7. Цель достигается введением обнаружителя 2, линии задержки 3 и коммутатора 6, с помощью которых подстройка производится только по оценкам временного голожения лучей.
Изменения амплитуды лучей, превысивших порог обнаружения, не сказываются на работе устр-ва синхронизации, 2 з,п. ф-лы, 3 ил.! 352663
Изобретение относится к технике связи и может быть использовано в системах передачи двоичной информации широкополосными сигнапами по ка-! налам с многолучевым распространением.
Целью изобретения является повышение помехоустойчивости приема шумоподобных сигналов в условиях многолучевости. 10
На.фиг.1 представлена структурная электрическая схема устройства синхронизации шумоподобных сигналов; на фиг.2 — структурная электрическая схема формирователя управляющих сигна- !5 лов; на фиг.3 — структурная электрическая схема канала обработки.
Устройство синхронизации шумоподобных сигналов содержит M каналов
1 обработки сигнала (где M= 1,2,3... ),20 обнаружитель 2 сигнала, линию задержки 3, формирователь 4 управляю- . щих сигналов, М накопителей 5 (где
М = I 2, ...3), коммутатор 6, решающий блок ?. ?5
Формирователь 4 управляющих сигналов (фиг. 2 ) содержит опорный генератор 8, делитель 9 частоты, блок 10 управления коэффициентом деления, первый и второй дешифраторы ll и 12, ЗО первый элемент задержки 13, элемент
И 14, первый ключ 15, первый блок памяти 16, второй ключ 17, блок 18 вычитания, четвертый ключ 19, второй блок памяти 20, третий ключ 21, второй элемент задержки 22, кольцевой счетчик 23, И дополнительных элементов И 24 (где M = 1,2..; i).
Канал обработки сигнала 1 (фиг.3) содержит два согласованных фильтра 40
25„ и 25» два амплитудных детектор»
26„ и 26 » два умножителя 27„ и 27 и блок 28 вычитания.
Устройство работает следующим o
Применяемый многолучевой шумоподобный сигнал (ШПС) поступает на, первые входы каналов 1 обработки сиг— нала, где производится корреляционное сжатие посылок, Входной сигнал 5р представляет собой последовательность из М неповторяющихся ШПС. Общая длительность этой последовательности выбирается больше времени памяти канала, а длительность каждого из ШПС (длительность одной информационной посылки) равна Т/М, Для передачи используется ансамбль из 2Г1 IUIIC, поло— вина которых (S,„, я„„. .. S, ) предназначена для передачи символа
It 1 !! / < С" другая (о» "2 ° ° ° 2м) для передачи "О".
В момент обнаружения сигнала (луча) на втором выходе обнаружителя 2 появляется единичньпл потенциал, который подается на вход формирователя
4 управляющих сигналов. По этой команде в формирователе 4 фиксируется временная задержка обнаруженного луча. Одновременно с этим на первом выходе обнаружителя 2 появляется оценка амплитуды этого луча, которая подается на второй вход первого канала 1 обработки и через соответствующие отводы линии задержки 3 — на вторые входы всех остальных каналов
1 обработки. Сигналы с выходов каналов обработки 1 поступают на соответствующие входы накопителей 5.
Очереднос-ь сброса накопителей 5 задается сигналами, поступающими на вторые входы накопителей 5 из формирователя 4 управляющих сигналов. Выходы накопителей 5 с помощью комму-. татора 6 поочередно подключаются ко входу решающего блока 7. Управление коммутатором 6 осуществляется по команде из формирователя 4.
Через интервал времени t T во входной последовательности снова появляется сигнал, соответствующий первой временной позиции, т.е. сигнал
Б, или 8 „ . По команде с второго выхода обнаружителя 2 в формирователе снова фиксируется задержка этого луча относительно цикла работы формирователя 4. Далее производится сравнение величин задержки, записанных на текущем и предыдущем циклах, Из разности этих величин формируется сигнал подстройки. В результате границы интервалов накопления в накопителях 5 сдвигаются таким образом, чтобы вся пачка откликов на очередной сигнал попадала в интервал накопления.
Пример функционального раскрытия формирователя 4 управляющих сигналов представлен на фиг,2, Блок работает следующим образом.
При появлении импульса на первом входе элемента И 14 и отсутствии запрещающего (нулевого) потенциала на втором входе замыкается первый ключ
15 и состояние разрядов делителя 9 частоты в виде двоичного числа запоминается в первом блоке памяти 16;
27 и преобразуется в биполярный сиг. нал с помощью блока вычитания 28.
B накопителях 5 происходит накопление мощности всех лучей, превысивших порог обнаружения на интервале, равном времени памяти канала.
Решающий блок 7 принимает решение о том, что передавался символ "1", если в момент опроса на его входе присутствует положительный потенциал, и решение, что передавался "0", при отрицательном потенциале на опросном входе.
Таким образом, подстройка производится только по оценкам временного положения лучей. Изменения амплитуды лучей, превысившихпорог обнаружения, не сказываются на работе устройства синхронизации.
Формула изобретения
1. Устройство синхронизации шумоподобных сигналов, содержащее последовательно соединенные М каналов обработки, объединенные первые входы которых являются сигнальным входом устройства синхронизации шумоподобных сигналов, и M накопителей, к управляющим входам которых подключены соответствующие М-е выходы формирователя управляющего сигнала, и решающийблок, о тли чающе ес я тем, что, с целью повышения помехоустойчивости шумоподобных сигналов в условиях многолучевости, введены коммутатор и последовательно соединенные обчаружитель сигналов, к первому и второму информационным входам которого подключены второй и третий выходы первого канала обработ- ки, и линия задержки, (M-1)-е выходы которой соединены соответственно с вторыми входами каналов обработки, кроме первого канала обработки, к второму входу которого подключен выход обнаружителя сигналов, второй выход которого соединен с сигнальным входом формирователя управляющих сигналов, дополнительные M-e выходы которого соединены с управляющими входами коммутатора, к И-м сигналь-.. ным входам которого подключены выходы соответствующих накопителей, а выход соединен с сигнальным входом решающего блока, к управляющему входу которого подключен (М+1)-й дополнительньш выход формирователя управ1352663
На выходе К-ro разряда делителя 9 частоты формируются синхроимнульсы с периодом, равным t з = Т/М, которые поступают на вход кольцевого счетчика 23 и через второй элемент 22 задержки — на первые входы дополнительных элементов И 24. Выходные сигналы кольцевого счетчика 23 поступают на вторые входы соответствующих дополнительных элементов И 24 и на выходы формирователя 4 для управления коммутатором 6. Выходные сигналы дополнительных элементов И 24 используются для сброса накопителей 5.
После запоминания состояния делителя 9 частоты соответствующего моменту обнаружения первого луча, на выходе первого дешифратора 11 формируется потенциал, запирающий элемент
И 14 на время, приблизительно равное времени памяти канала. Импульс с выхода второго дешифратора 12 замыкает ключи 17 и 19, в результате чего числа, хранящиеся в блоках памяти 16 2б и 20, подаются на входы блока вычитания 18, вйходной сигнал которого преобразуется в блоке 10 управления коэффициентом деления и поступает на управляющий вход делителя 9 частоты.
После этого по импульсу с выхода первого элемента 13 задержки замыкается ключ 21 и число иэ первого блока памяти 16 переписывается во второй блок памяти 20. На каждом цикле работы делителя 9 частоты во втором
35 блоке памяти 20 хранится число, соответствующее временной задержке первого луча на предыдущем цикле. В первый блок памяти 16 записывается 4О задержка первого луча на текущем цикле. Из разности этих двух чисел фор.мируется сигнал управления коэффициентом деления 9 частоты коэффициент пересчета делителя 9 увеличи- 4 вается или уменьшается так, чтобы число, соответствующее задержке первого луча, стремилось к нулю. При этом происходит совмещение циклов работы делителя 9 частоты с циклами прихода принимаемого многолучевого сигнала.
Структурная схема канала 1 обработки приведена на фиг,3. Проходя согласованные фильтры 25 канала 1 .обработки сигнала, ШПС сжимается во времени, далее детектируется в амплитудных детекторах 26, умножается на оценку амплитуды в умножителях
1352663 ляющих сигналов, а выход решающего блока является выходом устройства синхронизации шумоподобных сигналов.
2. Устройство по п.1, о т л и—
5 ч а Чо щ е е с я тем, что формирователь управляющих сигналов содержит последовательно соединенные первый дешифратор, элемент И, второй вход которого является сигнальным входом формирователя управляющих сигналов, первый ключ, первый блок памяти, второй ключ и блок вычитания, последовательно соединенные третий ключ, второй блок памяти и четвертый ключ, выход которого соединен с вторым входом блока вычитания, выход которого через блок управления коэффициентом деления соединен с управляющим
ВхороМ делителя частоты, K cHI HGJIb 20 ному входу которого подключен выход опорного генератора, а выход соединен с соответствующими информационными входами первого дешифратора, первого ключа и второго дешифратора, выход которого соединен с управляющими входами второго и третьего клю; чей и через первый элемент задержки с управляющим входом третьего ключа, к сигнальному входу которого подключен выход первого блока памяти, а также М дополнительных элементов
И, выходы которых являются М-ми выходами формирователя управляющих сигналов, к объединенным первым входам которых подключен через второй элемент задержки выход К-ro разряда делителй частоты, который соединен с входом кольцевого счетчика, к вторым .входам М дополнительных элементов
И подключены соответствующие выходы кольцевого счетчика, которые также являются дополнительными М-ми выходами формирователя управляющих сигналов, а выход К-го разряда делителя частоты является (M+1)-м дополнитель ным выходом формирователя управляющих сигналов.
3, Устройство по п.! о т л и ч ающе е с я тем, что каждый канал обработки сигнала содержит два подканала, каждый из которых выполнен в виде последовательно соединенных согласованного фильтра, объединенные входы которых являются информационным входом канала обработки сигнала, амплитудного детектора и умножителя, причем к вторым входам умножителей подканалов подключен управляющий вход канала обработки сигнала, выходы умножителей соединены с первым и вторым входами блока вычитания, выход которого является выходом канала обработки сигнала, а выходы амплитудных детекторов первого канала обработки сигнала являются вторым и третьим выходами первого канала обработки сигнала.
1352663 ие.
Составитель И. Грацианская
Редактор Н,Горват Техред А. Кравчук Корректор И;Муска
Заказ 5578/57 Тираж 636 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб,, д, 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4