Устройство контроля трехуровневых биполярных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике . Цель изобретения - повьшение точности контроля. Устр-во контроля содержит вьтрямитель 1, вьщелитель 2 тактовой частоты, пороговые блоки 3 и 4, эл-ты И 5 и 8, сумматор 6 по модулю два, эл-ты НЕ 7 и 10, формирователь 9 стробирующих импульсов, интеграторы 11 и 13, вычитатель 12 и источник 14 опорных напряжений. Цель достигается за счет устранения возможности появления ложных импульсов ошибок на выходе сумматора 6 и устранения погрешности обнаружения ошибок, обусловленной несоответствием положения зоны контроля относительно минимума суммарной плотности вероятностей информационных единиц и нулей. Пороговые блоки 3 и 4 м.б. выполнены в виде стробируемых запоминающих компараторов , а источник 14 - в В1ще регулируемого стабилизатора напряжения . 1 з.п. ф-лы, 1 ил., 1 табл. Q « (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5D 4 Н 04 В 3!46

13 . „ц1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМЪ(СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ.(21) 4077756/24-09 (22) 17.06.86 (46) 23.11.87. Бюл. № 43 (72) В.Г.Меньшиков (53) 621.395.664(088.8) (56) Авторское свидетельство СССР

¹ 1177921, кл. Н 04 В 3/46, 1985.

Ньюкум Э.А. и др. Контроль ошибок в цифровых линиях связи. — ТИИЭР, 1982, т. 70, ¹ 8, с. 49-50, рис. 24.

{54) УСТРОЙСТВО КОНТРОЛЯ ТРЕХУРОВНЕВЫХ БИПОЛЯРНЫХ СИГНАЛОВ (57) Изобретение относится к радиотехнике. Цель изобретения — повьппение точности контроля. Устр-во контроля содержит выпрямитель 1, вьщелитель 2 тактовой частоты, пороговые блоки 3

„„SU„, 1354424 А1 и 4, эл-ты И 5 и 8, сумматор 6 по модулю два, эл-ты НЕ 7 и 10, формирователь 9 стробирующих импульсов, интеграторы 11 и 13, вычитатель 1? и источник 14 опорных напряжений. Цель достигается за счет устранения возможности появления ложных импульсов ошибок на выходе сумматора 6 и устранения погрешности обнаружения ошибок, обусловленной несоответствием положения зоны контроля относительно минимума суммарной плотности вероятностей информационных единиц и нулей.

Пороговые блоки 3 и 4 м.б. выполнены в виде стробируемых запоминающих компараторов, а источник 14 — в виде регулируемого стабилизатора напряжения. 1 з.п. ф-лы, 1 ил., 1 табл.

1354424

Изобретение относится к радиотехнике и может использоваться при построении устройств контроля передачи трехуровневых сигналов в цифровых ка5 налах связи.

Цель изобретения — повышение точности контроля.

На чертеже представлена структурная электрическая схема предлагаемо- 10 го устройства.

Устройство контроля трехуровневых биполярных сигналов .содержит выпрямитель 1, выделитель 2 тактовой часто- ты, первый 3 и второй 4 пороговые блоки, выполненные в виде стробируемых запоминающих компараторов первый элемент И 5, сумматор 6 по модулю два, первый элемент НЕ 7, второй элемент

И 8, формирователь 9 стробирующих 20 импульсов, второй элемент HE 10, первый интегратор 11, вычитатель 12, второй интегратор 13, источник 14 опорных напряжений, выполненный в виде регулируемого стабилизатора напряжения.

Устройство работает следующим образом.

Выделитель 2 тактовой частоты обеспечивает выделение из входного сигнала синхронной и синфазной с ним .непрерывной последовательности тактовых имцульсов, из которых формирователь 9 стробирующих импульсов формирует узкие импульсы, определяющие мо- ЗВмент сравнения сигнала и опорных напряжений в первом 3 и втором 4 пороговых блоках и, следовательно, их срабатывание на каждом такте, что . в совокупности с запоминанием состоя- 40 ния между стробирующими импульсами в первом 3 и втором 4 пороговых блоках обеспечивает нормирование по длительности их выходных импульсов, благодаря чему устраняется возмож- 45 ность появления ложных импульсов ошибок на выходе сумматора 6 по модулю два. и повышается точность контроля ошибок в канале связи. Первый элемент И 5 из выходных сигналов перво- у»

ro 3 и второго 4 пороговых блоков и тактовых импульсов, скважность которых равна двум, формирует нормированную по длительности импульсов последовательность единиц, являющуюся модулем информационных единиц входного сигнала при условии U (t)j> (U (t ) (модуль входного сигнала р — момент стробирования, Uont и Бд„„ — опорные напряжения первого 3 и второго 4 пороговых блоков.

Второй элемент И 8 .из тактовых импульсов и инверсных последовательностей единиц и ошибок формирует нормированную по длительности импульсов последовательность нулей, являющихся информационными нулями входного сигнала npz ycsxoazx (Ug (1) I U

Uо„, Б,„ . Полученные, таким образом, последовательности импульсов единиц и нулей интегрируются, соответственно первым 11 и вторым 13 интеграторами, из выходных напряжений которых, пропорциональных плотностям вероятностей информационных единиц и нулей входного сигнала, вычитателем 1.2 формируется напряжение разности, управляющее одновременным сдвигом в источнике 14 опорных напряжений величин U, и Uon при сохранении постоянной величины разности между ними и, следовательно, ширины зоны контроля, величина сдвига которой и его знак, определяемые величиной и знаком напряжения разности, таковы, что положение зоны контроля автоматически приходит в соответствие минимуму апостериорной суммарной плотности вероятности информационных единиц и нулей в сигнале передачи, благодаря чему устраняется погрешность обнаружения ошибок, обусловленная несоответствием положения зоны контроля относительно минимума суммарной плотности вероятностей информационных единиц и нулей и повышается точность контроля ошибок в канале связи.

Положительные и отрицательные составляющие входного трехуровневого биполярного сигнала объединяются выпрямителем 1 в униполярный сигнал, использующийся в выделителе 2 тактовой частоты для получения синхронной и синфазной с входным сигналом непрерывной последовательности тактовых импульсов, по одному из фронтов которых формирователь 9 стробирующих импульсов формирует короткие импульсы, определяющие моменты сравнения в первом 3 и втором 4 пороговых блоках выходного униполярного сигнала выпрямителя 1 с опорными напряжениями, обеспечиваемыми источником 14 опорных напряжений, а период этих импульсов, равный периоду тактовых, опре1354424

15 деляет длительность запоминания и, соответственно, длительность импульсов на выходе первого 3 и второго 4 пороговых блоков. Величины опорных напряжений U „, и U „ ñîîòâåòñòâåíно первого 3 и второго 4 пороговых блоков, причем U 0„, Uo„, имеют постоянную разность, определяющую зону контроля входного сигнала. Если величина входного сигнала U в момент сравнения оказывается внутри зоны контроля, то она оценивается как ошибка.

Выделение импульсов ошибок из выходных сигналов V и V соответственно первого 3 и второго 4 пороговых блоков осуществляет сумматор 6 по модулю два в соответствии с соотношениями величин входного сигнала и опорных напряжений пороговых блоков, приведенными в таблице, причем число ошибок равно числу периодов тактов за время длительности импульса ошибки на выходе сумматора 6 по модулю два.

Кроме выделения ошибок, в соответствии с таблицей выходные сигналы первого 3 и второго 4 пороговых блоков совместно с непрерывной последовательностью тактовых импульсов используются для формирования первым элементом И 5 нормированной по длительности импульсов последовательности единиц входного сигнала, причем выделение единиц первым 3 и вторым 4 пороговыми блоками производится по таблице. Интегрирование послег довательности единиц первым интегратором 11 позволяет получить на его выходе напряжение, пропорциональное апостериорной плотности вероятности информационных единиц сигнала передачи. Инвертированные соответственно первым 7 и вторым 10 элементами НЕ импульсные последовательности единиц ,и ошибок вычитаются во втором элементе И 8 из последовательности тактовых импульсов, в результате чего на выходе второго элемента И 8 образуется нормированная, по длительности импульсов последовательность нулей входного сигнала, соответствующая таблице. Интегрирование этой последовательности вторым интегратором 13 позволяет получить на его выходе напряжение, пропорциональное апостериорной плотности вероятностей инфор20

55 мационных нулей сигнала передачи.

Напряжение разности. образованное вычитателем 12 из выходных напряжений первого 11 и второго 13 интеграторов, управляет источником 14 опорных напряжений, обеспечивая их смещение, при сохранении постоянной величины разности между ними и, следовательно, смещение зоны контроля постоянной ширины в зависимости от изменения плотностей вероятностей информационных единиц и нулей в сигнале передачи в сторону минимума их суммарной плотности вероятности, который является оптимальным для положения. зоны контроля, Формула изобретения

1. Устройство контроля трехуровневых биполярных сигналов, содержащее выпрямитель, вход которого является входом устройства, а выход подключен к первым входам первого и второго пороговых блоков, источник опорных напряжений, первый и второй выходы которого подключены к вторым входам соответственно первого и второго пороговых блоков, сумматор по модулю два, выход которого является выходом устройства, а первый и второй входы соединены с выходами соответственно первого и второго пороговых блоков, о т л и ч а ю щ е е с я тем, что, с целью повышения точности контроля, введены последовательно соединенные выделитель тактовой частоты, вход которого соединен с выходом выпрямителя, и формирователь стробирующих импульсов, выход которого подключен к стробирующим входам первого и второго пороговых блоков, последовательно соединенные первый элемент И, первый и второй входы которого соединены с выходами соответственно первого и второго пороговых блоков, первый

1 интегратор и вычитатель, выход которого подключен к входу источника опорных напряжений, последовательно соединенные первый элемент НЕ, вход которого соединен с выходом сумматора по модулю два, второй элемент И и второй интегратор, выход которого подключен к второму входу вычитателя, второй элемент НЕ, вход и выход которого соединены соответственно с выходом первого элемента И и вторым входом второго элемента И, третий вход

1354424 которого соединен с выходом выделите.ля тактовой частоты и третьим входом первого элемента И.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что первый и

Выход сумматора

6 по модулю два

Выход второго порогового блока 4

Пс — опт

Составитель Е.Голуб

Редактор M.Áëàíàð Техред N.Õoäàíè÷ Корректор Г.Решетник

Заказ 5715/55 Тираж 636 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r.Óæãîðoä, ул.Проектная, 4

Соотношение между Uc и Щ, оа

П оп с "оо2

1 с оп

Uc По <

Выход первого порогового блока 3 второй пороговые блоки выполнены в виде стробируемьгх запоминающих компараторов, а источник опорных напряже5 ний — в виде регулируемого стабилизатора напряжения.