Устройство для передачи многочастотных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение обеспечивает увеличение объема ансамбля передаваемых сигналов. Устройство состоит из блока управления (БУ) 1, генератора 2 тактовой частоты, блока 3 формирования кодовых последовательностей,блока промежуточного сложения (БПС) 4, блока 5 буферного регистра, блока 6 опроса буферного регистра, генератора 7 сетки частот, цифрового кокямутатора 8 и усшштеля мощности 9. На БУ 1 набирается номер передаваемого . сигнала. При нажатии кнопки Передача запускается генератор 2, а Б БУ 1 определяется номер оптимальной системы , к которой относится номер набранного сигнала. Сигнал о номере оптимальной системы поступает в БПС 4, который введен для обеспечения увеличения объема ансамбля передаваемых сигналов. 7 ил. 00 сд 4 СО

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (р 4 Н 04 L 27/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ.(21) 3938786/24-09 (22) 02.08.85 (46) 23.11.87. Бюл. У 43 (72) В.И.Поставной, С.И.Косякин, В.Г.Курин и Н.В.Тупицын (53) 621.396.62 (088.8) (56) Авторское свидетельство СССР

У 13193059 кл. Н 04 L 27/26,02.07.85. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ МНОГОЧАСТОТНЫХ СИГНАЛОВ (57) Изобретение обеспечивает увеличение объема ансамбля передаваемых сигналов. Устройство состоит из блока управления (БУ) 1, генератора 2 тактовой частоты, блока 3 формирова„„SU„„1354437 А1 ния кодовых последовательностей,блока промежуточного сложения (БПС) 4, блока 5 буферного регистра, блока 6 опроса буферного регистра, генератора 7 сетки частот, цифрового коммутатора 8 и усилителя мощности 9. На

БУ 1 набирается номер передаваемого сигнала. При нажатии кнопки "Переда» ча" запускается генератор 2, а в БУ

1 определяется номер оптимальной системы, к которой относится номер набранного сигнала. Сигнал о номере оптимальной системы поступает в БПС

4, который введен для обеспечения увеличения объема ансамбля передаваемых сигналов. 7 ил.

Изобретение относится к радиотехнике и может использоваться в асинхронных адресных системах связи.

Цель изобретения — увеличение

1 5 объема анСамбля передаваемых сигналов.

На фиг, 1 изображена структурная электрическая схема предложенного устройства; на фиг.2 и 3 — схема блока управления; на фиг.4 — схема блока формирования кодовых последовательностей; на фиг.5 — схема блока о промежуточного сложения, на фиг.6— схема блока буферного регистра; на 15 фиг.7 — схема блока опроса буферного регистра.

Устройство содержит блок 1 управления, генератор 2 тактовой частоты, блок 3 формирования кодовых последо- 20 вательностей, блок 4 промежуточного сложения, блок 5 буферного регистра, блок 6 опроса буферного регистра,генератор 7 сетки частот, цифровой коммутатор 8, усилитель 9 мощности. 25

Блок 1 управления состоит из шифратора 10, элемента ИЛИ i 1, распределителя 12, регистров 13,.блока 4 считывания адреса, RS-триггеров 15 и 16 управления, элементов И 17 — 21; з0 элемента ИЛИ 22, дифференциального блока 23, дешифратора 24, блока 25 преобразования, вычитанлцего счетчика 26 и элемента И 27.

Блок 3 формирования кодовых IIo следовательностей состоит из счетчика 28, блока 29 настройки, регистра

30, распределителя 31 и блока 32 считывания кода.

Блок 4 промежуточного сложения 40 состоит иэ счетчика 33, блока 34 настройки, RS-триггеров 35 и 36 управления, элементов И 37 и 38, счетчика

39 и элемента И 40.

Блок 5 буферного регистра состоит из регистра,41, распределителя 42, блока реле 43 и элемента И 44.

Блок 6 опроса- буферного регистра состоит из регистра 45 и блока 46 опроса. 50

Устройство работает следующим об разом.

При включении (на блоке 1 управления нажата кнопка "Вкл") на клемме А появляется сигнал, который через диф- 55 ференциальный блок 23 и элемент И 22 приводит все блоки устройства в исходное состояние. Импульс начальной установки подается íà R,S-вход рас1354437 г пределителя 12, íà R-входы регистра

13, RS триггеров 15 и 16 управления блока 1 управления, R-вход счетчика

28, R S-вход распределителя 31 блока 3 формирования кодовых последовательностей, на R-вход RS-триггера 35 управления, S-вход RS-триггера

36 управления и R-вход счетчика 33 блока 4 промежуточного сложения, на

R S-вход распределителя 42 блока 5 буферного регистра, а также на Rвход регистра 45 блока 6 опроса буферного регистра.

Установка распределителей 12 и 3 1 в исходное состояние означает, что поступающий на С-вход распределителя импульс после его установки в исходное состояние попадает в первый канал.

Установка распределителя 42 в исходное состояние предполагает наличие положительного уровня напряжения на выходе первого канала после прихода на С-вход первого импульса.

После включения питания на блоке

1 управления набирается номер передаваемого сигнала (нажимаются цифровые кнопочные выключатели от 0 до

9, подающие питание на С-клеммы).

Номер передаваемого сигнала имеет от 1 до P цифр. При наборе первой цифры в течение времени нажатия кнопки на одной из клемм появляется сигнал. Сигнал через элемент ИЛИ 11 поступает на С-вход распределителя 12, который распределяет его в первый канал и подает на вход EWR регистра

13. Шифратор 10, преобразующий десятичный код в двоичный, при наличии сигнала на входе EWR, подает двоичный код первой цифры абонента в первый регистр 13. При наборе второй цифры процедура повторяется, но двоичный код цифры будет записан уже во второй регистр 13 и т.д.

После набора сигнала на блоке 1 нажимается кнопка "Передача", на клемме В появляется сигнал, который переводит триггер 15 в единичное состояние, что приводит к запуску генератора 2 тактовой частоты и считыванию содержимого регистров 13, которое в параллельном коде через . блок 14 считывания адреса подается на вход дешифратора 24 блока 1. Дешифратор 24 имеет М групп выходов по И-1 выходу в каждой группе, появ1354437 ление сигнала на одном из выходов дешифратора 24 соответствует строго, определенному номеру сигнала в композиционной системе, Сигнал с выхода дешифратора 24 подается на блок 25 преобразования, который одновременно мирование структуры первого сигнала алгоритма (1), если сигнал имеется на первом входе второго элемента И, то К = 2 (происходит формирование сч второго сигнала алгоритма (1) и т.д.

Число К в (1) соответствует числу импульсов, поступающих с выхода блока

29 настройки на вход блока 32 считывания кода, i-номера выходов N-pasрядных ячеек регистра 30, которые связаны с элементами И блока считывания кода 32, на. двух оставшихся входах которых имеется сигнал при поступлении очередного тактового импульса на счетный вход счетчика 28 и С-вход распределителя 31. Сигнал с выхода блока 29 настройки поступает также в блок 4 промежуточного сложения, на вход EWR счетчика 39, разрешающего запись содержимого, считываемой N-разрядной ячейки регистра 30 блока 3 в параллельном коде в счетчике 39, на S-вход RS-триггера 35 управления и на R-вход RS-триггера 36 управления, а также на С-вход распределителя 42 блока 5. RS-триггер 35 управления переходит в единичное состояние и разрешает прохождение тактовых импульсов через элемент И 37,при отсутствии сигнала с выхода первой

M-1 входовой схемы ИЛИ блока 25 ripeобразования (сигнал на входе этой схемы соответствует тому, что номер формируемого сигнала не превосходит

М-1 сигнала первой оптимальной системы, т.е. С„ =О). Тактовые импульсы с выхода элемента И 37 подаются на счетные входы счетчиков 33 и 39. определяет, к какой из оптимальных систем, образующих композиционную, относится номер набранного сигнала и какое место этот сигнал занимает в самой оптимальной системе. При этом сигнал о месте в системе пода-, ется на вход блока 29 настройки бло10 ка 3 и устанавливает коэффициент сче- 15 та счетчиков 28., а также через диффеСчетчик 33 совместно с блоком 34 настройки представляет собой счетчик с перенастраиваемым коэффициентом счета. Коэффициент счета счетчика 33 соответствует в процедуре формирования композиционной системы коэффициенту С и меняется от 1 до М-1. Содержимое счетчика 39 при поступлении тактовых импульсов с элемента И

37 увеличивается на величину счетчика 39 и как только на выходе блока

34 настройки появляется сигнал, он вновь устанавливает триггер 36 управления в единичное, а триггер 35 — в нулевое состояние, производят тем самым разблокировку прохождения импульсов через элемент И 17 и блокировку прохождения импульсов через элемент И 37. печит прохождение тактовых импульсов через элемент И 20 блока 1. С выхода элемента И 20 тактовые импульсы поступают на вход распределителя 31.

Одновременно тактовые импульсы через элемент И 17 блока 1 подаются на счетный вход счетчика 28 блока 3.

Счетчик 28 и распределитель 31 блока 3 формирования кодовых последовательностей обеспечивают считывание содержимого ячеек регистра 30, сообразуясь с алгоритмом (I). При этом счетчик 28 совместно с блоком

29 настройки задает номер сигнала

j Ь (1), причем если сигнал имеет

55 место на первом входе элемента И блока 29 настройки, коэффициент счета счетчика 28 равен 1 и происходит форренциальные блоки (формирующие импульсы положительной полярности по переднему фронту сигнала) подается на вход установки в состояние S —

S (M-2) счетчика 26.

Сигнал о номере оптимальной системы с выхода элементов ИЛИ блока 25 преобразования поступает в блок 4 промежуточного сложения. 25

На первом этапе формирование частотной структуры сигнала производится в соответствии с алгоритмом (К)=

= Q (j) (1), для чего в устройстве синхронизирована работа счетчика 28 и распределителя 31 блока 3 формирования кодовых последовательностей.

Синхронизация достигается тем, что счетчик 26 блокирует прохождение тактовых импульсов через элемент И

20 блока 1 до тех пор, пока его сос35 тояние не будет соответствовать состоянию S, при достижении которого о на выходе элемента И 27 появится сигнал, который заблокирует прохождение 40 импульсов через элемент И 21 и обес1354437

Причем прибавление тактовых импульсов с выхода элемента И 37 к содержимому счетчика 39 (их число равно К ц счетчика 33) производится по модулю М. Данную операцию осуществляет элемент И 40 блока 4 промежуточного сложения, на выходе которого возникает сигнал (когда содержимое счетчика 39 равно M+1), который ус- 1О танавливает счетчик 33 в единичное состояние (по входу S ), а следующий тактовый импульс будет прибавляться по модулю М уже к данному состоянию.

Записью N-разрядного кода в регистр 41 управляет распределитель 42 совместно с блоком реле 43. По приходу первого импульса с блока 29 настройки блока 3 формирования кодовых последователей на С-вход распределителя 42 блока 5 буферного регистра на выходе первого канала распределителя возникает положительный потенциал, который вызывает срабатывание реле P блока реле 43 и N-выходов 25

1 счетчика 39 подключаются к соответствующей ячейке регистра 41. При этом происходит перепись содержимого счетчика 39 в Н-разрядную ячейку регистра 41, Данная перепись будет ЗО осуществляться на этапе прибавления к содержимому счетчика 39 С--тактовых импульсов, и N-разрядный код подключенной ячейки регистра 41 будет меняться в соответствии с изменением содержимого счетчика 39. Причем двоичный код первого частотного элемента записывается в последнюю ячейку регистра 41, второго — в предпоследнюю и т.д. 40

При возникновении на М-выходе распределителя 42 потенциала и наличии. сигнала на выходе блока 34 настройки RS-триггер 16 управления бло- 45 ка 1 переходит в единичное состояние и записывается единица в первый разряд регистра 45. блока 6 опроса буферного регистра. Переход RS-триггера 16 управления в единичное состояние раз- 50 решает прохождение тактовых импульсов с генератора 2 через элемент И 18 на сдвигающий вход регистра 45 и запрещает прохождение импульсов через элемент И 19. Единица, передвигаясь по разрядам регистра 45, через блок 46 опроса считывает содержимое первой, второй и т.д., M N-разрядной ячейки регистра 41, которое через блок 46 опроса в двоичном коде подается на вход цифрового коммутатора 8.

Цифровой коммутатор 8 ставит каждому числу 4" заранее определенный

3 сигнал сетки частот где „ — несущая частота ДЧ-сигнала, dv — минимальный частотный сдвиг.

Для-получения фазы выходного сигнала в моменты переключения без скачков сетка частот формируется от такой опорной частоты, которая синхронизирует работу блока 6 опроса буферного регистра.

С выхода цифрового коммутатора 8 сформированный сигнал поступает в усилитель 9 мощности, где усиливается и далее подается для излучения в антенну.

Формула изобретения

Устройство для передачи многочастотных сигналов, содержащее блок управления, первый выход которого соединен с первым входом блока опроса буферного регистра, второй вход которого соединен с первым выходом блока буферного регистра, первый вход которого объединен с первым входом блока формирования кодовых последовательностей и соединен с вторым выходом блока управления, третий, четвертый и пятый выходы которого соединены соответственно с вторым, третьим и четвертым входами блока формирования кодовых последовательностей, первый выход которого соединен с вторым входом блока буферного регистра, первый выход блока опроса буферного регистра через цифровой коммутатор соединен с входом усилителя мощности, выход которого является выходом устройства, шестой выход блока управления через генератор сетки частот соединен с вторым входом цифрового коммутатора, седьмой выход блока управления через генератор тактовой частотой соединен с вторым входом генератора сетки частот, о т л и ч а ю щ е е с я тем, что, с целью увеличения объема ансамбля передаваемых сигналов, вве,цен блок промежуточного сложения, причем его первый, второй и третий выходы соединены соответственно с третьим входом блока буферного регистра, первым входом блока управ1354437 нтам

2028

H/Щ

26 ления и четвертым входом блока буферного регистра, пятый вход кото.рого соединен с восьмым выходом блока управления, второй вход которого объединен с третьим входом блока опроса буферного регистра и соединен с вторым выходом блока буферного регистра, четвертый вход и второй выход блока опроса буферного регистра соединены соответственно с вторым выходом и третьим входом блока управления, девятый и десятый выходы которого соединены соответственно с первым и вторым входами блока промежуточного сложения, третий, четвер5 тый и пятый входы которого соединены соответственно с первым, вторым выходами блока формирования кодовых последовательностей и вторым выходом блока управления, четвертый вход которого объединен с шестым входом блока промежуточного сложения и соединен с выходом генератора тактовой частоты.

1354437 юенмаю

1354437

1354437

От он ifpeS

Фиг.6

Ottt ue а е

0m at

ma (7m at

ttta

Составитель Н.Лазарева

Редактор В.Данко Техред И.Попович Корректор О. Кравцова

Заказ 5716/56 Тираж 636 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4