Устройство автоматического измерения области безопасной работы транзистора

Реферат

 

1. Устройство автоматического измерения области безопасной работы транзистора, содержащее генератор линейно нарастающего напряжения, усилитель мощности, блок обработки сигнала, выход которого соединен с входом усилителя мощности, регистрирующий прибор, один вход которого подключен к клемме для подключения коллектора испытуемого транзистора, для источника опорного напряжения, один из которых подключен к входу блока обработки сигнала, и клеммы для подключения эмиттера и базы испытуемого транзистора, отличающееся тем, что, с целью повышения производительности измерения, расширения функциональных возможностей, оно снабжено компаратором, RS-триггером, генератором низкой частоты, сумматором, токосъемным резистором, элементом запуска, причем выход второго источника опорного напряжения подключен к первому входу компаратора, второй вход которого подключен к клемме для подключения коллектора испытуемого транзистора, к первому выводу токосъемного резистора, второму входу блока обработки сигнала, второй вход регистрирующего прибора соединен с вторым выводом токосъемного резистора и с выходом сумматора, первый вход которого соединен с выходом генератора низкой частоты, а второй - с выходом генератора линейно нарастающего напряжения, вход которого соединен с выходом RS-триггера, S-вход которого соединен с выходом компаратора, а R-вход соединен с элементом запуска, вход усилителя мощности соединен с клеммой для подключения эмиттера испытуемого транзистора и третьим входом блока обработки сигнала, а клемма для подключения базы испытуемого транзистора соединена с общей шиной.

2. Устройство по п.1, отличающееся тем, что блок обработки сигнала выполнен в виде последовательно соединенных усилителя низкой частоты, выпрямителя, первого фильтра нижних частот, перемножителя, вычитающего элемента, пропорционально-интегрального регулятора, второго фильтра нижних частот, вход которого подключен к второму входу блока обработки сигнала, а выход второго фильтра нижних частот соединен с вторым входом перемножителя, второй вход вычитающего элемента соединен с первым входом блока обработки сигнала.